0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > asic

asic

+關(guān)注 0人關(guān)注

ASIC是Application Specific Integrated Circuit的英文縮寫(xiě),在集成電路界被認(rèn)為是一種為專(zhuān)門(mén)目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫(xiě),即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場(chǎng)的法定監(jiān)管機(jī)構(gòu)。

文章: 956 個(gè)
視頻: 41 個(gè)
瀏覽: 119981
帖子: 392 個(gè)

asic簡(jiǎn)介

  目前,在集成電路界ASIC被認(rèn)為是一種為專(zhuān)門(mén)目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶(hù)要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶(hù)的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)。

  定制

  ASIC分為全定制和半定制。全定制設(shè)計(jì)需要設(shè)計(jì)者完成所有電路的設(shè)計(jì),因此需要大量人力物力,靈活性好但開(kāi)發(fā)效率低下。如果設(shè)計(jì)較為理想,全定制能夠比半定制的ASIC芯片運(yùn)行速度更快。半定制使用庫(kù)里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計(jì)時(shí)可以從標(biāo)準(zhǔn)邏輯單元庫(kù)中選擇SSI(門(mén)電路)、MSI(如加法器、比較器等)、數(shù)據(jù)通路(如ALU、存儲(chǔ)器、總線(xiàn)等)、存儲(chǔ)器甚至系統(tǒng)級(jí)模塊(如乘法器、微控制器等)和IP核,這些邏輯單元已經(jīng)布局完畢,而且設(shè)計(jì)得較為可靠,設(shè)計(jì)者可以較方便地完成系統(tǒng)設(shè)計(jì)。 現(xiàn)代ASIC常包含整個(gè)32-bit處理器,類(lèi)似ROM、RAM、EEPROM、Flash的存儲(chǔ)單元和其他模塊。 這樣的ASIC常被稱(chēng)為SoC(片上系統(tǒng))。

  FPGA是ASIC的近親,一般通過(guò)原理圖、VHDL對(duì)數(shù)字系統(tǒng)建模,運(yùn)用EDA軟件仿真、綜合,生成基于一些標(biāo)準(zhǔn)庫(kù)的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC的區(qū)別是用戶(hù)不需要介入芯片的布局布線(xiàn)和工藝問(wèn)題,而且可以隨時(shí)改變其邏輯功能,使用靈活。

asic百科

  目前,在集成電路界ASIC被認(rèn)為是一種為專(zhuān)門(mén)目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶(hù)要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶(hù)的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)。

  定制

  ASIC分為全定制和半定制。全定制設(shè)計(jì)需要設(shè)計(jì)者完成所有電路的設(shè)計(jì),因此需要大量人力物力,靈活性好但開(kāi)發(fā)效率低下。如果設(shè)計(jì)較為理想,全定制能夠比半定制的ASIC芯片運(yùn)行速度更快。半定制使用庫(kù)里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計(jì)時(shí)可以從標(biāo)準(zhǔn)邏輯單元庫(kù)中選擇SSI(門(mén)電路)、MSI(如加法器、比較器等)、數(shù)據(jù)通路(如ALU、存儲(chǔ)器、總線(xiàn)等)、存儲(chǔ)器甚至系統(tǒng)級(jí)模塊(如乘法器、微控制器等)和IP核,這些邏輯單元已經(jīng)布局完畢,而且設(shè)計(jì)得較為可靠,設(shè)計(jì)者可以較方便地完成系統(tǒng)設(shè)計(jì)。 現(xiàn)代ASIC常包含整個(gè)32-bit處理器,類(lèi)似ROM、RAM、EEPROM、Flash的存儲(chǔ)單元和其他模塊。 這樣的ASIC常被稱(chēng)為SoC(片上系統(tǒng))。

  FPGA是ASIC的近親,一般通過(guò)原理圖、VHDL對(duì)數(shù)字系統(tǒng)建模,運(yùn)用EDA軟件仿真、綜合,生成基于一些標(biāo)準(zhǔn)庫(kù)的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC的區(qū)別是用戶(hù)不需要介入芯片的布局布線(xiàn)和工藝問(wèn)題,而且可以隨時(shí)改變其邏輯功能,使用靈活。

查看詳情

asic知識(shí)

展開(kāi)查看更多

asic技術(shù)

數(shù)字芯片設(shè)計(jì)驗(yàn)證經(jīng)驗(yàn)分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時(shí)序以完成充滿(mǎn)挑戰(zhàn)的

數(shù)字芯片設(shè)計(jì)驗(yàn)證經(jīng)驗(yàn)分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時(shí)序以完成充滿(mǎn)挑戰(zhàn)的

本篇文章是SmartDV數(shù)字芯片設(shè)計(jì)經(jīng)驗(yàn)分享系列文章的第三篇,將繼續(xù)分享第五、第六主題,包括確保在FPGA上實(shí)現(xiàn)所需的性能和時(shí)鐘兩個(gè)方面的考量因素。

2024-08-26 標(biāo)簽:FPGAasic時(shí)序 1341 0

FPGA和ASIC有什么不同之處

FPGA和ASIC有什么不同之處

FPGA是“可重構(gòu)邏輯”器件。先制造的芯片,再次設(shè)計(jì)時(shí)“重新配置”。

2024-07-24 標(biāo)簽:FPGA芯片asic 670 0

224G 系統(tǒng)需要多大的 ASIC 封裝尺寸?

224G 系統(tǒng)需要多大的 ASIC 封裝尺寸?

隨著電子設(shè)備越來(lái)越先進(jìn),集成電路封裝尺寸也變得越來(lái)越小,但這不僅僅是為了提高引腳密度。較高的引腳密度對(duì)于具有許多互連的高級(jí)系統(tǒng)非常重要,但在更高級(jí)的網(wǎng)絡(luò)...

2024-05-25 標(biāo)簽:集成電路asic封裝 345 0

基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)方案

基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)方案

FPGA元器件在高速并行處理和數(shù)據(jù)傳輸中有獨(dú)特優(yōu)勢(shì),F(xiàn)PGA正在前端信號(hào)處理中越來(lái)越多地代替ASIC和DSP。我們需要的就是這種設(shè)計(jì)周期短,功能密度高,...

2024-04-28 標(biāo)簽:dspFPGAasic 2434 0

GB200關(guān)于PCB相關(guān)的問(wèn)答

GB200關(guān)于PCB相關(guān)的問(wèn)答

GB200架構(gòu)的推廣將對(duì)PCB廠(chǎng)商產(chǎn)生積極影響。隨著GB200架構(gòu)增強(qiáng)了GPU間的連接層,導(dǎo)致交換機(jī)ASIC數(shù)量增加,從而推動(dòng)了PCB價(jià)值量提升。

2024-04-28 標(biāo)簽:pcbasicgpu 1036 0

專(zhuān)用集成電路的設(shè)計(jì)流程有哪些 專(zhuān)用集成電路包括什么功能和作用

專(zhuān)用集成電路(Application-Specific Integrated Circuit, ASIC)是根據(jù)特定的應(yīng)用需求而設(shè)計(jì)和制造的集成電路芯片...

2024-05-04 標(biāo)簽:asic電路結(jié)構(gòu)專(zhuān)用集成電路 587 0

通信專(zhuān)用集成電路有哪些特點(diǎn) 通信專(zhuān)用集成電路包括哪些

通信專(zhuān)用集成電路(Application-Specific Integrated Circuit,簡(jiǎn)稱(chēng)ASIC)是一種專(zhuān)門(mén)用于通信領(lǐng)域的集成電路。與通用...

2024-05-04 標(biāo)簽:asic數(shù)據(jù)傳輸模數(shù)轉(zhuǎn)換器 635 0

什么是專(zhuān)用集成電路 通信專(zhuān)用集成電路有哪些類(lèi)型

專(zhuān)用集成電路(Application-Specific Integrated Circuit,簡(jiǎn)稱(chēng)ASIC)是針對(duì)特定應(yīng)用領(lǐng)域而設(shè)計(jì)和制造的集成電路。它...

2024-05-04 標(biāo)簽:asic通信協(xié)議互聯(lián)網(wǎng) 1591 0

專(zhuān)用集成電路包括哪些內(nèi)容 專(zhuān)用集成電路設(shè)計(jì)與工藝

專(zhuān)用集成電路(Application Specific Integrated Circuit,簡(jiǎn)稱(chēng)ASIC)是指為特定應(yīng)用領(lǐng)域而設(shè)計(jì)和生產(chǎn)的一類(lèi)集成電路...

2024-05-04 標(biāo)簽:芯片集成電路asic 1746 0

專(zhuān)用集成電路的設(shè)計(jì)原則 專(zhuān)用集成電路的設(shè)計(jì)方法

專(zhuān)用集成電路(ASIC)是一種定制的集成電路,專(zhuān)門(mén)針對(duì)特定應(yīng)用領(lǐng)域進(jìn)行設(shè)計(jì)和制造。與通用集成電路(如微處理器)相比,ASIC具有更高的性能、更低的功耗以...

2024-05-04 標(biāo)簽:asic接口協(xié)議微處理器 1694 0

查看更多>>

asic資料下載

DS-AN1V PB31 CN-V2立即下載

類(lèi)別:電子資料 2023-12-27 標(biāo)簽:asic霍爾電流傳感器

DS-AN1V PB22 CN-V2立即下載

類(lèi)別:電子資料 2023-12-27 標(biāo)簽:asic霍爾電流傳感器

查看更多>>

asic資訊

智原科技高速視頻接口IP累計(jì)出貨量已超過(guò)1億顆

ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷(xiāo)售廠(chǎng)商智原科技(Faraday Technology Corporation,TWSE:3035)宣布,其高性?xún)r(jià)比的MIPI...

2024-08-07 標(biāo)簽:asic視頻接口智原科技 344 0

將ASIC IP核移植到FPGA上——更新概念并推動(dòng)改變以完成充滿(mǎn)挑戰(zhàn)的任務(wù)!

將ASIC IP核移植到FPGA上——更新概念并推動(dòng)改變以完成充滿(mǎn)挑戰(zhàn)的任務(wù)!

本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來(lái)開(kāi)發(fā)ASIC原型項(xiàng)...

2024-08-10 標(biāo)簽:FPGA芯片asic 659 0

數(shù)字芯片設(shè)計(jì)驗(yàn)證經(jīng)驗(yàn)分享:將ASIC IP核移植到FPGA上——明了需求和詳細(xì)規(guī)劃以完成充滿(mǎn)挑戰(zhàn)的任務(wù)

本文從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來(lái)開(kāi)發(fā)ASIC原型項(xiàng)目時(shí),...

2024-07-29 標(biāo)簽:FPGAasic 231 0

羅德與施瓦茨為MXO系列示波器配備基于ASIC的區(qū)域觸發(fā)功能

羅德與施瓦茨為MXO系列示波器配備基于ASIC的區(qū)域觸發(fā)功能

羅德與施瓦茨(以下簡(jiǎn)稱(chēng)“R&S”)推出業(yè)界首款基于 ASIC 的區(qū)域觸發(fā)功能,進(jìn)一步加強(qiáng)其示波器產(chǎn)品組合。 MXO 系列示波器可提供目前業(yè)界最快...

2024-07-25 標(biāo)簽:示波器asic羅德與施瓦茨 535 0

OpenAI與博通洽談合作!定制化ASIC芯片走向臺(tái)前,英偉達(dá)GPU迎來(lái)“勁敵”?

OpenAI與博通洽談合作!定制化ASIC芯片走向臺(tái)前,英偉達(dá)GPU迎來(lái)“勁敵”?

電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)為了減輕對(duì)英偉達(dá)的依賴(lài),OpenAI一直在推進(jìn)自研芯片計(jì)劃。7月19日消息,由公司CEO山姆·奧特曼(Sam Altman...

2024-07-20 標(biāo)簽:asicgpu博通 4505 0

西門(mén)子推出Catapult AI NN軟件,賦能神經(jīng)網(wǎng)絡(luò)加速器設(shè)計(jì)

西門(mén)子數(shù)字化工業(yè)軟件近日發(fā)布了Catapult AI NN軟件,這款軟件在神經(jīng)網(wǎng)絡(luò)加速器設(shè)計(jì)領(lǐng)域邁出了重要一步。Catapult AI NN軟件專(zhuān)注于在...

2024-06-19 標(biāo)簽:asic加速器西門(mén)子 665 0

聯(lián)電矽統(tǒng)擬減資并購(gòu),預(yù)計(jì)年底完成收購(gòu)山東聯(lián)暻半導(dǎo)體

對(duì)于矽統(tǒng)的未來(lái)發(fā)展,洪嘉聰提出了兩個(gè)重要策略:一是通過(guò)尋找資金和返還股東現(xiàn)金,降低公司股本;二是重新聚焦產(chǎn)品線(xiàn),通過(guò)研發(fā)具有競(jìng)爭(zhēng)力的核心技術(shù)來(lái)推出新產(chǎn)品...

2024-05-28 標(biāo)簽:asic聯(lián)電核心技術(shù) 491 0

東芯股份籌劃對(duì)外投資,不確定性與風(fēng)險(xiǎn)并存

據(jù)了解,標(biāo)的公司是一家專(zhuān)注于研發(fā)多層次(可擴(kuò)展)圖形渲染芯片的設(shè)計(jì)企業(yè)。其G100圖形渲染芯片產(chǎn)品已完成市場(chǎng)規(guī)格定義、架構(gòu)設(shè)計(jì)、ASIC設(shè)計(jì)、模級(jí)和芯片...

2024-05-13 標(biāo)簽:芯片asic東芯 276 0

北微推出車(chē)規(guī)級(jí)IMU芯片項(xiàng)目,推動(dòng)國(guó)產(chǎn)化進(jìn)程

此項(xiàng)目憑借高校教授智庫(kù)、行業(yè)專(zhuān)家與骨干團(tuán)隊(duì)的合力,致力于關(guān)鍵工藝突破、新型結(jié)構(gòu)和關(guān)鍵封裝設(shè)計(jì)與實(shí)現(xiàn),以及核心ASIC設(shè)計(jì)與流片,旨在打造全國(guó)產(chǎn)且具備自主...

2024-05-11 標(biāo)簽:芯片asicIMU 940 0

創(chuàng)意電子一季度財(cái)報(bào): 產(chǎn)品周期影響短期逆勢(shì)

雖然受到產(chǎn)品周期影響,一季度業(yè)績(jī)短暫下滑,但分析師表示,隨著國(guó)際大廠(chǎng)AI芯片采用5nm制程大規(guī)模生產(chǎn),預(yù)計(jì)將推動(dòng)創(chuàng)意電子營(yíng)收增長(zhǎng)。據(jù)了解,這些大廠(chǎng)還計(jì)劃...

2024-04-26 標(biāo)簽:asic創(chuàng)意電子AI芯片 382 0

查看更多>>

asic數(shù)據(jù)手冊(cè)

相關(guān)標(biāo)簽

相關(guān)話(huà)題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國(guó)Lab Center Electronics公司出版的EDA工具軟件(該軟件中國(guó)總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對(duì)生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會(huì)使編程的可視化和交互性加強(qiáng),編程門(mén)檻降低,即使沒(méi)有編程經(jīng)驗(yàn)的人也可以嘗試給Arduino控制器編寫(xiě)程序。
  • AD10
    AD10
    +關(guān)注
  • 識(shí)別
    識(shí)別
    +關(guān)注
  • FPGA開(kāi)發(fā)板
    FPGA開(kāi)發(fā)板
    +關(guān)注
    FPGA開(kāi)發(fā)板在基于MCU、定制ASIC和體積龐大的電線(xiàn)束來(lái)實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車(chē)工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過(guò)去汽車(chē)電子產(chǎn)品的開(kāi)發(fā)周期是漫長(zhǎng)的,而許多汽車(chē)制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車(chē)。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實(shí)際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長(zhǎng)寬,直插,貼片,焊盤(pán)的大小,管腳的長(zhǎng)寬,管腳的間距等)用圖形方式表現(xiàn)出來(lái),以便可以在畫(huà)pcb圖時(shí)進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開(kāi)發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • PCB封裝庫(kù)
    PCB封裝庫(kù)
    +關(guān)注
  • 語(yǔ)音交互
    語(yǔ)音交互
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對(duì)于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿(mǎn)足低成本大批量市場(chǎng)的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • candence
    candence
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專(zhuān)為電子電路的無(wú)焊接實(shí)驗(yàn)設(shè)計(jì)制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時(shí)間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱(chēng)特征阻抗,它不是直流電阻,屬于長(zhǎng)線(xiàn)傳輸中的概念。特性阻抗是射頻傳輸線(xiàn)影響無(wú)線(xiàn)電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會(huì)阻礙交變電流的流動(dòng),合稱(chēng)阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • AXI
    AXI
    +關(guān)注
    AXI是一種總線(xiàn)協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線(xiàn)。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫(xiě)數(shù)據(jù)通道、并支持Outstanding傳輸訪(fǎng)問(wèn)和亂序訪(fǎng)問(wèn),并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。
  • 驅(qū)動(dòng)電流
    驅(qū)動(dòng)電流
    +關(guān)注
  • FPGA教程
    FPGA教程
    +關(guān)注
  • 時(shí)鐘源
    時(shí)鐘源
    +關(guān)注
    時(shí)鐘源用來(lái)為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時(shí)鐘脈沖信號(hào)。它通常由石英 晶體振蕩器和與非門(mén)組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價(jià)格實(shí)現(xiàn)與其相當(dāng)性能,性?xún)r(jià)比提高了一倍,功耗降低了一半。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時(shí)間的倒數(shù),模擬量可以是電壓、電流等電信號(hào),也可以是壓力、溫度、濕度、位移、聲音等非電信號(hào);而AD分辨率指數(shù)字量變化一個(gè)最小量時(shí)模擬信號(hào)的變化量。
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
  • Protel DXP
    Protel DXP
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(hù)(34人)

jf_84601239 lanseye jf_98530276 憨憨漢 萬(wàn)里如畫(huà) n136572 jf_62850226 jf_01641536 sophia53 初學(xué)者1338 rayzhang1 xys_

編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題