0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > AXI

AXI

+關(guān)注 0人關(guān)注

AXI是一種總線協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫(xiě)數(shù)據(jù)通道、并支持Outstanding傳輸訪問(wèn)和亂序訪問(wèn),并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。

文章: 108 個(gè)
瀏覽: 16514
帖子: 72 個(gè)

AXI簡(jiǎn)介

  AXI是一種總線協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫(xiě)數(shù)據(jù)通道、并支持Outstanding傳輸訪問(wèn)和亂序訪問(wèn),并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。AXI技術(shù)豐富了現(xiàn)有的AMBA標(biāo)準(zhǔn)內(nèi)容,滿足超高性能和復(fù)雜的片上系統(tǒng)(SoC)設(shè)計(jì)的需求。

  AXI能夠使SoC以更小的面積、更低的功耗,獲得更加優(yōu)異的性能。AXI獲得如此優(yōu)異性能的一個(gè)主要原因,就是它的單向通道體系結(jié)構(gòu)。單向通道體系結(jié)構(gòu)使得片上的信息流只以單方向傳輸,減少了延時(shí)。

查看詳情

axi知識(shí)

展開(kāi)查看更多

axi技術(shù)

一文詳解PCIe內(nèi)存空間到AXI內(nèi)存空間的轉(zhuǎn)換

一文詳解PCIe內(nèi)存空間到AXI內(nèi)存空間的轉(zhuǎn)換

UltraScale系列芯片包含PCIe的Gen3 Integrated Block IP核在內(nèi)的多種不同功能的IP核都會(huì)有一頁(yè)設(shè)置為PCIe:BARs...

2018-07-04 標(biāo)簽:pcieaxi 2.2萬(wàn) 1

AXI接口簡(jiǎn)介_(kāi)AXI IP核的創(chuàng)建流程及讀寫(xiě)邏輯分析

AXI接口簡(jiǎn)介_(kāi)AXI IP核的創(chuàng)建流程及讀寫(xiě)邏輯分析

本文包含兩部分內(nèi)容:1)AXI接口簡(jiǎn)介;2)AXI IP核的創(chuàng)建流程及讀寫(xiě)邏輯分析。 1AXI簡(jiǎn)介(本部分內(nèi)容參考官網(wǎng)資料翻譯) 自定義IP核是Zynq...

2018-06-29 標(biāo)簽:ipaxi 1.6萬(wàn) 0

AOI ICT和AXI之間的比較

近年來(lái),作為一種經(jīng)典檢測(cè)技術(shù),AOI(自動(dòng)光學(xué)檢測(cè))以如此高的速度發(fā)展到AOI設(shè)備已廣泛應(yīng)用于SMT(表面貼裝技術(shù))PCB(印刷電路板)組裝。 AOI通...

2019-08-02 標(biāo)簽:AOIPCB打樣AXI 1.2萬(wàn) 0

玩轉(zhuǎn)賽靈思Zedboard開(kāi)發(fā)板(5):基于AXI Lite總線的從設(shè)備IP設(shè)計(jì)

本小節(jié)通過(guò)使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶(hù)自定IP(Custom IP ),了解AXI Lite IP基...

2012-12-23 標(biāo)簽:ARM賽靈思IP核 1.2萬(wàn) 1

從應(yīng)用角度詳解什么是AXI

從應(yīng)用角度詳解什么是AXI

本節(jié)介紹的AXI是個(gè)什么東西呢,它其實(shí)不屬于Zynq,不屬于Xilinx,而是屬于ARM。它是ARM最新的總線接口,以前叫做AMBA,從3.0以后就稱(chēng)為...

2018-07-13 標(biāo)簽:axi 1.1萬(wàn) 0

AXI通道定義及AXI總線信號(hào)描述

本文主要介紹了AXI通道以及在每個(gè)通道下信號(hào)的概述。

2022-08-04 標(biāo)簽:總線AXI 1.1萬(wàn) 0

AXI總線協(xié)議簡(jiǎn)介

  AXI (高性能擴(kuò)展總線接口,Advanced eXtensible Interface)是ARM AMBA 單片機(jī)總線系列中的一個(gè)協(xié)議,是計(jì)劃用于...

2022-10-10 標(biāo)簽:接口總線AXI 9693 0

ZYNQ跑系統(tǒng)系列開(kāi)發(fā):AXI-DMA的linux驅(qū)動(dòng)案例

ZYNQ跑系統(tǒng)系列開(kāi)發(fā):AXI-DMA的linux驅(qū)動(dòng)案例

一、搭建硬件環(huán)境 vivado版本2017.4,芯片為7010,不過(guò)不管什么版本和芯片大致步驟是一樣的 本文工程文件: https://gitee.co...

2021-01-02 標(biāo)簽:LinuxZynqAXI 8916 0

Zynq中AXI4-Lite和AXI-Stream功能介紹

Zynq中AXI4-Lite和AXI-Stream功能介紹

Zynq中AXI4-Lite功能 AXI4-Lite接口是AXI4的子集,專(zhuān)用于和元器件內(nèi)的控制寄存器進(jìn)行通信。AXI-Lite允許構(gòu)建簡(jiǎn)單的元件接口。...

2020-09-27 標(biāo)簽:ZynqAXIAXI4 8617 0

三個(gè)不同AXI IP核的實(shí)現(xiàn)的方法_性能的對(duì)比及差異的分析

三個(gè)不同AXI IP核的實(shí)現(xiàn)的方法_性能的對(duì)比及差異的分析

本文先總結(jié)不同AXI IP核的實(shí)現(xiàn)的方法,性能的對(duì)比,性能差異的分析,可能改進(jìn)的方面。使用的硬件平臺(tái)是Zedboard。 不同的AXI總線卷積加速模塊的...

2018-06-29 標(biāo)簽:ip核axi 8092 0

查看更多>>

axi資訊

AXI 總線交互分為 Master / Slave 兩端

在 AMBA 系列之 AXI 總線協(xié)議初探 中,了解到 AXI 總線交互分為 Master / Slave 兩端,而且標(biāo)準(zhǔn)的 AXI 總線支持不同的位寬...

2022-02-08 標(biāo)簽:AXI 1.5萬(wàn) 0

怎么樣利用AXI Quad SPI快速打通Linux至PL端SPI從設(shè)備?

怎么樣利用AXI Quad SPI快速打通Linux至PL端SPI從設(shè)備?

[導(dǎo)讀] 前面寫(xiě)過(guò)篇介紹ZYNQ基本情況的文章,今天來(lái)肝一篇實(shí)戰(zhàn)文章介紹AXI quad SPI 使用方法,如果你正使用ZYNQ的這個(gè)IP,希望對(duì)你有所...

2021-04-09 標(biāo)簽:SPICSAXI 7502 0

一文搞懂AXI總線、接口和協(xié)議的區(qū)別

一文搞懂AXI總線、接口和協(xié)議的區(qū)別

總線、接口和協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址...

2020-09-27 標(biāo)簽:AXI總線AXI 5840 0

對(duì)AXI總線知識(shí)詳解解析

對(duì)AXI總線知識(shí)詳解解析

AXI是個(gè)什么東西呢,它其實(shí)不屬于Zynq,不屬于Xilinx,而是屬于ARM。它是ARM最新的總線接口,以前叫做AMBA,從3.0以后就稱(chēng)為AXI了。

2021-04-09 標(biāo)簽:總線接口AXI 5619 0

總線、接口和協(xié)議之間的關(guān)系是什么?

總線、接口和協(xié)議之間的關(guān)系是什么?

總線、接口和協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址...

2021-05-11 標(biāo)簽:總線AXI 5525 0

如何導(dǎo)出IP以供在Vivado Design Suite中使用?

如何導(dǎo)出IP以供在Vivado Design Suite中使用?

在 AXI 基礎(chǔ)第 6 講 - Vitis HLS 中的 AXI4-Lite 簡(jiǎn)介中,使用 C 語(yǔ)言在 HLS 中創(chuàng)建包含 AXI4-Lite 接口的 ...

2021-04-26 標(biāo)簽:C語(yǔ)言AXIHLS 3859 0

探討有關(guān)AXIIIC和PSIIC的自調(diào)試技巧

探討有關(guān)AXIIIC和PSIIC的自調(diào)試技巧

“IIC 協(xié)議與編程序列” 一文,我們?yōu)閮?nèi)部集成電路 (IIC) 協(xié)議的初學(xué)者們提供了有關(guān)該協(xié)議基礎(chǔ)知識(shí)和編程序列的詳細(xì)解釋。

2021-04-09 標(biāo)簽:IICAXI 3630 0

AXI-Stream代碼

AXI-Stream代碼

AXI-Stream代碼詳解 AXI4-Stream跟AXI4的區(qū)別在于AXI4-Stream沒(méi)有ADDR接口,這樣就不涉及讀寫(xiě)數(shù)據(jù)的概念了,只有簡(jiǎn)單的...

2020-11-05 標(biāo)簽:代碼StreamAXI 3364 0

一款針對(duì)Soc開(kāi)發(fā)的硬件仿真進(jìn)行優(yōu)化的軟件VARON

一款針對(duì)Soc開(kāi)發(fā)的硬件仿真進(jìn)行優(yōu)化的軟件VARON

VARON是一款針對(duì)Soc開(kāi)發(fā)的硬件仿真進(jìn)行優(yōu)化的軟件,運(yùn)行于Cent OS Linux系統(tǒng),需要有一定的VCS使用基礎(chǔ),適用于集成度偏高的Soc開(kāi)發(fā)。...

2020-09-28 標(biāo)簽:分析儀socLinux 3091 0

介紹AMBA2.0總線

介紹AMBA2.0總線

1.1.AMBA發(fā)展史 AMAB1.0 AMBA2.0 AMBA3.0 AMBA4.0 AMBA1.0:ASB協(xié)議和APB協(xié)議;AMBA2.0:AHB協(xié)...

2021-09-06 標(biāo)簽:微控制器AMBAAXI 2995 0

查看更多>>

axi數(shù)據(jù)手冊(cè)

相關(guān)標(biāo)簽

相關(guān)話題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國(guó)Lab Center Electronics公司出版的EDA工具軟件(該軟件中國(guó)總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對(duì)生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會(huì)使編程的可視化和交互性加強(qiáng),編程門(mén)檻降低,即使沒(méi)有編程經(jīng)驗(yàn)的人也可以嘗試給Arduino控制器編寫(xiě)程序。
  • AD10
    AD10
    +關(guān)注
  • 識(shí)別
    識(shí)別
    +關(guān)注
  • FPGA開(kāi)發(fā)板
    FPGA開(kāi)發(fā)板
    +關(guān)注
    FPGA開(kāi)發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來(lái)實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車(chē)工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過(guò)去汽車(chē)電子產(chǎn)品的開(kāi)發(fā)周期是漫長(zhǎng)的,而許多汽車(chē)制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車(chē)。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實(shí)際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長(zhǎng)寬,直插,貼片,焊盤(pán)的大小,管腳的長(zhǎng)寬,管腳的間距等)用圖形方式表現(xiàn)出來(lái),以便可以在畫(huà)pcb圖時(shí)進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開(kāi)發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • PCB封裝庫(kù)
    PCB封裝庫(kù)
    +關(guān)注
  • 語(yǔ)音交互
    語(yǔ)音交互
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對(duì)于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿足低成本大批量市場(chǎng)的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • candence
    candence
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專(zhuān)為電子電路的無(wú)焊接實(shí)驗(yàn)設(shè)計(jì)制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時(shí)間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱(chēng)特征阻抗,它不是直流電阻,屬于長(zhǎng)線傳輸中的概念。特性阻抗是射頻傳輸線影響無(wú)線電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會(huì)阻礙交變電流的流動(dòng),合稱(chēng)阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • 驅(qū)動(dòng)電流
    驅(qū)動(dòng)電流
    +關(guān)注
  • FPGA教程
    FPGA教程
    +關(guān)注
  • 時(shí)鐘源
    時(shí)鐘源
    +關(guān)注
    時(shí)鐘源用來(lái)為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時(shí)鐘脈沖信號(hào)。它通常由石英 晶體振蕩器和與非門(mén)組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價(jià)格實(shí)現(xiàn)與其相當(dāng)性能,性?xún)r(jià)比提高了一倍,功耗降低了一半。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時(shí)間的倒數(shù),模擬量可以是電壓、電流等電信號(hào),也可以是壓力、溫度、濕度、位移、聲音等非電信號(hào);而AD分辨率指數(shù)字量變化一個(gè)最小量時(shí)模擬信號(hào)的變化量。
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
  • Protel DXP
    Protel DXP
    +關(guān)注
  • 布局布線
    布局布線
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(hù)(1人)

找中介

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題