0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > PLD

PLD簡(jiǎn)介

  PLD中文名是保蘭德,是意大利一家精品皮具制造商的品牌。同時(shí)在計(jì)算機(jī)中PLD是可編程邏輯器件,是作為一種通用集成電路生產(chǎn)的,他的邏輯功能按照用戶對(duì)器件編程來決定。

  PLD是Programmable Logic Device的縮寫,意為可編程邏輯器件,即主要實(shí)現(xiàn)數(shù)字邏輯的集成電路,并且是可以通過編程來改變其功能的。

  PLD是做為一種通用集成電路生產(chǎn)的,但其最終產(chǎn)品又具有專用集成電路的性質(zhì)。在傳統(tǒng)的集成電路全定制設(shè)計(jì)中,廠家(設(shè)計(jì)人員)需要從前端到后端再到生產(chǎn)測(cè)試全流程參與,并且產(chǎn)品內(nèi)部的集成電路(硬件)不能改動(dòng),一旦有錯(cuò)誤或者有新的需求就必須重新經(jīng)過Foundry生產(chǎn),成本高、周期長(zhǎng)。而PLD的出現(xiàn)正好彌補(bǔ)了這方面的缺陷。PLD的邏輯功能可以根據(jù)用戶對(duì)器件的編程來決定,設(shè)計(jì)人員不用介入版圖設(shè)計(jì)和生產(chǎn)流程,可以通過編程快速得到想要的電子系統(tǒng)功能。因此可以認(rèn)為編程前PLD是通用集成電路,編程后的PLD是專用集成電路。

PLD百科

  PLD中文名是保蘭德,是意大利一家精品皮具制造商的品牌。同時(shí)在計(jì)算機(jī)中PLD是可編程邏輯器件,是作為一種通用集成電路生產(chǎn)的,他的邏輯功能按照用戶對(duì)器件編程來決定。

  PLD是Programmable Logic Device的縮寫,意為可編程邏輯器件,即主要實(shí)現(xiàn)數(shù)字邏輯的集成電路,并且是可以通過編程來改變其功能的。

  PLD是做為一種通用集成電路生產(chǎn)的,但其最終產(chǎn)品又具有專用集成電路的性質(zhì)。在傳統(tǒng)的集成電路全定制設(shè)計(jì)中,廠家(設(shè)計(jì)人員)需要從前端到后端再到生產(chǎn)測(cè)試全流程參與,并且產(chǎn)品內(nèi)部的集成電路(硬件)不能改動(dòng),一旦有錯(cuò)誤或者有新的需求就必須重新經(jīng)過Foundry生產(chǎn),成本高、周期長(zhǎng)。而PLD的出現(xiàn)正好彌補(bǔ)了這方面的缺陷。PLD的邏輯功能可以根據(jù)用戶對(duì)器件的編程來決定,設(shè)計(jì)人員不用介入版圖設(shè)計(jì)和生產(chǎn)流程,可以通過編程快速得到想要的電子系統(tǒng)功能。因此可以認(rèn)為編程前PLD是通用集成電路,編程后的PLD是專用集成電路。

  PLD的發(fā)展很快,從早期最簡(jiǎn)單的可編程只讀存貯器(PROM),到今天幾乎可以實(shí)現(xiàn)整個(gè)系統(tǒng)的功能強(qiáng)大“可編程SoC”,期間出現(xiàn)了很多種類的PLD器件,但是不管其如何發(fā)展,最核心的還是在“可編程”上,而可編程歸根結(jié)底是要解決兩個(gè)問題:如何改變邏輯功能、如何改變邏輯單元之間的互連關(guān)系。

  發(fā)展歷程

  早期的可編程邏輯器件只有可編程只讀存貯器(PROM)、紫外線可擦除只讀存貯器(EPROM)和電可擦除只讀存貯器(EEPROM)三種。由于結(jié)構(gòu)的限制,它們只能完成簡(jiǎn)單的數(shù)字邏輯功能。

  其后,出現(xiàn)了一類結(jié)構(gòu)上稍復(fù)雜的可編程芯片,即可編程邏輯器件,它能夠完成各種數(shù)字邏輯功能。典型的PLD由一個(gè)“與”門和一個(gè)“或”門陣列組成,而任意一個(gè)組合邏輯都可以用“與一或”表達(dá)式來描述,所以, PLD能以乘積和的形式完成大量的組合邏輯功能。這一階段的產(chǎn)品主要有PAL和GAL。PAL由一個(gè)可編程的“與”平面和一個(gè)固定的“或”平面構(gòu)成,或門的輸出可以通過觸發(fā)器有選擇地被置為寄存狀態(tài)。PAL器件是現(xiàn)場(chǎng)可編程的,它的實(shí)現(xiàn)工藝有反熔絲技術(shù)、EPROM技術(shù)和EEPROM技術(shù)。還有一類結(jié)構(gòu)更為靈活的邏輯器件是可編程邏輯陣列(PLA),它也由一個(gè)“與”平面和一個(gè)“或”平面構(gòu)成,但是這兩個(gè)平面的連接關(guān)系是可編程的。PLA器件既有現(xiàn)場(chǎng)可編程的,也有掩膜可編程的。在PAL的基礎(chǔ)上,又發(fā)展了一種通用陣列邏輯GAL,如GAL16V8,GAL22V10 等。它采用了EEPROM工藝,實(shí)現(xiàn)了電可按除、電可改寫,其輸出結(jié)構(gòu)是可編程的邏輯宏單元,因而它的設(shè)計(jì)具有很強(qiáng)的靈活性,至今仍有許多人使用。這些早期的PLD器件的一個(gè)共同特點(diǎn)是可以實(shí)現(xiàn)速度特性較好的邏輯功能,但其過于簡(jiǎn)單的結(jié)構(gòu)也使它們只能實(shí)現(xiàn)規(guī)模較小的電路。為了彌補(bǔ)這一缺陷,20世紀(jì)80年代中期Altera和Xilinx分別推出了類似于PAL結(jié)構(gòu)的擴(kuò)展型 CPLD和與標(biāo)準(zhǔn)門陣列類似的FPGA,它們都具有體系結(jié)構(gòu)和邏輯單元靈活、集成度高以及適用范圍寬等特點(diǎn)。這兩種器件兼容了PLD和通用門陣列的優(yōu)點(diǎn),可實(shí)現(xiàn)較大規(guī)模的電路,編程也很靈活。與門陣列等其它ASIC相比,它們又具有設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無需測(cè)試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn),因此被廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)(一般在10,000件以下)之中。幾乎所有應(yīng)用門陣列、PLD和中小規(guī)模通用數(shù)字集成電路的場(chǎng)合均可應(yīng)用FPGA和CPLD器件。

查看詳情

pld知識(shí)

展開查看更多

pld技術(shù)

常用半導(dǎo)體設(shè)計(jì)EDA軟件工具匯總說明

EDA技術(shù)是在電子CAD技術(shù)基礎(chǔ)上發(fā)展起來的計(jì)算機(jī)軟件系統(tǒng),是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理及智能化技術(shù)的 最新成果,進(jìn)...

2019-02-23 標(biāo)簽:PCB半導(dǎo)體EDA 2.0萬 0

可編程邏輯陣列(PLA)簡(jiǎn)介

電子發(fā)燒友網(wǎng)核心提示 :PLA,ProgrammableLogicArray的簡(jiǎn)稱,意為可編程邏輯陣列。本文將著重介紹可編程邏輯陣列PLA的一些基本概念...

2012-10-12 標(biāo)簽:FPGACPLDPLD 1.9萬 0

PLC與PLD你知道它們都有啥區(qū)別嗎?

PLC與PLD你知道它們都有啥區(qū)別嗎?

現(xiàn)在一般把所有超過某一集成度(如1000門以上)的PLD器件都稱為CPLD。CPLD由可編程邏輯的功能塊圍繞一個(gè)可編程互連矩陣構(gòu)成。由固定長(zhǎng)度的金屬線實(shí)...

2018-06-20 標(biāo)簽:PLC可編程控制器PLD 1.7萬 0

純單片機(jī)和純CPLD設(shè)計(jì)的優(yōu)缺點(diǎn)分析

純單片機(jī)和純CPLD設(shè)計(jì)的優(yōu)缺點(diǎn)分析

大量單片機(jī)/CPLD的外圍芯片和接口電路使得單片機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)變得簡(jiǎn)單而且快捷,新型單片機(jī)的上市和高級(jí)語言的支持(如C51)進(jìn)一步延長(zhǎng)了單片機(jī)的壽命。

2018-10-17 標(biāo)簽:單片機(jī)PLD 1.4萬 0

SOPC_SOPC是什么?

SOPC_SOPC是什么?

電子發(fā)燒友網(wǎng)訊:本文主要介紹SOPC是什么、SOPC的特點(diǎn)介紹、SOPC技術(shù)方案種類及對(duì)比及SOPC的前景等內(nèi)容

2013-01-08 標(biāo)簽:SOPCSOPC技術(shù)SOC 1.3萬 0

FPGA、PLD、CPLD之間的雜亂關(guān)系

FPGA、PLD、CPLD之間的雜亂關(guān)系

fpga你可以理解成把一堆邏輯器件比如與門,或門,選擇器等放在一個(gè)盒子里,盒子周圍就是片子的引腳。通過邏輯編寫,把許多的門和許多選擇器等器件串聯(lián)或并聯(lián)引...

2018-05-10 標(biāo)簽:fpgacpldasic 1.1萬 0

可編程只讀存儲(chǔ)器PROM簡(jiǎn)介

電子發(fā)燒友網(wǎng)核心提示: 可編程只讀存儲(chǔ)器PROM是早期的PLD,是一種簡(jiǎn)單PLD。電子發(fā)燒友網(wǎng)小編帶大家一起來深入了解什么是PROM、PROM的發(fā)明過程...

2012-10-12 標(biāo)簽:PROMPLDEEPROM 1.1萬 0

CPLD是什么和CPLD的發(fā)展應(yīng)用與特點(diǎn)及使用方法說明

 CPLD是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺(tái),用原理圖、硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件...

2019-10-04 標(biāo)簽:搶答器CPLDPLD 1.0萬 0

可編程陣列邏輯(PAL)的輸出結(jié)構(gòu)及器件命名規(guī)則

電子發(fā)燒友網(wǎng)核心提示 :可編程陣列邏輯(PAL)是一種簡(jiǎn)單的PLD。本文由電子發(fā)燒友網(wǎng)小編給大家介紹PAL的輸出結(jié)構(gòu)以及PAL器件的命名規(guī)則。 1.PA...

2012-10-12 標(biāo)簽:PALPLD簡(jiǎn)單PLD 6986 0

關(guān)于PLD的分類及其優(yōu)點(diǎn)分析

可編程邏輯器件的英文全稱為:programmable logic device 即PLD。PLD是做為一種通用集成電路產(chǎn)生的,它的邏輯功能按照用戶對(duì)器件...

2019-07-01 標(biāo)簽:FPGAPLD 6231 0

查看更多>>

pld資料下載

ISE14.6簡(jiǎn)易教程立即下載

類別:FPGA/ASIC 2015-09-21 標(biāo)簽:PLDISEFPDA

PLD工具(軟件) ABEL 5.10版立即下載

類別:Protel 2009-03-23 標(biāo)簽:PLD

查看更多>>

pld資訊

感測(cè)器和連接網(wǎng)路的未來;賽靈思20nm技術(shù)戰(zhàn)略揭秘

電子發(fā)燒友網(wǎng)訊: 剛過去的一周,電子行業(yè)大事精彩上演。電子發(fā)燒友網(wǎng)編輯部搶先為您報(bào)道電子行業(yè)最新動(dòng)態(tài):第14屆高交會(huì)最新創(chuàng)意產(chǎn)品展示;PLD、嵌入式、電...

2012-11-26 標(biāo)簽:嵌入式汽車電子電源管理 13.7萬 0

什么是EDA?EDA有哪些分類和應(yīng)用?

可編程邏輯器件是一種由用戶編程以實(shí)現(xiàn)某種電子電路功能的新型器件,PLD 可分為低密度和高密度兩種。其中低密度 PLD 器件的編程都需要專用的編程器,屬于...

2018-07-19 標(biāo)簽:硬件edapld 13.3萬 0

什么是PLD(可編程邏輯器件)

什么是PLD(可編程邏輯器件)

什么是PLD(可編程邏輯器件) PLD是可編程邏輯器件(Programable Logic Device)的簡(jiǎn)稱,F(xiàn)PGA是現(xiàn)場(chǎng)可編程門陣列(Fiel...

2009-06-20 標(biāo)簽:PLD 2.3萬 0

ISE14.7基本介紹及安裝

ISE14.7基本介紹及安裝

1. 軟件基本介紹 軟件基本介紹 : ISE 的全稱為 Integrated Software Environment,即“集成軟件環(huán)境”, 是 Xil...

2021-11-09 標(biāo)簽:Xilinx軟件PLD 1.4萬 0

FPGA主要生產(chǎn)廠商介紹

Altera作為世界老牌可編程邏輯器件的廠家,是可編程邏輯器件的發(fā)明者,開發(fā)軟件MAX+PLUSII和QuartusII。Xilinx是FPGA的發(fā)明者...

2011-09-08 標(biāo)簽:FPGAXilinxAltera 1.4萬 0

pld控制原理是什么

編程數(shù)據(jù)存儲(chǔ)單元以陣列形式分布在FPGA中,一般把所有超過某一集成度PLD器件都稱為CPLD。 編程數(shù)據(jù)流由開發(fā)軟件自動(dòng)生成,數(shù)據(jù)以串行方式移入移位寄存...

2021-10-01 標(biāo)簽:fpga控制器PLD 6952 0

對(duì)現(xiàn)代EDA技術(shù)的概念及特點(diǎn)介紹

總而言之,將現(xiàn)代EDA技術(shù)融入數(shù)字電路課程內(nèi)容,應(yīng)當(dāng)從根本上做起。將全新的設(shè)計(jì)思路和方法滲透到教學(xué)到中去,跟上電子科技發(fā)展的步伐,密切結(jié)合當(dāng)今的生產(chǎn)實(shí)際...

2020-10-02 標(biāo)簽:集成電路半導(dǎo)體eda 6328 0

毛刺的產(chǎn)生原因:冒險(xiǎn)和競(jìng)爭(zhēng)

冒險(xiǎn)按照產(chǎn)生方式分為靜態(tài)冒險(xiǎn) & 動(dòng)態(tài)冒險(xiǎn)兩大類。靜態(tài)冒險(xiǎn)指輸入有變化,而輸出不應(yīng)該變化時(shí)產(chǎn)生的窄脈沖;動(dòng)態(tài)冒險(xiǎn)指輸入變化時(shí),輸出也應(yīng)該變化時(shí)產(chǎn)...

2022-04-29 標(biāo)簽:fpgaPLD毛刺 4792 0

PLD設(shè)計(jì)方法及步驟

PLD設(shè)計(jì)方法及步驟

PLD設(shè)計(jì)方法及步驟 1、PLD器件的設(shè)計(jì)步驟   1.電路邏輯功能描述   PLD器件的邏輯功能描述一

2010-09-18 標(biāo)簽:PLD 4432 0

如何使用PlanAhead Design工具來提高設(shè)計(jì)性能?

如何使用PlanAhead Design工具來提高設(shè)計(jì)性能?

PlanAhead 設(shè)計(jì)方法提供了性能、生產(chǎn)力以及結(jié)果的可重復(fù)性。憑借其層次化設(shè)計(jì)流程,PlanAhead 軟件可讓您減少運(yùn)行 PAR 然后返回 RTL...

2018-07-18 標(biāo)簽:fpgaedapld 4161 0

查看更多>>

pld數(shù)據(jù)手冊(cè)

相關(guān)標(biāo)簽

相關(guān)話題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國(guó)Lab Center Electronics公司出版的EDA工具軟件(該軟件中國(guó)總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對(duì)生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會(huì)使編程的可視化和交互性加強(qiáng),編程門檻降低,即使沒有編程經(jīng)驗(yàn)的人也可以嘗試給Arduino控制器編寫程序。
  • AD10
    AD10
    +關(guān)注
  • 識(shí)別
    識(shí)別
    +關(guān)注
  • FPGA開發(fā)板
    FPGA開發(fā)板
    +關(guān)注
    FPGA開發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過去汽車電子產(chǎn)品的開發(fā)周期是漫長(zhǎng)的,而許多汽車制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實(shí)際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長(zhǎng)寬,直插,貼片,焊盤的大小,管腳的長(zhǎng)寬,管腳的間距等)用圖形方式表現(xiàn)出來,以便可以在畫pcb圖時(shí)進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • PCB封裝庫(kù)
    PCB封裝庫(kù)
    +關(guān)注
  • 語音交互
    語音交互
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對(duì)于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿足低成本大批量市場(chǎng)的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • candence
    candence
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專為電子電路的無焊接實(shí)驗(yàn)設(shè)計(jì)制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時(shí)間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱特征阻抗,它不是直流電阻,屬于長(zhǎng)線傳輸中的概念。特性阻抗是射頻傳輸線影響無線電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會(huì)阻礙交變電流的流動(dòng),合稱阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • AXI
    AXI
    +關(guān)注
    AXI是一種總線協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫數(shù)據(jù)通道、并支持Outstanding傳輸訪問和亂序訪問,并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。
  • 驅(qū)動(dòng)電流
    驅(qū)動(dòng)電流
    +關(guān)注
  • FPGA教程
    FPGA教程
    +關(guān)注
  • 時(shí)鐘源
    時(shí)鐘源
    +關(guān)注
    時(shí)鐘源用來為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時(shí)鐘脈沖信號(hào)。它通常由石英 晶體振蕩器和與非門組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價(jià)格實(shí)現(xiàn)與其相當(dāng)性能,性價(jià)比提高了一倍,功耗降低了一半。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時(shí)間的倒數(shù),模擬量可以是電壓、電流等電信號(hào),也可以是壓力、溫度、濕度、位移、聲音等非電信號(hào);而AD分辨率指數(shù)字量變化一個(gè)最小量時(shí)模擬信號(hào)的變化量。
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
  • Protel DXP
    Protel DXP
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(6人)

jf_48410379 ben111 jf_76605476 歲寒松柏 PLD小白 90后一場(chǎng)夢(mèng)

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題