電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>通信設(shè)計(jì)應(yīng)用>DS31256 HDLC Controller Step-b

DS31256 HDLC Controller Step-b

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

DS18B20

各位大神幫知道為什么DS18B20和12864顯示的數(shù)據(jù)不一樣嗎??DS18B20的子函數(shù)是看別人的,感覺沒什么錯(cuò)誤! //初始化ds1820bit Init_DS18B20(void){ bit
2013-05-11 14:22:52

DS18B20的基本概述

文章目錄1、DS18B20的基本概述2、DS18B20內(nèi)部結(jié)構(gòu)3、DS18B20的內(nèi)部存儲(chǔ)結(jié)構(gòu)4、DS18B20的數(shù)據(jù)處理5、DS18B20的復(fù)位時(shí)序6、DS18B20的寫時(shí)序(低位先發(fā))7
2021-12-02 06:30:12

DS31256

IC TELECOM INTERFACE 256BGA
2023-04-06 11:50:05

DS1216,DS1216B, DS1216C芯片資料

DS1216,DS1216B, DS1216C芯片資料:DS1216,DS1216B, DS1216C概述The DS1216 SmartWatch RAM and SmartWatch ROM
2012-01-04 12:09:15

HDLC的DSP與FPGA實(shí)現(xiàn)

高級(jí)數(shù)據(jù)鏈路控制HDLC廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能可靠
2011-03-17 10:23:56

ds18b20 程序問題

關(guān)于ds18b20的初始化 看時(shí)序圖是拉低總線480us發(fā)出信號(hào)為什么程序是這樣的能正確運(yùn)行DQ=1不該是拉高總線嗎求解! 謝謝void Init_DS18B20(void){unsigned
2016-06-01 11:25:40

ds18b溫度轉(zhuǎn)換問題

tl=read_ds18b20(); th=read_ds18b20(); value=th; value=value
2012-08-21 09:21:46

C語言step-by-step

C語言step-by-step
2013-12-27 09:59:06

FM31256

FM31256 - Integrated Processor Companion with Memory - List of Unclassifed Manufacturers
2022-11-04 17:22:44

FM31256-S

FM31256-S - Integrated Processor Companion with Memory - List of Unclassifed Manufacturers
2022-11-04 17:22:44

Gowin HDLC IP參考設(shè)計(jì)及用戶指南

本次發(fā)布 Gowin HDLC IP 參考設(shè)計(jì)及南用戶指南。Gowin HDLC IP 的用戶指南及參考設(shè)計(jì)可在高云官網(wǎng)下載,其中參考設(shè)計(jì)已配置一例特定參數(shù),可用于仿真,實(shí)例化加插用戶設(shè)計(jì)后的總綜合,總布局布線
2022-10-09 07:54:21

Gowin HDLC IP快速用戶指南

Gowin HDLC IP用戶指南主要內(nèi)容包括功能特征、端口描述、時(shí)序說明、配置調(diào)用等,旨在幫助用戶快速了解 Gowin HDLC IP 的產(chǎn)品特性、特點(diǎn)及使用方法。
2022-10-09 06:30:34

POWERPC hdlc驅(qū)動(dòng)

POWERPC 各種HDLC驅(qū)動(dòng),都是我調(diào)通的。可加QQ 29-27-1884,,注明HDLC
2018-07-24 16:19:28

PPS在做20mV step調(diào)壓時(shí),每個(gè)step之間的電壓變化是否有時(shí)間要求?

PPS在做20mV step調(diào)壓時(shí),每個(gè)step之間的電壓變化是否有時(shí)間要求?這個(gè)時(shí)間和電壓是否達(dá)到要求PD controller在監(jiān)測中嗎? 謝謝!
2024-02-29 06:51:51

單個(gè)ds18b20的使用介紹

[table][tr][td] DS18B20是一種常用的溫度傳感器,可以實(shí)現(xiàn)多點(diǎn)網(wǎng)絡(luò)式測量,這里簡單介紹單個(gè)ds18b20的使用。DS18B20看起來像一個(gè)三極管,有三個(gè)引腳,1:地,2:數(shù)據(jù)端
2018-07-19 02:12:04

如何利用軟件編程與FPGA來共同實(shí)現(xiàn)HDLC協(xié)議?

HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。
2019-11-07 06:05:03

如何在MPC860板的SCC2通道上實(shí)現(xiàn)HDLC的驅(qū)動(dòng)程序?

HDLC是什么?如何在MPC860板的SCC2通道上實(shí)現(xiàn)HDLC的驅(qū)動(dòng)程序?
2021-06-03 07:18:54

實(shí)施HDLC的方法一般有哪些?

HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。
2019-08-29 07:30:04

怎么設(shè)計(jì)多通道HDLC收發(fā)電路?

HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn)。目前市場
2019-08-13 08:23:34

求STR71x系列軟件庫,帶hdlc.c和hdlc.h文件的

求STR71x系列軟件庫,官網(wǎng)是下載的不帶hdlc.c和hdlc.h文件的,要用到HDLC功能,,求大神給一個(gè)軟件庫,,794732628@qq.com,,,,,,謝謝
2015-12-05 12:53:51

求一份STR71x的帶有HDLC.c和HDLC.h軟件包,,

求一份STR71x的帶有HDLC.c和HDLC.h軟件包,,官網(wǎng)上的軟件包沒有這兩個(gè)文件,,794732628@qq.com,,,,,感激不盡
2015-12-05 14:39:40

求指導(dǎo)ds18b20

u8 DS18B20_Check(void){ u8 retry=0; DS18B20_IO_IN();//SET PA0 INPUT while (DS18B20_DQ_IN&&
2019-06-19 04:35:18

FM3164/FM31256 pdf datasheet (

FM3164/FM31256 pdf datasheet (Processor Companion with Memory)
2008-09-23 11:45:4529

MAX1771 pdf datasheet (step-up switching controller)

The MAX1771 step-up switching controller provides 90% efficiency over a 30mA to 2A load.
2009-02-22 13:33:1352

DS31256 Envoy - 寄存器轉(zhuǎn)儲(chǔ)例程

本應(yīng)用筆記提供了將DS31256的寄存器、排隊(duì)程序、描述符和FIFO RAM的內(nèi)容轉(zhuǎn)儲(chǔ)到一個(gè)文件的程序代碼。這些數(shù)據(jù)在DS31256無法正常工作時(shí)非常關(guān)鍵,為進(jìn)一步的研究和調(diào)試提供了重要信
2009-04-18 11:27:0628

DS31256,pdf,datasheet (256-Cha

The DS31256 Envoy is a 256-channel HDLC controller that can handle up to 60 T1 or 64 E1 data
2009-04-21 23:49:2018

基于S3C4510B 和uClinux的HDLC接口驅(qū)動(dòng)的設(shè)

本文介紹了基于S3C4510B 和嵌入式操作系統(tǒng)uClinux 的HDLC 接口驅(qū)動(dòng)的設(shè)計(jì)與實(shí)現(xiàn)。采取將HDLC 接口向內(nèi)核注冊(cè)為Ethernet 設(shè)備,并在驅(qū)動(dòng)中完成Ethernet 與HDLC協(xié)議間轉(zhuǎn)換的設(shè)計(jì)方案,實(shí)現(xiàn)了
2009-05-25 15:09:4044

基于S3C4510B和uClinux的HDLC接口驅(qū)動(dòng)的設(shè)計(jì)

本文介紹了基于S3C4510B 和嵌入式操作系統(tǒng)uClinux 的HDLC 接口驅(qū)動(dòng)的設(shè)計(jì)與實(shí)現(xiàn)。采取將HDLC 接口向內(nèi)核注冊(cè)為Ethernet 設(shè)備,并在驅(qū)動(dòng)中完成Ethernet 與HDLC協(xié)議間轉(zhuǎn)換的設(shè)計(jì)方案,實(shí)現(xiàn)了
2009-05-25 15:31:5016

基于S3C4510B的HDLC協(xié)議實(shí)現(xiàn)

使用嵌入式微處理器S3C4510B內(nèi)部包含的HDLC控制器封裝和解析HDLC協(xié)議,微處理器既可實(shí)現(xiàn)系統(tǒng)功能,又可完成HDLC協(xié)議的數(shù)據(jù)傳輸,降低了設(shè)計(jì)的復(fù)雜度。本設(shè)計(jì)已應(yīng)用于微波網(wǎng)絡(luò)管理
2010-07-08 15:26:2746

基于FPGA的高速同步HDLC通信控制器設(shè)計(jì)

高級(jí)數(shù)據(jù)鏈路控制HDLC協(xié)議是一種面向比特的鏈路層協(xié)議,具有同步傳輸數(shù)據(jù)、冗余度低等特點(diǎn),是在通信領(lǐng)域中應(yīng)用最廣泛的鏈路層協(xié)議之一。提出實(shí)現(xiàn)HDLC通信協(xié)議的主要模塊—
2010-11-26 16:51:0332

WTB網(wǎng)絡(luò)HDLC在FPGA中的實(shí)現(xiàn)

在WTB底層協(xié)議的研究中,其基本幀格式與ISO3309的HDLC要求一致,故設(shè)計(jì)了一種基于FPGA的HDLC編解碼器。重點(diǎn)介紹了協(xié)議和實(shí)現(xiàn)方法,給出了相應(yīng)的Verilog代碼,通過硬件下載與標(biāo)準(zhǔn)的WTB
2010-12-11 16:07:2526

基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

摘要:本文介紹了一種用FPGA實(shí)現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N×64Kbps(N=1~124)的HDLC數(shù)據(jù)分接至M路(M=1~4)E1信道中傳輸,并允許各路E1的最大時(shí)延為64ms。
2006-03-11 13:16:051364

基于簡化HDLC規(guī)程的通信卡及驅(qū)動(dòng)程序設(shè)計(jì)

在我國的靶場測控領(lǐng)域,所有的數(shù)據(jù)交換都是基于簡化版的HDLC規(guī)程進(jìn)行的,因此我們自行研制開發(fā)了基于簡化HDLC規(guī)程的通信卡。簡化HDLC規(guī)程主要是為了提高通信的實(shí)時(shí)性,將HDLC
2009-02-17 10:43:02577

帶RTC的I2C總線鐵電存儲(chǔ)器芯片-FM31256

帶RTC的I2C總線鐵電存儲(chǔ)器芯片-FM31256 FM31256是一種基于I2C總線、采用鐵電體技術(shù)的多功能存儲(chǔ)芯片。除了非易失存儲(chǔ)器外,該器件還具有實(shí)時(shí)時(shí)鐘、低電壓
2009-03-29 15:16:103182

Enabling Fractional-T1(FT1) Lo

the receive BERT function in the DS31256 to perform Fractional-T1(FT1)loop-up or loop-down detection (V.54). Overview
2009-04-18 11:23:13907

DS31256的PCI總線利用率

要:本應(yīng)用筆記說明了如何計(jì)算DS31256 HDLC控制器的總線帶寬。并展示了一個(gè)實(shí)驗(yàn)室實(shí)測的結(jié)果。同時(shí)演示了一個(gè)總線利用率速算表,該速算表如果需要可以索要。
2009-04-18 11:24:111181

Examples of DS31256 Applicatio

Abstract: App Note 3345 provides application examples for the DS31256 HDLC Controller
2009-04-18 11:25:03661

Internal Test Registers for th

Abstract: This application note lists the internal test registers in DS31256 HDLC Controller
2009-04-18 11:28:03705

DS31256 HDLC Controller Step-b

Abstract: This application note provides an example of how to configure a single T1 port on DS31256
2009-04-18 11:29:24986

DS31256 Loopback Modes

Abstract: This application note shows how to configure various loopback modes of the DS31256 HDLC
2009-04-18 11:31:23731

DS31256 Gapped Clock Applicati

Abstract: This application note discusses how to realize gapped clock applications with the DS31256
2009-04-18 11:32:20921

Interleaved Bus Operation

) with the DS21FF44 framers by using the DS31256 HDLC controller onto a PCI bus. Other Dallas Semiconductor framers and transceivers will be used as w
2009-04-18 11:49:17994

DS31256 -- T3/E3 MUX/DS3112 Ha

be utilized with various Dallas Semiconductor devices. It includes the HDLC Controller, Framer, MUX and Line Interface Unit. O
2009-04-20 08:44:22851

DS31256 Unchannelized T3/E3/HS

port for unchannelized operation on the DS31256 in bridge mode. It includes a coding example for easy adaptation to end-user applications.
2009-04-20 08:51:19857

DS31256的初始化步驟

摘要:DS31256 Envoy HDLC控制器在發(fā)送數(shù)據(jù)包之前的初始化順序。 概述按照設(shè)計(jì),DS31256上電以后不會(huì)控制PCI總線。所有的物理端口(端口0至15)發(fā)送全1 (非HDLC空閑碼)
2009-04-20 09:02:35878

DS31256 and T1/E1 Interface

Abstract: This application note discusses how to connect the DS31256 HDLC Controller to the DS
2009-04-20 09:26:341389

DS31256 HDLC控制器的配置步驟—橋接模式

DS31256 HDLC控制器的配置步驟—橋接模式 本應(yīng)用筆記提供了怎樣配置橋接模式下DS31256 HDLC控制器T1端口的例子。文章提供了一個(gè)實(shí)際例程,以方便最終用戶使用,幫助他
2009-04-21 14:59:481374

DS31256 -256通道、高吞吐率HDLC控制器

DS31256 -256通道、高吞吐率HDLC控制器 概述 DS31256是一款256通道高層數(shù)據(jù)鏈路控制器(HDLC),
2009-04-21 23:17:111235

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì) HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測功能強(qiáng)大
2009-12-10 10:14:351435

什么是PPP-HDLC

什么是PPP-HDLC   英文原義:PPP in HDLC Framing 中文釋義:HDLC分組的PPP協(xié)議 注  解:HDLC協(xié)議是一個(gè)面向比特
2010-02-23 13:37:50899

高級(jí)數(shù)據(jù)鏈路控制(HDLC)是什么意思

高級(jí)數(shù)據(jù)鏈路控制(HDLC)是什么意思 高級(jí)數(shù)據(jù)鏈路控制(HDLC)協(xié)議是基于的一種數(shù)據(jù)鏈路層協(xié)議,促進(jìn)傳送到下一層的數(shù)據(jù)在傳輸過程中能夠準(zhǔn)確
2010-03-18 15:30:241346

HDLC協(xié)議控制器IP核的設(shè)計(jì)

HDLC協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一! 它是面向位的高級(jí)數(shù)據(jù)鏈路控制規(guī)程! 具有差錯(cuò)檢測功能強(qiáng)大 高效和同步傳輸?shù)奶攸c(diǎn),目前市場上有很多專用的HDLC芯片! 但這些芯片功能和接
2011-05-17 10:40:2691

基于FPGA的HDLC協(xié)議控制器

為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù) HDLC 協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2011-07-20 16:17:5093

異步傳輸方式的HDLC協(xié)議的實(shí)現(xiàn)

研究實(shí)現(xiàn)了一種 HDLC (High Level Data Link Contr01)協(xié)議的改進(jìn)方法,該方法把HDLC協(xié)議傳統(tǒng)的同步傳榆方式改成了異步傳輸方式,既保留了原有HDLC協(xié)議的主要優(yōu)點(diǎn),又增強(qiáng)了傳榆教據(jù)的抗干擾
2011-07-20 17:25:5062

Quick Reference Guide for Programming the DS1877 SFP Controller

Abstract: The DS1877 SFP controller allows various programming options to configure the alarms
2011-12-21 17:34:470

ds2151,ds2153 interfacing to the mc68mh360 quicc32

in Figure 1. The MC68MH360 can be configured as an HDLC controller implementing protocols such as LAPD
2017-04-10 10:26:494

DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于DSP與FPGA實(shí)現(xiàn)的HDLC

引言 HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡易,功能針對(duì)性
2017-10-25 16:52:150

基于DSP與FPGA實(shí)現(xiàn)的HDLC系統(tǒng)

HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能
2017-10-26 16:50:591

如何使用FPGA實(shí)現(xiàn)HDLC協(xié)議控制器

 為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù)HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2020-11-04 18:04:1015

BoSS HDLC協(xié)議控制器DS3131的性能特點(diǎn)及應(yīng)用范圍

Dallas半導(dǎo)體公司推出的比特同步(Boss)HDLC協(xié)議控制器DS3131,它有40個(gè)物理端口,每個(gè)有專門的HDLC引擎,能工作到52Mbps,滿足市場上對(duì)廣域網(wǎng)(WAN)設(shè)備的更低成本,更高端口密度和更靈活性的要求。40通道DMA控制器服務(wù)于端口和片上33MHzPCI系統(tǒng)接口。
2020-12-30 10:04:001028

LTC7801: 150V Low IQ, Synchronous Step-Down DC/DC Controller Data Sheet

LTC7801: 150V Low IQ, Synchronous Step-Down DC/DC Controller Data Sheet
2021-01-28 00:25:323

LTC3886/LTC3886-1: 60V Dual Output Step-Down Controller with Digital Power System Management Data Sheet

LTC3886/LTC3886-1: 60V Dual Output Step-Down Controller with Digital Power System Management Data Sheet
2021-01-28 11:51:160

LTC3850-2: Dual, 2-Phase Synchronous Step-Down Switching Controller Data Sheet

LTC3850-2: Dual, 2-Phase Synchronous Step-Down Switching Controller Data Sheet
2021-01-28 14:14:250

LTC7851/LTC4449 Project - 4-Phase, Single Output Step-Down Voltage Mode DC/DC Controller (7-14V to 1.2V @ 120A)

LTC7851/LTC4449 Project - 4-Phase, Single Output Step-Down Voltage Mode DC/DC Controller (7-14V to 1.2V @ 120A)
2021-02-04 11:13:138

LTC7801 Project - Synchronous Step-Down DC/DC Controller (16-100V to 12V @ 10A)

LTC7801 Project - Synchronous Step-Down DC/DC Controller (16-100V to 12V @ 10A)
2021-02-04 11:17:148

LTC3862-2 Project - Multi-Phase Current Mode Step-Up DC/DC Controller (6-36V to 50V @ 10A)

LTC3862-2 Project - Multi-Phase Current Mode Step-Up DC/DC Controller (6-36V to 50V @ 10A)
2021-02-22 13:22:250

LTC3855 Project - Dual, 2-Phase Synchronous Step-Down Controller with Rsense Current Sensing (13-36V to 12V @ 6A & 5V @ 10A)

LTC3855 Project - Dual, 2-Phase Synchronous Step-Down Controller with Rsense Current Sensing (13-36V to 12V @ 6A & 5V @ 10A)
2021-02-22 13:54:282

LTC3883 Project - Single Phase Step-Down DC/DC Controller with Digital Power System Management & Inductor DCR Current Sensing (6.5-24V t

LTC3883 Project - Single Phase Step-Down DC/DC Controller with Digital Power System Management & Inductor DCR Current Sensing (6.5-24V to 1.8V @ 20A)
2021-02-22 13:58:282

LTC3864 Project - Low Iq Step-Down Switching Controller (5.5-55V to 5V @ 2A)

LTC3864 Project - Low Iq Step-Down Switching Controller (5.5-55V to 5V @ 2A)
2021-02-22 14:21:291

LTC3866 Project - High Efficiency, Synchronous Step-Down Controller with Sub mΩ Inductor DCR Sensing (4.5-14V to 1.5 @ 30A)

LTC3866 Project - High Efficiency, Synchronous Step-Down Controller with Sub mΩ Inductor DCR Sensing (4.5-14V to 1.5 @ 30A)
2021-02-22 14:26:302

LTC3883 Project - Single Phase Step-Down DC/DC Controller with Digital Power System Management & Rsense Current Sensing (6.5-24V to 1.8V

LTC3883 Project - Single Phase Step-Down DC/DC Controller with Digital Power System Management & Rsense Current Sensing (6.5-24V to 1.8V @ 20A)
2021-02-22 15:11:322

LTC3855 Project - Dual, 2-Phase Synchronous Step-Down Controller with Rsense Current Sensing (4.5-14V to 1.8V @ 17A & 1.2V @ 17A)

LTC3855 Project - Dual, 2-Phase Synchronous Step-Down Controller with Rsense Current Sensing (4.5-14V to 1.8V @ 17A & 1.2V @ 17A)
2021-02-22 15:40:341

LTC3862 Project - Multi-Phase Current Mode Step-Up DC/DC Controller (5-36V to 48V @ 3A)

LTC3862 Project - Multi-Phase Current Mode Step-Up DC/DC Controller (5-36V to 48V @ 3A)
2021-02-22 15:49:350

Gowin HDLC IP用戶指南

電子發(fā)燒友網(wǎng)站提供《Gowin HDLC IP用戶指南.pdf》資料免費(fèi)下載
2022-09-15 09:50:100

DS31256 上啟用小數(shù) T1 (FT1) 環(huán)回檢測

2022-11-17 12:42:360

DS31256 的初始化步驟

2022-11-18 23:45:280

DS31256 應(yīng)用示例

2022-11-18 23:45:310

DS31256的內(nèi)部測試寄存器

DS31256中的所有測試寄存器均為16位,在硬件或軟件復(fù)位時(shí)設(shè)置為0。數(shù)據(jù)手冊(cè)中僅顯示地址為0050的測試寄存器的說明。所有其他測試寄存器均為隱藏寄存器,僅用于內(nèi)部測試(數(shù)據(jù)手冊(cè)中未顯示)。
2023-01-11 09:30:52393

DS31256 PCI總線利用率

DS31256 HDLC控制器訪問PCI總線,在發(fā)送和接收HDLC數(shù)據(jù)包時(shí)獲取和存儲(chǔ)這些數(shù)據(jù)包。本應(yīng)用筆記解釋了如何計(jì)算DS31256正常工作所需的可用總線帶寬。本應(yīng)用筆記中使用的術(shù)語將在一開始就定義。
2023-01-11 14:08:53452

DS21354/DS21554與DS2154單芯片收發(fā)器的比較

本應(yīng)用筆記列出了Maxim通信產(chǎn)品DS21354/DS21554和DS2154單芯片收發(fā)器(SCT)之間的差異。本文重點(diǎn)介紹了DS21354/DS21554中包含的附加功能,以及支持HDLC控制器、交錯(cuò)總線操作(IBO)和JTAG等新功能所需的附加寄存器。
2023-01-12 11:40:18599

如何利用DS31256 HDLC控制器實(shí)現(xiàn)間隔時(shí)鐘應(yīng)用

DS31256有16個(gè)物理端口(16 Tx和16 Rx)或鏈路,可配置為信道化或非信道化。通道化端口可以處理一個(gè)、兩個(gè)或四個(gè) T1 或 E1 數(shù)據(jù)鏈路。這些端口或鏈路的時(shí)鐘可以支持間隔時(shí)鐘。本應(yīng)用筆記介紹如何在256通道HDLC控制器DS31256中實(shí)現(xiàn)間隙時(shí)鐘應(yīng)用。
2023-01-13 10:25:28479

如何在PCI總線上使用DS31256 HDLC控制器

本應(yīng)用筆記介紹了如何在PCI總線上使用DS31256 HDLC控制器,利用DS21FF44成幀器配置交錯(cuò)總線操作(IBO)。其他達(dá)拉斯半導(dǎo)體成幀器和收發(fā)器也將使用。
2023-01-13 11:47:121537

DS31256B 接口 - 電信

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS31256B相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DS31256B的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DS31256B真值表,DS31256B管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-01-14 18:41:48

DS31256+ 接口 - 電信

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS31256+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DS31256+的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DS31256+真值表,DS31256+管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-01-14 18:50:04

DS31256 接口 - 電信

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS31256相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DS31256的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DS31256真值表,DS31256管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-01-14 19:46:08

使用Micro Step Motor Controller和PHPoC通過Web繪圖

電子發(fā)燒友網(wǎng)站提供《使用Micro Step Motor Controller和PHPoC通過Web繪圖.zip》資料免費(fèi)下載
2023-01-31 09:18:550

DS31256閉合時(shí)鐘應(yīng)用

DS16有16個(gè)物理端口(16 Tx和31256 Rx)或鏈路,可配置為信道化或非信道化。通道化端口可以處理一個(gè)、兩個(gè)或四個(gè) T1 或 E1 數(shù)據(jù)鏈路。這些端口或鏈路的時(shí)鐘可以支持間隔時(shí)鐘。本應(yīng)用筆記介紹如何在31256通道HDLC控制器DS256中實(shí)現(xiàn)間隙時(shí)鐘應(yīng)用。
2023-02-13 15:43:13385

DS上啟用分?jǐn)?shù)T1環(huán)回檢測

本應(yīng)用筆記介紹如何使用DS31256的接收BERT功能執(zhí)行分?jǐn)?shù)T1(FT1)環(huán)路或環(huán)路下降檢測(V.54),如分?jǐn)?shù)T1.403附錄B規(guī)范中所述。工作算法和編碼示例說明了DS31256易于適應(yīng)終端用戶應(yīng)用。
2023-02-22 10:08:35464

DS31256的分?jǐn)?shù)級(jí)T1 (FT1)環(huán)回檢測

這篇應(yīng)用筆記介紹了利用DS31256的接收BERT功能實(shí)現(xiàn)分?jǐn)?shù)級(jí)T1 (FT1)上環(huán)回或下環(huán)回檢測(V.54)的方法,詳細(xì)說明請(qǐng)參考分?jǐn)?shù)級(jí)T1.403附錄B規(guī)范。所提供的算法和示例代碼簡化了DS31256最終用戶的設(shè)計(jì)。
2023-06-16 15:35:44451

DS31256 非通道化T3/E3/HSSI/VDSL端口配置,適用于橋接模式應(yīng)用

本應(yīng)用筆記舉例說明如何在橋接模式下配置單個(gè)T3端口,在DS31256上進(jìn)行非溝道化工作。此外,此示例還介紹如何在該端口上以環(huán)回模式構(gòu)造、發(fā)送、接收和檢查數(shù)據(jù)包。本應(yīng)用筆記作為編碼示例提供,以便于適應(yīng)最終用戶應(yīng)用。
2023-06-16 17:29:51688

MAX17703: 4.5V to 60V, Synchronous Step-Down Li-Ion Battery Charger Controller Data Sheet MAX17703: 4.5V to 60V, Synchronous Step-Down Li-Io

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)MAX17703: 4.5V to 60V, Synchronous Step-Down Li-Ion Battery Charger Controller
2023-10-13 18:45:12

MAX17701: 4.5V to 60V, Synchronous Step-Down Supercapacitor Charger Controller Data Sheet MAX17701: 4.5V to 60V, Synchronous Step-Down Super

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)MAX17701: 4.5V to 60V, Synchronous Step-Down Supercapacitor Charger Controller
2023-10-13 18:46:44

MAX17702: 4.5V to 60V, Synchronous Step-Down Lead-Acid Battery Charger Controller Data Sheet MAX17702: 4.5V to 60V, Synchronous Step-Down Le

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)MAX17702: 4.5V to 60V, Synchronous Step-Down Lead-Acid Battery Charger Controller
2023-10-13 18:54:28

HDLC協(xié)議IP核的設(shè)計(jì)與實(shí)現(xiàn)

電子發(fā)燒友網(wǎng)站提供《HDLC協(xié)議IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-11-08 15:45:330

HDLC通信協(xié)議是什么?HDLC通信協(xié)議的特點(diǎn)

HDLC(High-level Data Link Control,高級(jí)數(shù)據(jù)鏈路控制)是一種面向比特的鏈路層協(xié)議,其最大特點(diǎn)是對(duì)任何一種比特流,均可以實(shí)現(xiàn)透明傳輸。HDLC協(xié)議是ISO/IEC
2024-01-02 15:54:42328

已全部加載完成