電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網>通信網絡>通信模塊>IDT 可變記時時鐘發(fā)生器給 10Gbps 和 40/100Gbps 多路接口提供更多的設計余量

IDT 可變記時時鐘發(fā)生器給 10Gbps 和 40/100Gbps 多路接口提供更多的設計余量

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

Mouser供貨IDT 3.3V PCIe時鐘發(fā)生器 超低功耗帶來出色的散熱表現(xiàn)

貿澤電子 (Mouser Electronics) 即日起開始分銷Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe) 時鐘發(fā)生器
2015-07-30 10:14:421230

100Gbps數據吞吐量?Samtec can do it!

通信線纜,并且為客戶提供解決方案。 Samtec公司搭建的100Gbps數據吞吐量展示方案采用Xilinx Virtex UltraScale FPGA
2017-12-15 11:25:371917

IDT推出其低功率可編程時鐘發(fā)生器

業(yè)界領先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發(fā)生器,為消耗品和計算系統(tǒng)創(chuàng)造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178

針對10Mbps到100Gbps不同以太網Drive Side接口類型

,下面就針對10Mbps到100Gbps的不同接口進行介紹,最后介紹一下PHY芯片的控制接口MDIO BUS。 1、MII接口 100Mbps速率下,時鐘頻率為25MHz,10M
2020-10-08 00:09:008774

Silicon Labs推業(yè)界最廣泛的汽車級AEC-Q100認證的時鐘發(fā)生器

 新型AEC-Q100認證的時鐘發(fā)生器、緩沖器、PCIe時鐘和緩沖器滿足廣泛的車輛自動化應用需求。
2019-09-24 14:25:08896

10 Gbps以太網硬件演示參考設計

。XAUI端口通過雙XAUI轉換為SFP +高速夾層卡(HSMC)(從Terasic)到10 Gbps串行以太網,通過低成本SFP +光學可插拔模塊或SFP +直接耦合電纜組件提供網絡接口。該
2018-07-26 16:33:03

時鐘發(fā)生器AD9577資料分享

概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內核PLL1和PLL2,專門針對網絡時鐘應用而優(yōu)化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產品系列,確保實現(xiàn)最高的網
2021-04-06 06:49:57

時鐘發(fā)生器性能對數據轉換的影響

良好的短期穩(wěn)定性或抖動。高性能時鐘發(fā)生器(如HMC1032LP6GE)可執(zhí)行頻率轉換操作并提供低抖動時鐘信號,在此基礎上,這些信號可能會分配給各種基站組件。選擇最佳時鐘發(fā)生器至關重要,因為欠佳參考時鐘
2018-10-18 11:29:03

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數據轉換?

系統(tǒng)設計師通常側重于為應用選擇最合適的數據轉換,在向數據轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數據轉換動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42

AD9520-3BCPZ時鐘發(fā)生器

`AD9520-3BCPZ時鐘發(fā)生器產品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現(xiàn)貨AD9520-3BCPZ代理王先生***深圳市首質誠科技有限公司, AD9520-3提供多路
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發(fā)生器銷售

多路輸出時鐘發(fā)生器功能,內置專用PLL內核,針對以太網線路卡應用進行了優(yōu)化。 產品名稱:時鐘發(fā)生器 AD9571ACPZPEC特征 全集成VCO/PLL內核 156.25 MHz時,抖動值:0.17
2019-07-09 10:19:09

AK8140??A可編程多時鐘發(fā)生器評估板簡介

AKD8140A Ver.2,AK8140??A可編程多時鐘發(fā)生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46

CCG2固件映像怎么將電纜速度限制為10Gbps

你好,我是英特爾的Satyajit。我們正在使用CG2 EMAKER(CYPD2103-20FNXIT)在我們的設計中。它類似于無源電纜。我們想用這個設計來攜帶10GbPS霹靂信號。我們的要求
2018-11-09 17:14:16

CY2254 PLL時鐘發(fā)生器的內部結構

本應用指南討論了CY2254 PLL時鐘發(fā)生器的內部結構,并提出一些使用建議。
2014-09-23 10:00:14

MACOM 100 Gbps 光互連的解決方案

的完整解決方案。今天的云數據中心和企業(yè)網采用4個光波長實現(xiàn)100Gbps的通信速率。如圖所示,四個波長收發(fā)在發(fā)射和接收方向都使用四套電氣和光器件。如圖可以注意到4個激光驅動,4個DML激光,4個
2017-11-30 11:18:44

VL822- GEN2簡述及運用(USB3.1 10Gbps HUB芯片)

VL822是一顆USB3.1GEN2(10Gbps)的HUB芯片,有三種封裝分別是QFN88(10x10x0.85 mm);QFN76 9x9x0.85mm ;QFN56(7x7x0.85 mm
2022-09-13 14:17:05

為i.MX8M Plus添加了時鐘發(fā)生器5P49V6965作為主時鐘源的問題求解

我為 i.MX8M Plus 添加了時鐘發(fā)生器 5P49V6965 作為主時鐘源,并更新了設備樹文件,如下所示。我的問題是下面的修改是正確的???imx8mp-evk.dts&i2c4
2023-02-28 08:29:34

低抖動高精度時鐘發(fā)生器MAX3625B相關資料分享

概述:MAX3625B是MAXIM公司生產的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網絡應用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05

供應 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

供應 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索一下,旺貿通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

具有接收均衡器的1Gbps10Gbps預加重驅動MAX3984相關資料下載

電纜。驅動提供4種可選擇預加重等級和可選輸入均衡器,在10Gbps時可為長達10英寸的FR-4電路板材料提供補償。 MAX3984還提供SFP兼容的信號丟失(LOS)檢測和TX_DISABLE??蛇x
2021-05-17 06:16:25

如何創(chuàng)建一個具有200MHz輸入和640MHz,160MHz輸出的時鐘發(fā)生器

使用100MHz系統(tǒng)時鐘和200MHz系統(tǒng)時鐘,它們都還可以。但是當我想使用160MHz作為系統(tǒng)時鐘時,我無法創(chuàng)建一個具有200MHz輸入和640MHz,160MHz輸出的時鐘發(fā)生器,所以我使用兩個時鐘發(fā)電機產生
2020-08-11 10:07:25

如何在ML507板上使用時鐘發(fā)生器芯片IDT5V9885?

在我們的設計中,其中一個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號?,F(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

如何在狹小空間內提供更多功能的同時實現(xiàn)更高效地供電?

云計算、物聯(lián)網和虛擬數據中心對以太網速度的要求越來越高,推動著光收發(fā)市場快速增長。當前的10Gbps40Gbps100Gbps模塊市場將很快被200Gbps和400Gbps模塊超越。隨著速度
2021-02-24 06:22:34

用于評估AD9525 3.6 GHz時鐘發(fā)生器的評估板AD9525/PCBZ

AD9525 / PCBZ,用于AD9525時鐘發(fā)生器的評估板。 AD9525旨在支持長期演進(LTE)和多載波GSM基站設計的轉換時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34

符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器

SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11

美國國家半導體公司3Gbps串行數字接口芯片組

加設輸入多路切換的分立式單通道 3Gbps SDI 時鐘恢復。由于無需加設輸入多路切換,因此美國國家半導體可將引腳數目減少至只有競爭產品的三分一,以及將封裝體積縮小一半。此外,其他的競爭產品必須為每
2018-12-07 10:24:33

請問10Gbps的數據能否傳輸到個人計算機上,通過LABVIEW進行實時處理?

小白想請教10Gbps的數據能否傳輸到個人計算機上,通過LABVIEW進行實時處理
2018-08-10 21:30:37

請問XC7A35T-2FGG484可以用于10Gbps嗎?

你好,我們想用xc7a35t-2fgg484設計一個10Gbps(最大距離10km)的系統(tǒng),可以嗎?如果沒有,請推薦一些低價設備?謝謝,Muuu
2020-08-13 09:45:39

超低抖動時鐘發(fā)生器與串行鏈路系統(tǒng)性能的優(yōu)化

的范圍在100fs至300fs之間。這個12kHz-20MHz的標準相位噪聲集成范圍包括鎖相環(huán) (PLL) 頻帶內和頻帶外 (VCO) 噪聲的影響。基準時鐘發(fā)生器的相位噪聲性能需要在PLL環(huán)路帶寬內
2018-09-05 16:07:30

適用于時鐘發(fā)生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

適用于OC-192/STM-64高速產品設計的抖動測試技術zz

,以及信號搖擺為800mVp-p的31位PRBS模式(信號的最小數據眼開幅度為600mVp-p)。該測量通過模式發(fā)生器10GHz觸發(fā)信號來觸發(fā)HP83480A示波器。圖4為來自多路10Gbps數據
2014-12-09 14:36:58

低抖動時鐘發(fā)生器

AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應用的時鐘發(fā)生器。采用數字鎖相環(huán)技術,以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術,管腳兼容843N571,可以
2022-08-11 16:26:33

5Gbps 40Gbps寬帶交換軟核的設計與實現(xiàn)

研究了5Gbps~40Gbps交換技術和IP軟核的實現(xiàn)方法。采用多層結構、模塊化的設計思想,使用Verilog硬件描述語言對40Gbps寬帶交換電路進行編程,實現(xiàn)了一種通用的、容量可變的、可移植
2009-11-27 14:11:3910

低抖動時鐘發(fā)生器時鐘芯片

AC1571 是用于 5G 基站應用的基于 PLL的時鐘發(fā)生器,該芯片采用全數字鎖相環(huán)技術,以實現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應用場景:· 無線基站· 
2023-12-12 14:25:17

時鐘發(fā)生器芯片

時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單端33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2023-12-29 09:29:50

國產時鐘發(fā)生器

。時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單端33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器 高性能模擬與混合信號領導廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖器系列,可為業(yè)
2008-11-10 09:39:441763

精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖
2009-03-25 09:35:221054

振蕩器時鐘發(fā)生器電路圖

振蕩器時鐘發(fā)生器電路圖
2009-04-13 08:54:22720

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05653

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應用

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:27828

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:321461

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是一款低抖動精密
2009-09-18 08:56:41682

基于DP標準的擴頻時鐘發(fā)生器系統(tǒng)參數研究

基于DP標準的擴頻時鐘發(fā)生器系統(tǒng)參數研究 1 引言    DP(DisplayPort)接口標準旨在尋求代替計算機的數字視頻接口DVI(Digital Visual Interface)、LCD顯示器的低壓差
2009-11-05 09:23:08830

40G/100G應用中使用10-Gbps收發(fā)器

40G/100G應用中使用10-Gbps收發(fā)器   本白皮書介紹向100G 接口過渡的關鍵推動力量,以及怎樣利用FPGA 特有的功能來實現(xiàn)這一高速接口。數據中心以及核心網系統(tǒng)中新
2010-02-04 11:03:411290

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網絡設備。器件內置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:181345

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網設備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49778

GPS時鐘發(fā)生器技術方案

如何利用GPS OEM來進行二次開發(fā),產生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26780

GPS時鐘發(fā)生器(GPS同步時鐘)的相關討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉有至關重要的意義。 那如何利用GPS OEM來進行二次開發(fā),產生高精度時鐘發(fā)生
2010-09-17 22:02:441273

升特推出首個高頻寬100Gbps Gearbox芯片組

升特公司(Semtech)宣布推出首個高頻寬100Gbps Gearbox芯片組,用于100Gbps的CFP MSA應用
2011-03-29 09:23:252473

首款可編程時鐘發(fā)生器的便攜音頻子系統(tǒng)發(fā)布

IDT面向便攜應用推出全球首款集成可編程時鐘發(fā)生器的音頻子系統(tǒng)。新器件通過集成,可實現(xiàn)占板空間的最小化、降低系統(tǒng)成本,同時由于無需長貨期的外部晶體和振蕩器,縮短產品上
2011-08-10 09:01:55920

MAX3636寬頻率范圍可編程時鐘發(fā)生器

MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網絡設備的要求低抖動時鐘發(fā)生器和強大的高速數據傳輸的分布進行了優(yōu)化。
2011-10-11 11:15:221329

Altera首次演示FPGA與100Gbps光模塊的互操作性

2012年2月23號,北京——Altera公司(NASDAQ:ALTR)今天宣布,使用28-nm Stratix? V GT FPGA成功演示了與100-Gbps光模塊的互操作性,從而支持實現(xiàn)下一代100-Gbps網絡。
2012-02-24 08:41:251240

博通推出業(yè)界首款100Gbps全雙工網絡處理器單元BCM88030

博通(Broadcom)公司宣布,推出業(yè)界第一款100Gbps全雙工網絡處理器單元(NPU)。BCM88030
2012-04-28 08:43:391236

TeliaSonera建成全球首個橫跨歐美100Gbps網絡

據外媒報道,繼TeliaSonera升級其泛歐洲網絡后,公司已成為“全球首個建成橫跨歐洲和北美100Gbps網絡的運營商”
2013-03-21 15:12:04834

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
2016-01-04 17:41:130

10GHz擴頻時鐘發(fā)生器的設計

10GHz擴頻時鐘發(fā)生器的設計_胡帥帥
2017-01-07 21:28:581

32.75Gbps Virtex UItraScale GTY 收發(fā)器可以做些什么?

?XAUI以太網連接單元接口10Gbps單元接口) ?RXAUI(減少了擴展管腳的單元接口) ?CAUI(100Gbps單元接口) ?XLAUI(40Gbps單元接口) ?CPRI(通用公共無線電接口
2017-02-09 02:15:10296

fluke-p-dx-7可變時鐘結構的任意波形發(fā)生器

fluke-p-dx-7可變時鐘結構的任意波形發(fā)生器
2017-03-22 09:35:580

IDT5L35023VersaClock 3S可編時鐘發(fā)生器解決方案

IDT公司的5L35023是VersaClock? 3S可編時鐘發(fā)生器,1.8V工作,采用3 PLL架構,每個PLL可單獨可編程,允許有多達6個頻率輸出,內置主動省功耗特性(PPS),性能-功耗平衡(PPB),降過沖技術(ORT)和極低功耗DCO以及動態(tài)頻率控制(DFC),
2017-09-20 13:40:425

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534

業(yè)界首款28 nm FPGA Kintex-7 10Gbps 收發(fā)器性能演示

Xilinx公司業(yè)界首款28 nm FPGA Kintex-7 10Gbps 收發(fā)器性能演示。
2018-06-01 15:50:003960

AOI公司發(fā)布針對下一代400G光模塊應用的100Gbps EML激光器產品

領先的數據中心,有線電視寬帶和光纖到戶以及電信用光網絡產品開發(fā)商AOI公司發(fā)布針對下一代400G光模塊應用的100Gbps EML激光器產品。
2018-05-24 17:00:007526

介紹MEMS時鐘發(fā)生器的特點及應用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933

可為10/25/100G提供高集成的Si5332任意頻率時鐘發(fā)生器

Silicon Labs(亦稱“芯科科技”)最新發(fā)布的Si5332任意頻率的時鐘發(fā)生器可以為10/25/100G 數據中心的時鐘設計提供最高級別的集成度,包含通信和工業(yè)應用程序中的完整時鐘樹整合,進而降低系統(tǒng)的物料成本并加快開發(fā)時程。
2018-08-24 17:51:286117

Oclaro推出針對100Gbps及其以上速率的相干光傳輸系統(tǒng)的拉曼放大器系列產品

Oclaro日前推出針對100Gbps及其以上速率的相干光傳輸系統(tǒng)的拉曼放大器及混合拉曼/EDFA產品。
2018-10-25 16:21:13862

Microchip新推小尺寸MEMS時鐘發(fā)生器

據麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910

Kintex-7 K325T FPGA上的10Gbps收發(fā)器展示

Xilinx推出全球首款28nm FPGA,展示10Gbps SERDES功能 Xilinx在Kintex-7 K325T FPGA上展示了10Gbps收發(fā)器,這是有史以來第一款28nm FPGA。
2018-11-28 06:30:003785

100Gbps每秒可編程包處理系統(tǒng)中實現(xiàn)無中斷升級

本視頻演示了一個SDNet環(huán)境生成的每秒100Gbps的可編程包處理系統(tǒng)中所實現(xiàn)的“無中斷”升級
2018-11-23 06:07:002255

10GbE萬兆以太網正在成為服務器卡的標準接口

云計算是一種新的運算模式,它需要建設大規(guī)模的數據中心來服務程序應用和存儲需求。以太網提供了最經濟有效的網絡互連,將提供云計算的大型系統(tǒng)整合在一起。這個龐大的系統(tǒng)在服務器連接方面要求10Gbps的傳輸速率,甚至40Gbps100Gbps的傳輸速率來滿足大型網絡的協(xié)作需要。
2019-01-21 15:38:095208

未來服務器卡的標準接口將為10GbE

云計算是一種新的運算模式,它需要建設大規(guī)模的數據中心來服務程序應用和存儲需求。以太網提供了最經濟有效的網絡互連,將提供云計算的大型系統(tǒng)整合在一起。這個龐大的系統(tǒng)在服務器連接方面要求10Gbps的傳輸速率,甚至40Gbps100Gbps的傳輸速率來滿足大型網絡的協(xié)作需要。
2019-03-04 14:44:061000

AD9523時鐘發(fā)生器的性能特點及應用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003604

隨著USB-C接口的普及 速度越來越快已經達到10Gbps

如果評選PC中最方便的功能,USB接口顯然是最佳候選人之一,隨著USB-C接口的普及,USB難插對方向的問題也解決了,而且速度越來越快,USB 3.1已經達到10Gbps了。
2019-06-14 09:02:405091

單芯片100 Gbps相干接收器的設計方案

新的模數轉換器(ADC)技術使首次實現(xiàn)單芯片100 Gbps相干接收器的設計成為可能。它使用65 nm CMOS技術,可以滿足長距離光學系統(tǒng)的性能和功率要求。它為短途和更高速率的應用提供了未來,并提供
2021-04-14 16:19:041452

10Gbps SerDes鍵合線封裝規(guī)范

如果設計不合適,一個通道中的這些多重轉換將會影響信號完整性性能。在10Gbps及以上,通過最大限度地減少阻抗不連續(xù)性,得到適合的互連設計已成為提高系統(tǒng)性能的一個重要的考慮因素。由于封裝內有許多不連續(xù)區(qū),該收發(fā)器封裝在提高回波損耗性能方面存在一個重要瓶頸。
2020-11-12 15:31:052606

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數據轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382666

諾基亞與沃達豐正試驗100Gbps速度的寬帶技術

諾基亞和沃達豐宣布,他們已經成為第一家在光纖無源光網絡(PON)上試驗100Gbps寬帶互聯(lián)網的公司。在一個PON波長上就可以達到這樣的速度,而且比現(xiàn)在 “最先進的網絡”快10倍左右。該試驗
2021-02-03 15:03:591299

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9571:以太網時鐘發(fā)生器10時鐘輸出

AD9571:以太網時鐘發(fā)生器,10時鐘輸出
2021-04-16 10:21:563

AD9551:多業(yè)務時鐘發(fā)生器數據表

AD9551:多業(yè)務時鐘發(fā)生器數據表
2021-04-28 10:30:520

AD9577:帶雙鎖相環(huán)、擴頻和余量時鐘發(fā)生器數據表

AD9577:帶雙鎖相環(huán)、擴頻和余量時鐘發(fā)生器數據表
2021-04-29 20:06:508

AD9575:網絡時鐘發(fā)生器,雙輸出數據表

AD9575:網絡時鐘發(fā)生器,雙輸出數據表
2021-05-09 11:06:441

時鐘發(fā)生器AD9516-0技術手冊

時鐘發(fā)生器AD9516-0技術手冊
2022-01-25 15:59:427

Cypress時鐘發(fā)生器的分類,它有哪些應用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準,及其兼容流行接口標準的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

開源100 Gbps NIC Corundum環(huán)境的搭建

Corundum是一個基于FPGA的開源原型平臺,用于高達100Gbps及更高的網絡接口開發(fā)。Corundum平臺包括一些用于實現(xiàn)實時,高線速操作的核心功能,包括:高性能數據路徑,10G/ 25G
2022-08-02 08:03:221538

時鐘發(fā)生器在單軌1.8V電源上運行

Integrated Device Technology Inc. (IDT) 發(fā)布了兩款時鐘發(fā)生器,它們采用單軌 1.8V 電源供電,同時無需多個分立時序組件。據 IDT 稱,與市場上可用的解決方案相比,這可減少電路板占用空間并節(jié)省高達 60% 的功耗。
2022-08-10 15:33:06869

全新USB4 v2.0標準規(guī)范的USB 80Gbps接口正式發(fā)布

USB接口將統(tǒng)一以傳輸帶寬命名,USB4 v2.0對應USB 80Gbps,USB4對應USB 40Gbps,USB 3.2 Gen2x2對應20Gbps,USB 3.2 Gen2對應USB 10Gbps,USB 3.2 Gen1對應USB 5Gbps……
2022-10-20 11:54:151173

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

時鐘合成器和時鐘發(fā)生器的區(qū)別

時鐘合成器和時鐘發(fā)生器是兩種用于產生時鐘信號的電子器件,它們在功能和應用上有一些區(qū)別。
2023-11-09 10:26:56298

時鐘發(fā)生器性能對數據轉換器的影響

時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數據轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570

已全部加載完成