HDMI是一款采用差分信號(hào)的數(shù)字接口,設(shè)計(jì)用于數(shù)字視頻和音頻。該接口廣泛用于音頻-視頻市場(chǎng)。HDMI 2.1是HDMI 2.0的擴(kuò)展,支持的速度是HDMI 2.0的兩倍。
2024-03-11 09:58:16220 最近用cyusb3014做了一個(gè)項(xiàng)目,采用的type-C接口,系統(tǒng)識(shí)別為USB2.1接口,不知何故?
2024-02-29 06:04:26
利用ADG508F與分壓電阻輸出正弦階梯波信號(hào),波峰波谷出現(xiàn)斷界情況是什么原因
2024-02-24 16:46:58
Analog Devices Inc. ADG1534 1.8V邏輯兼容四通道單刀雙擲開關(guān)Analog Devices Inc. ADG1534 1.8V邏輯兼容四通道單刀雙擲開關(guān)包含四個(gè)獨(dú)立的單刀
2024-02-22 13:34:00
1月17日晚間,奧特維發(fā)布公告稱,公司近日與光伏龍頭企業(yè)簽訂《采購合同》,公司向該企業(yè)銷售劃焊一體機(jī)等設(shè)備約2.1億元(含稅)。
2024-01-23 11:08:09399 描述 ADG506A是一款單芯片CMOS模擬多路復(fù)用器,內(nèi)置16個(gè)通道。它根據(jù)4個(gè)二進(jìn)制地址和一個(gè)使能輸入的狀態(tài),將16路輸入之一切換至公共輸出。此外,還提供TTL和5 V CMOS邏輯
2024-01-11 15:23:03
描述ADG201HS是一款單芯片CMOS器件,內(nèi)置四個(gè)獨(dú)立可選的開關(guān)。這些開關(guān)采用增強(qiáng)型LC2MOS 工藝設(shè)計(jì),信號(hào)處理能力提高到±15 V。同時(shí)還具有高開關(guān)速度和低導(dǎo)通電阻特性。ADG
2024-01-11 15:12:22
描述ADG506A是一款單芯片CMOS模擬多路復(fù)用器,內(nèi)置16個(gè)通道。它根據(jù)4個(gè)二進(jìn)制地址和一個(gè)使能輸入的狀態(tài),將16路輸入之一切換至公共輸出。此外,還提供TTL和5 V CMOS邏輯兼容型數(shù)字輸入
2024-01-11 14:33:19
在雙電源±15V的供電的狀態(tài)下,
ADG1408的模擬通道能輸入30V(相對(duì)GND)的模擬電壓?jiǎn)幔?/div>
2024-01-05 12:57:40
由于現(xiàn)在有很多新的FPGA GPIO串口只有1.8V,但是在舊有的系統(tǒng)架構(gòu)上或是MCU大多數(shù)GPIO串口電壓都在3.3V,所以我有在評(píng)估ADG3247 Level Translating 來進(jìn)行兩端
2024-01-03 09:59:21
這些都是我的能力感測(cè)儀和一些金屬的示意圖。 我怎樣才能將ADG 734的影響與AD7147感測(cè)區(qū)分開來。 比如,當(dāng)感測(cè)1號(hào)頻道時(shí),ADG 734(U5)中的OD1處于高度低能狀態(tài)。 但我認(rèn)為高能狀態(tài)是不夠的。 有人能給我一點(diǎn)建議嗎? 謝謝!
2023-12-27 07:05:03
為什么我的ADG3308不能正常工作,以下是輸入波形
以下是輸出波形
2023-12-11 07:53:45
本設(shè)計(jì)是用于小信號(hào)(10mv--100mv)放大,將ADG1634用于差分放大器ADA4938的放大增益配置電阻的選擇,獲得1倍或10倍的放大增益。在配置是10倍放大的狀態(tài)下,當(dāng)只接一路信號(hào)時(shí),信號(hào)
2023-12-08 06:12:06
大家好:
現(xiàn)在想做一款功放,想用ADG1334 作為音頻通道的切換,但不知道效果怎樣?失真度怎樣?有人這樣用過嗎?
謝謝!
2023-11-29 07:07:25
HDMI 2.1和HDMI 2.0可以通過以下方法進(jìn)行區(qū)分: 觀察接口外觀。HDMI 2.1接口的外觀與HDMI 2.0基本相同,但細(xì)節(jié)上會(huì)有一些差異。例如,HDMI 2.1接口的寬度可能略大于
2023-11-28 09:53:4911827 測(cè)試發(fā)現(xiàn)ADG711BR的off狀態(tài)阻抗在開關(guān)一次后發(fā)生變化,是什么原因?
ADG711作為峰值保持電路的放電開關(guān),如果ADG711始終處于off,則峰值保持不受影響。如果開關(guān)一次后,峰值保持信號(hào)發(fā)生變化,懷疑發(fā)現(xiàn)ADG711BR的off狀態(tài)阻抗在開關(guān)一次后發(fā)生變化,請(qǐng)問是什么原因?
2023-11-28 08:05:18
ADA4530-1的參考電路CN0407能夠檢測(cè)fA級(jí)電流,但電路中使用的開關(guān)ADG1419的漏電流為nA級(jí),需要什么樣的處理來避免ADG1419的漏電流對(duì)被測(cè)電流信號(hào)的影響?謝謝。
2023-11-17 08:23:41
更大的帶寬:HDMI 2.1將最大未壓縮帶寬增加到48Gbps,是DisplayPort 1.3的1.5倍,HDMI 2.0b的2.67倍,而將最大壓縮帶寬至少提高到128Gbps。
2023-11-16 15:17:26346
請(qǐng)問大佬,我預(yù)想用ADG804來控制AD8422的增益,搭了以上的電路,在無輸入信號(hào)時(shí),發(fā)現(xiàn)在第一級(jí)放大輸出端P2測(cè)得的電壓是-4.8V,第二級(jí)放大輸出端P4測(cè)得的電壓為-10V達(dá)到飽和。
然后我
2023-11-14 07:05:53
電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ADG7421F: Low Voltage Fault Protection and Detection, 20 ? Ron, Dual SPST Switch
2023-10-16 19:27:47
電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ADG12006L/ADG12007L:低能、16個(gè)氣道和8個(gè)氣道 iCMOS多氧化器,1.2 V和1.8 V JEDEC邏輯合規(guī)數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè)
2023-10-11 18:37:17
LINE SCAN SENSOR 4LS_10K_V2.1 FT
2023-10-11 11:17:39
電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ACD5208F/ADG5209F:過失防護(hù),-0.4 pC sub> INJ </sub > , 8:1/Dual 4:1 多車相關(guān)產(chǎn)品參數(shù)
2023-10-08 16:38:03
電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ADG5248F/ADG5249F:用戶定義的過失保護(hù)和檢測(cè),0.8 PC QINJ, 8:1/Dual 4:1多重驅(qū)動(dòng)器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有
2023-10-07 17:51:51
描述 ADG1438和ADG1439是兩款CMOS模擬矩陣開關(guān),配有一個(gè)串行控制的三線式接口。ADG1438是8通道矩陣開關(guān),而ADG1439是雙路4通道矩陣開關(guān)。ADG
2023-09-04 14:33:40
描述 ADG738是一款8通道、3線串行接口控制的CMOS模擬矩陣開關(guān)/多路復(fù)用器。開關(guān)之間的導(dǎo)通電阻嚴(yán)格匹配,并在全信號(hào)范圍內(nèi)具有非常好的平坦度。ADG738采用三線式串行接口,并且
2023-09-04 14:31:19
ADG3247是一款2.5 V或3.3 V 16位、2端口數(shù)字開關(guān)。采用ADI公司的低壓CMOS工藝制造,具有低功耗、高開關(guān)速度和極低導(dǎo)通電阻特性。輸入可以與輸出相連,而且不會(huì)引起額外的傳播延遲或
2023-07-12 10:52:40
F1423 數(shù)據(jù)表 RevO
2023-07-11 19:07:410 ADG3257是一款CMOS總線開關(guān),內(nèi)置四個(gè)2:1多路復(fù)用器/解復(fù)用器,提供高阻抗輸出。它采用CMOS工藝制造,具有低功耗、高開關(guān)速度和極低導(dǎo)通電阻特性。輸入可以與輸出相連,而且
2023-07-11 10:28:13
R1EV5801MB Series 數(shù)據(jù)表 (1M EEPROM (128-kword×8-bit) / Ready/Busy and RES function)
2023-07-10 20:00:450 Zynq UltraScale+ Use Case 2.1 原理圖s
2023-07-10 18:36:500 ICREGLDO2.1V0.15A
2023-06-01 10:28:41
IC REG LDO 2.1V 0.15A 6TMLF
2023-06-01 10:19:43
IC REG LDO 2.1V 0.3A 6MLF
2023-06-01 10:18:53
IC REG LDO 2.1V 0.15A SOT23-5
2023-06-01 10:14:50
IC REG LDO 2.1V 0.3A TSOT23-5
2023-06-01 10:09:04
固件形式為 unified_bootloader_demo_V2.1
使用ECUBus更新APP固件,總是失敗。
2023-05-29 08:12:40
使用PN7150連續(xù)測(cè)試過程序中發(fā)現(xiàn)同一張TAG有時(shí)會(huì)收到不同的SENS_RES,并且會(huì)進(jìn)入W4_HOST_SELECT狀態(tài),TAG是高速進(jìn)入感應(yīng)區(qū)平緩加速請(qǐng)問有人遇到過嗎?是什么原因造成的呢?
2023-04-19 06:02:58
IC REG LINEAR 2.1V 150MA 4WLCSP
2023-04-06 15:39:15
ADG526A - 16-CHANNEL ANALOG MULT
2023-04-06 11:43:16
IC SW SPST 2.1OHM RON 10MSOP
2023-04-06 11:40:25
IC SW SPST 2.1OHM RON 10MSOP
2023-04-06 11:40:13
IC SW SPST 2.1OHM RON 10MSOP
2023-04-06 11:40:12
ADG509F - 8-CHANNEL/4-CHANNEL FA
2023-04-06 11:39:51
SPST, 1 CHANNEL, CMOS, PDSO10
2023-04-06 11:39:13
IC SW SPST 2.1OHM RON 10MSOP
2023-04-06 11:37:49
IC REG LINEAR 2.1V 150MA 5DSBGA
2023-04-04 23:18:03
IC REG LDO 2.1V 1A 8SOIC
2023-04-04 23:05:26
IC REG LDO 2.1V 1A 8SOIC
2023-04-04 23:04:34
IC REG LINEAR 2.1V 150MA 4WLCSP
2023-04-04 22:54:06
IC REG LDO 2.1V 0.3A 4TMLF
2023-04-04 22:52:22
IC REG LINEAR 2.1V 150MA 5DSBGA
2023-04-04 22:28:30
我重新安裝了 S32 Design Studio for Power Architecture Version 2.1。知道什么時(shí)候嘗試使用示例項(xiàng)目我收到以下錯(cuò)誤消息。
2023-04-04 06:46:38
M31 PCIe 2.1 PHY IP M31 PCIe 2.1收發(fā)器IP提供了一系列完整的PCIe 2.1基本應(yīng)用程序。它符合PIPE 3.0規(guī)范。該IP集成了高速混合信號(hào)電路,以支持
2023-04-03 19:47:28
S32 Design Studio for Power Architecture V2.1 版的安裝已回滾。
2023-03-31 08:04:03
EVAL BOARD FOR NCP1423
2023-03-30 11:54:28
ADG854 - Interface, Analog Switch Evaluation Board
2023-03-29 22:58:39
ADG884 Interface, Analog Switch Evaluation Board
2023-03-29 22:58:39
BOARD EVAL FOR ADG2108
2023-03-29 22:58:38
ADG888 - Interface, Analog Switch Evaluation Board
2023-03-29 22:58:38
ADG788 - Interface, Analog Switch Evaluation Board
2023-03-29 22:58:37
EVAL BOARD FOR ADG5209
2023-03-29 22:56:41
ADG5462F - Overvoltage Protection Evaluation Board
2023-03-29 22:56:19
EVAL BOARD FOR ADG5404
2023-03-29 22:56:18
BOARD EVAL FOR ADG2188
2023-03-29 22:54:55
BOARD EVALUATION FOR ADG772
2023-03-29 22:54:55
BOARD EVALUATION FOR ADG904
2023-03-29 22:54:55
BOARD EVAL FOR ADG2128
2023-03-29 22:54:53
BOARD EVAL FOR ADG904
2023-03-29 22:53:53
ADG5208F - Interface, 4:1 Multiplexer Evaluation Board
2023-03-29 22:51:29
BOARD EVAL FOR ADG4612
2023-03-29 22:50:17
ADG5436F - Interface, Analog Switch Evaluation Board
2023-03-29 22:48:44
4022RES
2023-03-29 21:57:23
ADG787BRMZ-500RL
2023-03-29 21:40:04
BOARD EVAL FOR ADG919
2023-03-29 19:44:31
BOARD EVALUATION FOR ADG936R
2023-03-29 19:44:31
BOARD EVALUATION FOR ADG902
2023-03-29 19:44:16
BOARD EVALUATION FOR ADG936
2023-03-29 19:44:02
BOARD EVALUATION FOR ADG901
2023-03-29 19:44:01
BOARD EVALUATION FOR ADG918
2023-03-29 19:44:01
F1423 數(shù)據(jù)表 RevO
2023-03-29 18:42:570 ADG509AKRZ
2023-03-29 18:23:52
DC-470-2.1GP
2023-03-29 16:27:25
ADG1219BRJZ
2023-03-28 14:45:57
XEON 2.1G 11M 3647P 8C 4110 -SIL
2023-03-25 03:28:45
XEON 2.1G 16.5M 3647P 12C 4116 7
2023-03-25 03:28:45
XEON 2.1G 33M 3647P 24C 8160T
2023-03-25 03:28:39
R1EV5801MB Series 數(shù)據(jù)表 (1M EEPROM (128-kword×8-bit) / Ready/Busy and RES function)
2023-03-23 20:07:160 IC REG LINEAR 2.1V 150MA 4DSBGA
2023-03-23 18:45:38
IC REG LDO 2.1V 0.15A SOT23-5
2023-03-23 18:13:22
IC REG LDO 2.1V 0.15A 4DSBGA
2023-03-23 17:08:50
評(píng)論
查看更多