| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
表3-6 標(biāo)準(zhǔn)5V 32位/64位PCI插槽引腳信號一覽表 |
PCI信號定義說明(中文版)
1. AD[31:0] (PCI ADDRESS / DATA BUS)
地址與數(shù)據(jù)總線訊號,在FRAME#啟動后地址才有效,在
PCLK第一個CLOCK 動作初始化時(shí),FRAME#動作后,輸出
為地址與數(shù)據(jù),寫入周期,輸入為數(shù)據(jù),讀取周期 TRDY# 與
IRDY#會動作,高阻抗時(shí),為數(shù)據(jù)轉(zhuǎn)換周期或RESET#動作
2. C/BE[3:0]# (PCI COMMAND /BYTE ENABLES)
FRAME#啟動后,CLOCK第一個CLOCK,周期為PCI命令,
再下一個周期為允許命令,命令在FRAME#后有效,數(shù)據(jù)在
TRDY#與IRDY#后有效
3. DEVSEL# (PCI DEVSEL SELECT)
確定外部外圍連結(jié)之響應(yīng)訊號,高阻抗時(shí),為停止周期或RE
SET#動作時(shí)
4. FRAME# (PCI CYCLE FRAME)
PCI 總線起始訊號
5. GNT[4:0]# (PCI BUS GRANT)
PCI 總線控制認(rèn)可訊號
6. IRDY# (INITIATOR READY)
數(shù)據(jù)讀取寫入訊號
7. LOCK# (PCI BUS LOCK)
總線鎖住訊號
8. PAR (PCI BUS PARITY)
地址與位傳送之同位檢錯訊號
9. PCLK (PCI CLOCK)
PCI 時(shí)脈訊號
10.PGNT# (PCI GRANT TO PERIPHERAL BUS CONTROLLER)
PCI 總線對外部外圍裝置之需求同意認(rèn)可訊號
11. PERQ# (PCI REQUEST FROM PERIPHERAL BUS CONTROLLER)
外圍處理器對PCI總線要求訊號
12. REQ[4:0]# (PCI BUS REQUEST)
PCI 總線需求訊號
13. RESET# (RESET)
系統(tǒng)重置訊號
14. SERR# (SYSTEM ERROR)
系統(tǒng)錯誤偵測訊號 可產(chǎn)生NMI 不可屏蔽中斷
15. STOP# (PCI BUS STOP)
PCI 總線放棄或重試數(shù)據(jù)傳送之訊號
16. TRDY# (TARGET READY)
PCI 總線數(shù)據(jù)讀取傳送訊號
17.WSC# (WRITE SNOOP COMPLETE)
I /O APIC 芯片有上時(shí)之中斷訊息傳送訊號