l6599d引腳圖
l6599d引腳電壓
L6599D引腳功能
1.Css:軟啟動端。此腳與地(GND)間接一只電容Css,與4腳(RFmin)間接一只電阻Rss,用以確定軟啟動時的最高工作頻率。當Vcc(12腳)《UVLO(低電壓閉鎖),LINE(7腳)《1.25V或》6V,DIS(8腳)》1.85V(禁止端),ISEN(6腳)》1.5V,DELAY(2腳)》3.5V,以及當ISEN的電壓超過0.8V或長時間超過0.75V時,芯片關(guān)閉,電容器Css通過芯片內(nèi)部開關(guān)放電,以使再啟動過程為軟啟動。
2.DELAY:過載電流延遲關(guān)斷端。此端對地并聯(lián)接入電阻Rd和電容Cd各一只,設(shè)置過載電流的最長持續(xù)時間。當ISEN腳的電壓超過0.8V時,芯片內(nèi)部將通過150uA的恒流源向Cd充電,當充電電壓超過2.0V時,芯片輸出將被關(guān)斷,軟啟動電容Css上的電也被放掉。電路關(guān)斷之后,過流信號消失,芯片內(nèi)部對Cd充電的3.5V電源被關(guān)斷,Cd上的電通過Rd放掉,至電壓低于0.3V時,軟啟動開始。這樣,在過載或短路狀態(tài)下,芯片周而復始地工作于間歇工作狀態(tài)。(Rd應不小于2V/150uA=13.3kΩ。Rd越大,允許過流時間越短,關(guān)斷時間越長。)
3.CF:定時電容。對地間連接一只電容Cf,和4腳對地的RFmin配合可編程振蕩器的開關(guān)頻率。
4.RFmin:最低振蕩頻率設(shè)置。4腳提供2V基準電壓,并且,從4腳到地接一只電阻RFmin,用于設(shè)置最低振蕩頻率。從4腳接一只電阻RFmax,通過反饋環(huán)路控制的光耦接地,將用于調(diào)整交換器的振蕩頻率。RFmax是最高工作頻率設(shè)置電阻。4腳―1腳―GND間的RC網(wǎng)絡實現(xiàn)軟啟動。
5.STBY:Standby,間歇工作模式門限(《1.25V)。5腳受反饋電壓控制,和內(nèi)部的1.25V基準電壓比較,如果5腳電壓低于1.25V的基準電壓,則芯片處于靜止狀態(tài),并且只有較小的靜態(tài)工作電流。當5腳電壓超過基準電壓50mV時,芯片重新開始工作。這個過程中,軟啟動并不起作用。當負載降到某個水平之下(輕載)時,通過RFmax和光耦(參見結(jié)構(gòu)圖),這個功能使芯片實行間歇工作模式。如果5腳與4腳間沒有電路關(guān)聯(lián),則間歇工作模式不被啟用。
6.ISEN:電流檢測信號輸入端。6腳通過電阻分流器或容性的電流傳感器檢測主回路中的電流。這個輸入端沒有打算實現(xiàn)逐周控制,因此必須通過濾波獲得平均電流信息。當電壓超過0.8V門限(有50mV回差,即一旦越過0.8V,而后只要不回落到0.75V以下,就仍然起作用),1腳的軟啟動電容器就被芯片內(nèi)部放電,工作頻率增加以限制功率輸出。在主電路短路的情況下,這通常使得電路的峰值電流幾乎恒定??紤]到過流時間被2腳設(shè)置,如果電流繼續(xù)增大,盡管頻率增加,當電壓超過另一比較器的基準電壓(1.5V)時,驅(qū)動器將關(guān)閉,能量損耗幾乎回到啟動之前的水平。檢測信息被閉鎖,只有當電源電壓Vcc低于UVLO時,芯片才會被重新啟動。如果這個功能不用,請將4腳接地。
7.LINE:輸入電壓檢測。此端由分壓電阻取樣交流或直流輸入電壓(在系統(tǒng)和PFC之間)進行保護。檢測電壓低于1.25V時,關(guān)閉輸出(非閉鎖)并釋放軟啟動電容器。電壓高于1.25V時重新軟啟動。這個比較器具有滯后作用:如果檢測電壓低于1.25V,內(nèi)部的15uA恒流源被打開。在7腳對地間接一只電容,以消除噪聲干擾。該腳電壓被內(nèi)部的6.3V齊納二極管所限,6.3V齊納二極管的導通使得芯片的輸出關(guān)斷(非閉鎖)。如果該功能不被使用,該腳電壓在1.25V到6V之間。
8.DIS:Disable,閉鎖式驅(qū)動關(guān)閉。該腳內(nèi)部連接一只比較器,當該腳電壓超過1.85V時,芯片閉鎖式關(guān)機,只有當將芯片工作電壓Vcc降低到UVLO門限之下時,才能夠重新開始工作。如果不使用此功能,請將該引腳接地。
9.PFC_STOP:打開PFC(功率因數(shù)校正)控制器的控制渠道。這個引腳的開放,是為了停止PFC控制器的工作,以達到保護目的或間歇工作模式。當芯片被DIS》1.85V、ISEN》1.5V、LINE》6V和STBY《1.25V關(guān)閉時,9腳輸出被拉低。當DELAY端電壓超過2V,且沒有回復到0.3V之下時,該端也被拉低。在UVLO(低壓閉鎖)期間,該引腳是開放的。允許此腳懸空不使用。
10.GND:芯片地。回路電流為低端門極驅(qū)動電流和芯片偏置工作電流之和。所有相關(guān)的地都應該和這個腳連通,并且要同脈沖控制回路分開。
11.LVG:低端門極驅(qū)動輸出。該腳能夠提供0.3A的小驅(qū)動電流。源極0.8A(?)。吸入(?)峰值電流驅(qū)動半橋電路的低端MOS管。在UVLO期間,LVG被拉低到地電平。
12.Vcc:電源包括芯片的信號部分和低端MOS管的門極驅(qū)動。接一只小的濾波電容(0.1uF)有利于芯片信號電路得到一個干凈的偏置電壓。
13.N.C.:空引腳,用于高電壓隔離,增大Vcc和14腳間的間距。該針內(nèi)部沒有連接,與高壓隔離,并且使得在PCB上能夠滿足安全規(guī)程(漏電距離)的要求。
14.OUT:高端門極驅(qū)動的浮地。為高端門極驅(qū)動電流提供電流返回回路。應仔細布局以避免出現(xiàn)太大的低于地的毛刺。
15.HVG:高端懸浮門極驅(qū)動輸出。該腳能夠提供0.3A的小驅(qū)動電流。源極0.8A(?)。吸入(?)峰值電流驅(qū)動半橋電路的上端MOS管。有一只電阻通過芯片內(nèi)部連接到14腳(OUT)以確保在UVLO期間不懸浮驅(qū)動。
16.VBOOT:高端門極驅(qū)動浮動電源。在16腳(Vboot)與14腳(OUT)間連接一只自舉電容Cboot,被芯片內(nèi)部的一個自舉二極管與低端門極驅(qū)動器同步驅(qū)動。這個專利結(jié)構(gòu)替換通常使用的外在二極管。