在繼電保護測試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測與控制方案。用DSP實現(xiàn)算法和多方案的配置,用CPLD進行實時檢測和控制,是一種較好的獨立運行模式。一般CPLD的配置依靠專
2011-10-17 15:22:26961 CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計
2011-08-03 16:15:49
CPLD在IGBT驅(qū)動設(shè)計中的應(yīng)用是什么
2021-04-29 07:03:04
CPLD在汽車制動性能檢測系統(tǒng)中的應(yīng)用汽車制動性是汽車主動安全的主要性能之一,是汽車行駛安全的重要保障。因此,汽車的制動性能的檢測研究為其制動性能試驗研究和生產(chǎn)檢測提供了條件,為提高制動性能提供了
2009-04-16 13:56:57
CPLD程序如何去實現(xiàn)?CPLD在通信數(shù)據(jù)傳輸中的應(yīng)用是什么?
2021-05-25 06:53:01
CPLD是什么?CPLD在高速尋址中有哪些應(yīng)用?
2021-05-06 07:40:21
本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯
自己做的一塊板子,(CPLD 和 DSP 上電后有引腳連接在一起)1.當(dāng)只向其中一塊芯片下載程序時能成功。(比如向
2015-07-28 17:24:08
CPLD控制AD 轉(zhuǎn)換芯片進行轉(zhuǎn)換,轉(zhuǎn)換之后將數(shù)字信號傳給外部RAM ,請問各位大神,怎么編寫DSP訪問外部RAM的程序。
2016-03-05 11:37:37
自己做的DSP2812+CPLD板子
2016-01-18 14:39:49
DSP、MCU、ARM、CPLD/FPGA對比分析哪個好?
2021-10-22 07:17:10
的有較大延遲的真有效值轉(zhuǎn)換發(fā)展為周期實時采樣計算;相位測量則在幅值測量的基礎(chǔ)上,由原來的間相脈沖填充法發(fā)展為乘法器矢量測量。 DSP 的高速處理能力,使其可以實現(xiàn)DDS 中的CPLD 或FPGA
2018-11-29 17:08:05
的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計方案,采用現(xiàn)場可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲系統(tǒng),可以根據(jù)
2019-06-20 07:31:29
是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計方案,采用現(xiàn)場可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲系統(tǒng),可以根據(jù)
2019-07-26 07:16:41
如何在CPLD內(nèi)部構(gòu)造一個雙口RAM,實現(xiàn)DSP從CPLD中讀寫數(shù)據(jù)
2015-10-25 17:14:50
1 引言在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢,從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機,到今天DSP及FPGA在系統(tǒng)設(shè)計中的應(yīng)用,電子設(shè)計技術(shù)已邁入了一個全新
2021-10-29 08:55:40
在DSP開發(fā)板上見到CPLD,完全不知道是什么。。。百度了一下說是像FPGA這種的可編程邏輯器件。用來擴展IO口?不懂額,為什么stm32開發(fā)板上不用擴展IO口,DSP就需要呢?CPLD跟FPGA
2019-02-19 06:35:32
各位老師,dsp和cpld 外接看門狗芯片。啟動的時候先是由cpld獨自輸出喂狗信號給WDI,然后等dsp下載完程序后,再讓dsp接管對看門狗的控制,這樣dsp跑飛了系統(tǒng)才能復(fù)位。這樣的說法對么?謝謝各位老師
2013-09-16 18:55:05
dsp 2407+CPLD實驗指導(dǎo)書
2012-05-02 00:19:20
在DSP系統(tǒng)中如何去避免出現(xiàn)噪聲和EMI問題?
2021-04-26 06:32:23
在定點DSP系統(tǒng)中可否實現(xiàn)浮點運算?當(dāng)然可以,因為DSP都可以用C,只要是可以使用c語言的場合都可以實現(xiàn)浮點運算。
2009-04-07 09:06:17
申請理由:初學(xué)DSP,希望能有塊開發(fā)板盡快入門,謝謝項目描述:實現(xiàn)對電力系統(tǒng)大型設(shè)備智能在線監(jiān)測,將CPLD/FPGA和DSP技術(shù)結(jié)合起來實現(xiàn)智能監(jiān)測裝置系統(tǒng)的解決方案,解決了以往智能儀器中采用51系列單片機作為底層處理器存在的數(shù)據(jù)處理能力弱,速度慢以及實時性不強的問題。
2015-10-29 11:00:03
的邊界掃描測試第5章 Xilinx Foundation應(yīng)用基礎(chǔ)第6章 Foundation高級應(yīng)用第7章 VHDL語言簡介第8章 CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計中的應(yīng)用第9章 CPLD/FPGA在通信
2018-03-29 17:11:59
什么是CPLD,怎么選擇?CPLD在雙軸位置檢測系統(tǒng)中的應(yīng)用設(shè)計
2021-04-30 06:24:23
DSP檢測到麗iS引腳的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)在INTl中執(zhí)行程序。 從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP
2018-12-14 10:57:58
,它的作用是當(dāng)CPLD確定鍵盤按鍵的數(shù)值后,利用中斷將鍵值傳送到DSP中。CPLD硬件結(jié)構(gòu)設(shè)計如圖所示CPLD的設(shè)計主要是利用CPLD對鍵盤、液晶和各種狀態(tài)指示燈進行控制。由于
2019-05-21 05:00:16
基于CPLD的系統(tǒng)中I2C總線的設(shè)計
2012-08-17 11:17:28
信號和DSP給出的PWM信號和電機轉(zhuǎn)向信號進行邏輯綜合處理,產(chǎn)生控制功率管開關(guān)的相序,使電機的三相電樞繞組按一定順序?qū)◤亩鴮崿F(xiàn)對BLDCM的控制。系統(tǒng)中CPLD另外一個功能是根據(jù)電機霍爾位置信號計算電機
2012-12-21 09:35:24
極大地提高現(xiàn)有空間瞬態(tài)信號探測的自動錄取和分析能力。在實時信號處理技術(shù)中,dsp+cpld方式是目前國際上比較通用的方法,如美國、俄羅斯等多采用這種方式。dsp是一種可編程的數(shù)字微處理器。與單片機相比
2019-06-25 06:26:46
基于LABVIEW與DSP的串口通信在電力系統(tǒng)中的應(yīng)用
2012-08-15 18:53:31
本設(shè)計以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨立的SRAM區(qū)域(各1字節(jié))來實現(xiàn)DSP2407A與S3C4480的并行通信。
2021-06-03 07:06:56
本文設(shè)計了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點介紹了CPLD在采集過程中邏輯控制的靈活應(yīng)用。
2021-06-04 06:08:56
跪求,有償幫助 , 跪求大牛有償幫助 DSP與CPLD的仿真時序圖。。。聯(lián)系方式 QQ:1548551049
2014-04-15 20:29:34
本文介紹的智能控制單元采用數(shù)字信號處理器(DSP)及嵌入式實時操作系統(tǒng)完成各種數(shù)據(jù)的處理、通信和算法的設(shè)計,而狀態(tài)量的采集和執(zhí)行信號輸出將由復(fù)雜可編程邏輯器(CPLD)完成,主要是基于CPLD內(nèi)部硬件電路結(jié)構(gòu)的可靠性和對狀態(tài)采集的實時性,該系統(tǒng)可以滿足系統(tǒng)控制實時性及可靠性的要求。
2021-05-08 06:44:24
本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機驅(qū)動控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護、壓力調(diào)節(jié)等電路,利用CPLD實現(xiàn)無刷直流電機的轉(zhuǎn)子位置信號的邏輯換相
2021-05-12 06:44:08
延遲的真有效值轉(zhuǎn)換發(fā)展為周期實時采樣計算;相位測量則在幅值測量的基礎(chǔ)上,由原來的間相脈沖填充法發(fā)展為乘法器矢量測量。 DSP 的高速處理能力,使其可以實現(xiàn)DDS 中的CPLD 或FPGA及測量電路中
2018-10-23 16:22:43
有償找一位精通CPLD和DSP的高手,需要教的內(nèi)容為:在CPLD中用Verilog語言編寫增量式編碼器信號的鑒相細分、計數(shù)功能,以及CPLD與DSP之間進行數(shù)據(jù)傳輸通信、DSP中編寫相關(guān)算法以及
2013-07-26 20:49:22
本文首先介紹了并聯(lián)型APF的系統(tǒng)結(jié)構(gòu)和工作原理,然后討論了基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實現(xiàn)方案,并對該控制系統(tǒng)的硬件電路和軟件系統(tǒng)設(shè)計進行了研究,最后給出了實驗波形,驗證了控制策略的有效性。
2021-04-22 06:16:02
另外,在DSP系統(tǒng)中為什么要使用CPLD?有大俠指導(dǎo)嗎?
2019-07-05 03:42:00
如何實現(xiàn)CPLD的在系統(tǒng)編程?
2021-04-25 07:05:12
的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)在INTl中執(zhí)行程序。從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP的DMA執(zhí)行頻率受限于DSP
2019-05-31 05:00:03
到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)在INTl中執(zhí)行程序。從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP的DMA執(zhí)行頻率受限于DSP每秒可執(zhí)行的中斷
2019-06-05 05:00:14
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-08 06:11:56
本文基于級聯(lián)型多電平逆變器的拓?fù)浣Y(jié)構(gòu)及其PWM 調(diào)制技術(shù)的特點,設(shè)計出一套以DSP 和復(fù)雜可編程邏輯器件CPLD為核心的控制系統(tǒng)。該系統(tǒng)采用載波移相的SPWM 調(diào)制方法產(chǎn)生PWM 脈沖控
2009-04-03 11:46:5427 結(jié)合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現(xiàn)場可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設(shè)
2009-04-15 08:50:5529 講述快速器件DSP和慢速器件液晶模塊的接口方法;結(jié)合作者實際工作的一個成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過CPLD 接口的硬件和軟件實例。
2009-04-16 10:26:4422 在單片機系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51 應(yīng)用系統(tǒng)中的CPLD 應(yīng)用設(shè)計實例, 詳細分析CPLD 的應(yīng)用和實現(xiàn)方法,提出設(shè)計中選用和使用CPLD
2009-05-14 13:49:4939 結(jié)合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現(xiàn)場可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設(shè)
2009-05-18 14:33:2416 介紹了基于CPLD 的交流電機控制系統(tǒng)測速子系統(tǒng)的設(shè)計原理及自頂向下的設(shè)計方法。測速子系統(tǒng)應(yīng)用一片復(fù)雜可編程器(CPLD)EPM7128 和VHDL 語言設(shè)計,不占用電機控制系統(tǒng)中主控DSP 芯
2009-05-26 10:46:0623 講述快速器件DSP 和慢速器件液晶模塊的接口方法;結(jié)合作者實際工作的一個成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過CPLD 接口的硬件和軟件實例。關(guān)鍵
2009-05-31 14:27:2222 設(shè)計了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設(shè)計。關(guān)鍵詞 DSP;CPLD
2009-06-18 08:14:3058 針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD的可重構(gòu)設(shè)計,提高了系
2009-06-18 09:58:2523 本文主要介紹數(shù)字信號處理器(DSP)和復(fù)雜可編程邏輯控制器(CPLD)在遠動終端控制系統(tǒng)中的應(yīng)用。為提高系統(tǒng)的實時響應(yīng)性能和信號處理能力,在硬件上,采用DSP 和CPLD技術(shù),提
2009-08-07 10:36:5311 基于CPLD 和DSP 設(shè)計了線陣CCD 檢測系統(tǒng),CCD 的時序驅(qū)動由CPLD 實現(xiàn),經(jīng)過運放后的視頻信號由TMS320F2812 進行采集和處理,此檢測系統(tǒng)已成功應(yīng)用于醫(yī)藥包裝行業(yè)的數(shù)粒機系統(tǒng),能夠可
2009-08-13 14:53:4622 介紹了采用CPLD 實現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">系統(tǒng)設(shè)計方法。設(shè)計中采用VHDL 語言對CPLD 進行編程。同時由于CPLD 的現(xiàn)場可編程特性,增強了整個系統(tǒng)
2009-08-15 08:39:2351 設(shè)計了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設(shè)計。
2009-11-30 16:23:4043 復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路和DSP 的優(yōu)勢,既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD 的數(shù)字調(diào)制系統(tǒng)的研究具有重要的實際意義。本文論
2009-11-30 16:30:1720 本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計與實現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問題,給
2010-01-20 14:48:1554 為了實現(xiàn)實時便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場應(yīng)用,設(shè)計一種基于DSP C6416的實時數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進行處理邏輯和視頻同步控制,通過兩個雙端口RAM作為數(shù)據(jù)輸
2010-07-10 16:29:1135 針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD的可重構(gòu)設(shè)計,提高了系統(tǒng)的
2010-07-13 15:44:0213 在單片機系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51應(yīng)用系統(tǒng)中的CPLD應(yīng)用設(shè)計實例,詳細分析CPLD的應(yīng)用和實現(xiàn)方法,提出設(shè)計中選用和使用CPLD的
2010-07-14 14:04:2539 以max700系列為代表!介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實例" 該方案具有一定的普遍適用性"
2010-07-19 17:05:2139 設(shè)計了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時序,丈中詳細介紹了CPLD對DSP外圍器件的邏輯接口設(shè)計,通過MAX+PLUSII對CPLD的控制時序進行
2010-08-26 16:06:2031 介紹了基于CPLD的清分機紙幣圖像采集控制系統(tǒng)。采用接觸式傳感器(CIS)SV233A4W對高速運行的鈔票進行圖像采樣,并將采樣數(shù)據(jù)緩存到CPLD內(nèi)部RAM中,為后續(xù)的DSP等圖像處理模
2010-12-22 16:43:1638 基于DSP與CPLD的I2C總線接口的設(shè)計與實現(xiàn)
帶有I2C總線接口的器件可以十分方便地將一個或多個單片機及外圍器件組成單片機系統(tǒng)。盡管這種總線結(jié)構(gòu)沒有并行總線那
2009-03-28 15:07:471105 【摘 要】 利用DSP和CPLD來設(shè)計寬帶信號源,將DSP軟件控制上的靈活性和CPLD硬件上的高速、高集成度和可編程性有機地結(jié)合起來,一方面使得信號源控制簡單、可靠,同時保證產(chǎn)生
2009-05-16 19:06:011031 摘要: 介紹了利用CPLD實現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">系統(tǒng)設(shè)計方法,并給出了相應(yīng)的系統(tǒng)設(shè)計原理圖,同時對該系統(tǒng)的性能進行了分析。
2009-06-20 13:12:101294 基于DSP和CPLD的液晶模塊的設(shè)計
引言DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強等優(yōu)良技術(shù)和較低的價格特性。嵌入式系統(tǒng)的實時性好、占用資
2010-01-21 10:31:13744 基于DSP和CPLD 可重構(gòu)數(shù)控系統(tǒng)的設(shè)計與仿真
1、前言
隨著計算機技術(shù)的高速發(fā)展,各工業(yè)發(fā)達國家投入巨資,對現(xiàn)代
2010-02-09 10:52:11576 本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機驅(qū)動控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護、壓力調(diào)節(jié)等電路,利用CPLD實現(xiàn)無刷直流電機
2010-07-09 11:06:50998 本文給出了DSP多SPI端口通信的設(shè)計與實現(xiàn)過程,討論了其中的關(guān)鍵技術(shù)問題。SPI多端口通信方法基于CPLD實現(xiàn),易移植,易于實現(xiàn)功能擴展,可廣泛應(yīng)用于各種采用SPI通信方式的自動化裝
2011-05-30 11:22:223294 本系統(tǒng)的開發(fā)采用了 DSP+CPLD 的結(jié)構(gòu),這種結(jié)構(gòu)將DSP 較強的數(shù)據(jù)運算能力與CPLD 的高集成性、硬件可重復(fù)編程性結(jié)合在一起,使系統(tǒng)的設(shè)計過程更加的合理、緊湊和簡化
2011-06-14 10:28:202949 本文的設(shè)計師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監(jiān)測裝置)可以同時采集多路信號,并通過FFT算法得到電網(wǎng)運行的關(guān)鍵數(shù)據(jù)
2011-07-02 11:15:581277 設(shè)計了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設(shè)計。
2011-09-27 14:33:511810 本文主要論述了以DSP作為數(shù)據(jù)處理的核心模塊,以CPLD作為中央控制器的指紋識別系統(tǒng)設(shè)計。該系統(tǒng)采用了高性能器件,使系統(tǒng)具有很高的運行速度。在指紋圖像的處理上采用了切實有效
2011-09-30 15:11:50156 復(fù)雜可編程邏輯器件_CPLD_在DSP交流電機控制系統(tǒng)中的應(yīng)用
2016-04-15 18:06:159 基于DSP_CPLD的開關(guān)磁阻電機的控制器設(shè)計,有興趣的同學(xué)可以下載學(xué)習(xí)
2016-04-26 17:53:4637 TMS320LF2407型DSP和EPM7128型CPLD在移動機器人驅(qū)動與控制系統(tǒng)中的應(yīng)用
2016-05-06 16:54:547 基于DSP_CPLD的四電動舵機伺服控制器設(shè)計
2017-10-20 08:24:044 設(shè)計了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時序,丈中詳細介紹了CPLD對DSP外圍器件的邏輯接口設(shè)計,通過MAX+PLUSII對CPLD的控制
2017-11-14 14:28:208 ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系 arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計算機。 DSP主要用來計算
2018-04-18 07:19:004349 討論了 以數(shù)字信號處理器(DSP)和復(fù)雜可編程邏輯器件(CPLD)為核心的語音處理系統(tǒng)的設(shè)計,介紹了該系統(tǒng)的框圖和詳細的硬件設(shè)計方案.調(diào)試結(jié)果表明該系統(tǒng)工作穩(wěn)定,性能良好,可用于語音信號編解碼和處理算法的設(shè)計與開發(fā)
2019-05-28 16:25:186 基于DSP+CPLD的低壓斷路器群組控制.pdf
2022-02-07 11:18:314
評論
查看更多