16nm節(jié)點上,X公司繼續(xù)選擇臺積電。X公司和臺積電共同宣布聯(lián)手推動一項賽靈思稱之為“FinFast”的專項計劃,采用臺積電先進的 16FinFET工藝打造擁有最快上市、最高性能優(yōu)勢的FPGA器件
2013-08-22 14:46:48
Kintex FPGA 實現(xiàn)了高性能、低功耗和小型化,可用于多種醫(yī)療設(shè)備。通過7系列統(tǒng)一架構(gòu),工程師能夠迅速調(diào)整設(shè)計以滿足不同的市場和應用要求?! .便攜式超聲波 在芯片級封裝內(nèi)實現(xiàn)的高 I
2012-09-21 13:46:16
28納米制程之后,FPGA可突破以往功耗過高的問題,成為高性能、低功耗以及小尺寸的代名詞。 再加上 FPGA廠商不斷提升IP及開發(fā)工具的支持能力,使FPGA在系統(tǒng)中的角色越來越重要;近年來更直接從
2012-11-07 20:25:53
28納米制程之后,FPGA可突破以往功耗過高的問題,成為高性能、低功耗以及小尺寸的代名詞。 再加上 FPGA廠商不斷提升IP及開發(fā)工具的支持能力,使FPGA在系統(tǒng)中的角色越來越重要;近年來更直接從
2012-11-20 20:09:57
了260MHz;每邏輯單元(LE)成本降低20%;功耗低50%,在低功耗、低成本和高性能等方面均大幅提升。除了一如既往地以高性能低成本來詮釋FPGA升級意義之外,ALTERA還特別強調(diào)了Cyclone
2013-12-25 19:37:36
工藝的Zynq UltraScale + RFSoC 產(chǎn)品系列”。Xilinx 將高性能的 ADC/DAC 集成在 FPGA 中,這就相當于賽靈思 FPGA 不僅提供了精密的畫布還提供了華美的邊框
2018-08-13 09:31:45
基于16nm工藝的Zynq UltraScale + RFSoC 產(chǎn)品系列”。Xilinx 將高性能的 ADC/DAC 集成在 FPGA 中,這就相當于賽靈思 FPGA 不僅提供了精密的畫布還提供了華美
2018-08-10 09:16:48
“從絕對市場份額上看,傳統(tǒng)的通信市場仍是低成本FPGA的主要領(lǐng)域。但消費電子和汽車應用正在快速增長,低成本、低功耗、小體積的FPGA將為這些應用提供更強的發(fā)展動力?!?b class="flag-6" style="color: red">賽靈思公司(Xilinx)通用
2019-07-22 07:32:26
賽靈思 FPGA的體系結(jié)構(gòu)特點 795.8.2 賽靈思 FPGA 芯片專用代碼風格 79ISE與EDK開發(fā)技巧之時序篇 835.10 新一代開發(fā)工具ISE Design Suit10.1介紹
2009-04-09 18:28:46
FPGA提供快速、簡單、零風險的成本降低方案賽靈思 賽靈思EasyPath-6 FPGA僅六周即可針對高性能Virtex-6 FPGA提供快速、簡單、零風險的成本降低方案賽靈思公司 (Xilinx
2012-08-11 18:17:16
FPGA是用altera多還是賽靈思的多呢,我買的開發(fā)板是altera的,但是很多人推薦說學習賽靈思的好
2016-01-09 21:27:25
FPGA設(shè)計之浮點DSP算法實現(xiàn),DSP算法是很多工程師在設(shè)計過程中都會遇到的問題,本文將從FPGA設(shè)計的角度來講解浮點DSP算法的實現(xiàn)。FPGA設(shè)計之浮點DSP算法實現(xiàn)是賽靈思工程師最新力作,資料不可多得,大家珍惜啊1FPGA設(shè)計之浮點DSP算法實現(xiàn)[hide][/hide]
2012-03-01 15:23:56
的一條或多條路徑。在 FPGA 設(shè)計中主要有四種類型的時序約束:PERIOD、OFFSET IN、OFFSET OUT 以及 FROM: TO(多周期)約束。賽靈思FPGA設(shè)計時序約束指南[hide][/hide]`
2012-03-01 15:08:40
/高性能以及高速I/O(輸入/輸出接口)。伴隨著FPGA特征尺寸的縮小,在40納米/65納米設(shè)計上遇到了與130納米以前不一樣的困難,其中主要包括功率管理和高速接口。 在功耗方面,隨著產(chǎn)品邏輯密度和速率
2019-05-20 05:00:10
Altera公司產(chǎn)品和企業(yè)市場副總裁DannyBiran低功耗是一種戰(zhàn)略優(yōu)勢 在器件的新應用上,FPGA功耗和成本結(jié)構(gòu)的改進起到了非常重要的作用。Altera針對低功耗,同時對體系結(jié)構(gòu)和生產(chǎn)工藝進行
2019-07-16 08:28:35
。ROHM與安富利公司共同開發(fā)賽靈思7系列FPGA及Zynq?–7000 All Programmable SoC的評估套件Mini-Module Plus 用的電源模塊。安富利公司已經(jīng)開發(fā)出多款賽靈思
2018-12-04 10:02:08
`賽靈思FPGA原理圖例子之s3astarter 賽靈思一向是FPGA領(lǐng)域里的領(lǐng)先者,運用FPGA需要深入的理解它的工作原理,小編親子整理了s3astarter 的經(jīng)典fpga原理圖分享給電子工程師們。賽靈思FPGA原理圖例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19
賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了賽靈思Virtex?-5 FPGA系列產(chǎn)品。
2019-08-19 07:12:03
賽靈思FPGA設(shè)計大賽參賽者自評分表格下載自評分表填寫指引:參賽者須于提交設(shè)計作品時一并呈交自評分表。每一個參賽作品最高可獲得10分自評分。請在適當?shù)姆礁裆洗蚬?。參賽者作品自評分表格下載:[hide
2012-04-24 15:07:27
什么是賽靈思FPGA?如何幫助內(nèi)窺鏡制造商克服復雜的設(shè)計約束,生產(chǎn)出極具競爭優(yōu)勢的產(chǎn)品?如何幫助他們成功構(gòu)建外形小巧的低功耗內(nèi)窺鏡攝像頭、高性價比的攝像機控制單元(CCU),以及多功能、低成本的圖像管理設(shè)備?
2019-09-17 06:31:55
【來源】:《電子設(shè)計工程》2010年02期【摘要】:<正>賽靈思公司與聯(lián)華電子共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex-6FPGA,已經(jīng)完全通過生產(chǎn)前的驗證
2010-04-24 09:06:05
每一版本都提供了完整的FPGA設(shè)計流程,并且專門針對特定的用戶群體(工程師)和特定領(lǐng)域的設(shè)計方法及設(shè)計環(huán)境要求進行了優(yōu)化。那大家知道賽靈思ISE? 設(shè)計套件11.1版對FPGA有什么優(yōu)化作用嗎?
2019-07-30 06:52:50
賽靈思Verilog(FPGACPLD)設(shè)計小技巧
2012-08-19 22:52:02
賽靈思Virtex-6 HXT FPGA ML630評估套件采用SiTime電子發(fā)燒友振具體型號為:SIT9102AI-243N25E200.0000,而目前針對這一型號sitime推出了抖動更低
2014-11-17 15:07:35
賽靈思Zynq-7000可擴展處理平臺(EPP)將雙ARM Cortex-A9 MPCore處理器系統(tǒng)與可編程邏輯和硬IP外設(shè)緊密集成在一起,提供了靈活性、可配置性和性能的完美組合。圍繞其剛剛推出
2019-05-16 10:44:42
靈思公司在最先進28nm高性能低功耗(HPL)技術(shù)部署上的再次成功,同時也是我們?yōu)榭蛻籼峁┳詈每删幊碳夹g(shù)承諾的又一次成功!為此, 我們深感驕傲和自豪,并希望與您——賽靈思攜手與之共贏的客戶朋友共同
2012-03-22 15:17:12
自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進一
2020-11-02 08:34:50
賽靈思有哪幾種ISE設(shè)計套件配置版本 ?
2021-04-30 06:30:50
賽靈思的FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包
2018-05-24 17:51:38
賽靈思(XILINX)全新7系列FPGA詳述
2012-08-14 12:20:22
作者:Ian BeaversAnalog Devices公司技術(shù)專家ian.beavers@analog.com高性能GSPSADC為基于賽靈思FPGA的設(shè)計解決方案帶來板載DDC功能寬帶每秒
2019-06-14 05:00:09
2019年“FPGA國際研討會”上,賽靈思發(fā)表了兩篇長論文,詳細介紹了賽靈思“自適應計算加速平臺”ACAP的系統(tǒng)架構(gòu)和技術(shù)細節(jié)。本文將對ACAP的主要架構(gòu)創(chuàng)新進行深入解讀,讓各位先睹為快。
2020-11-27 07:30:17
Altera公司近期宣布,開始交付業(yè)界第一款高性能28-nm FPGA量產(chǎn)芯片。Stratix V FPGA是唯一使用TSMC 28HP工藝制造的FPGA,比競爭解決方案高出一個速率等級
2012-05-14 12:38:53
FinFET工藝技術(shù)的Virtex UltraScale All Programmable器件,進一步提升系統(tǒng)集成度和系統(tǒng)級單位功耗性能,以滿足高端FPGA需求?! ?. 賽靈思的堆疊硅片互連技術(shù)帶給
2013-12-17 11:18:00
` 本帖最后由 MGJOY 于 2017-4-10 15:07 編輯
本周三,4月12日,賽靈思FPGA技術(shù)及應用線上公開課。歡迎大家觀看、學習交流~分享主題【賽靈思FPGA人工智能領(lǐng)域技術(shù)及應用】嵌入式視覺領(lǐng)域技術(shù)和解決方案機器學習方面的技術(shù)和解決方案ADAS/自動駕駛方面的應用`
2017-04-10 15:06:16
能做賽靈思方案的,請聯(lián)系
2019-01-21 19:31:40
片。 賽靈思首款ACAP產(chǎn)品系列,將是采用臺積電7納米工藝技術(shù)開發(fā)的代號為“Everest(珠穆朗瑪峰)”的產(chǎn)品系列 ACAP的核心是新一代的FPGA架構(gòu),結(jié)合了分布式存儲器與硬件可編程的DSP模塊
2018-03-23 14:31:40
PYNQ-Z2平臺完善該項目的開源設(shè)計,并進一步提升性能。項目計劃①根據(jù)文檔,對賽靈思PYNQ-Z2快速入門②通過學習賽靈思PYNQ-Z2的軟件和系統(tǒng),了解實際應用案例,熟悉開發(fā)過程③基于賽靈思PYNQ-Z2
2019-01-09 14:49:25
Altera和賽靈思20年來都在FPGA這個窄眾市場激烈的競爭者,然而Peter Larson基于對兩個公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場的絕對領(lǐng)先者。
2019-09-02 06:04:21
今年年初,賽靈思率先在FPGA領(lǐng)域提出目標設(shè)計平臺概念,旨在通過選用開放的標準、通用的開發(fā)流程以及類似的設(shè)計環(huán)境,減少通用工作對設(shè)計人員時間的占用,確保他們能集中精力從事創(chuàng)新性的開發(fā)工作。
2019-08-13 07:27:15
賽靈思 MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP完美結(jié)合的統(tǒng)一工具。
2021-01-28 06:33:40
哦......){:soso__4011813854091704040_4:}力壓賽靈思!Altera推出全系列28nm FPGA產(chǎn)品:http://ttokpm.com/xinpian/ic
2012-09-06 16:37:58
有著嚴格的浪涌電流和穩(wěn)態(tài)工作電流限值要求,因此由總線供電的器件應用經(jīng)常忽視FPGA,而是更愿意采用性能和靈活性都不及 FPGA 的微控制器解決方案。隨著賽靈思低功耗系列器件中最新成員Artix-7
2016-07-27 17:14:50
門檻高,中國頭部企業(yè)較難取得后發(fā)優(yōu)勢?,F(xiàn)階段,賽靈思已進入7納米工藝億門級高端FPGA產(chǎn)品研發(fā)階段,中國頭部廠商如紫光同創(chuàng)、高云半導體等啟動28納米工藝千萬門級(7,000萬)中高密度FPGA研發(fā)工作
2021-07-04 08:30:00
門檻高,中國頭部企業(yè)較難取得后發(fā)優(yōu)勢?,F(xiàn)階段,賽靈思已進入7納米工藝億門級高端FPGA產(chǎn)品研發(fā)階段,中國頭部廠商如紫光同創(chuàng)、高云半導體等啟動28納米工藝千萬門級(7,000萬)中高密度FPGA研發(fā)工作
2021-07-04 08:30:00
國外的融合技術(shù)專家展示了一項基于FPGA的數(shù)據(jù)采集系統(tǒng),用于合成孔徑成像技術(shù)。采用了Xilinx ISE設(shè)計軟件,支持ARM AMBA AXI4接口。文風犀利,觀點新穎,FPGA中使用ARM及AMBA總線中不可多得的資料在賽靈思FPGA中使用ARM及AMBA總線[hide][/hide]
2012-03-01 15:48:17
基于賽靈思的FPGA的EtherCAT主站總線控制 ,論壇有做運動控制這方面的技術(shù)嗎?目前我已實現(xiàn)帶32軸同步運行,同步抖動±75ns,控制精度125us。感興趣的可以一起探討下
2018-07-23 12:00:39
計算集群。因此,亟需一種能夠加速算法又不會顯著增加功耗的處理平臺。在這樣的背景下,FPGA 似乎是一種理想的選擇,其固有特性有助于在低功耗條件下輕松啟動眾多并行過程。讓我們來詳細了解一下如何在賽靈思
2019-06-19 07:24:41
基于Cortex-A53架構(gòu)的低功耗高性能處理器RK3328有哪些功能呢?
2022-03-09 06:27:22
`Zing是一塊由北京威視銳公司推出的基于賽靈思可擴展處理平臺架構(gòu)的高性能開發(fā)板。它使用了賽靈思最新推出的Zynq-7000系列芯片,它采用 28nm制程工藝,具有高性能、低功耗等特點,其最主要
2020-10-21 14:32:12
FAST包處理器的核心功能是什么如何使用賽靈思FPGA加速包處理?
2021-04-30 06:32:20
從工藝選擇到設(shè)計直至投產(chǎn),設(shè)計人員關(guān)注的重點是以盡可能低的功耗獲得最佳性能。Altera在功耗和性能上的不斷創(chuàng)新,那其28nm高端FPGA如何實現(xiàn)功耗和性能的平衡?具體有何優(yōu)勢?
2019-09-17 08:18:19
充分發(fā)揮低功耗優(yōu)勢的公司之一,它是世界上最大的電信系統(tǒng)供應商之一,可提供基于Altera Stratix IV FPGA的運營商級以太網(wǎng)芯片解決方案。Altera高性能、低功耗技術(shù)與TPACK高度集成
2019-07-31 07:13:26
一半,而性能提高兩倍。通過選擇一個高性能低功耗的工藝技術(shù),一個覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價值, 為客戶提供具備 ASIC 級功能
2019-08-09 07:27:00
針對頻分復用(FDM) 應用進行額外濾波。高性能GSPS ADC現(xiàn)將數(shù)字下變頻(DDC)功能在信號鏈中進一步提升,以使其位于基于賽靈思FPGA的設(shè)計解決方案的ADC之中。該方案為高速系統(tǒng)架構(gòu)師提供了多種
2019-07-29 07:14:03
CJC89888芯片特點是什么?低功耗芯片設(shè)計要點是什么?怎么實現(xiàn)低功耗單芯片高性能音頻CODEC的設(shè)計?
2021-06-03 06:27:25
/activities/fpga/全程參與比賽還有更多獎品等你來拿:一等獎獎品:iPad2+Xilinx Spartan-6開發(fā)板 二等獎獎品:Xilinx Spartan-6開發(fā)板 三等獎獎品:電子發(fā)燒友T恤+賽靈思FPGA雜志/其他小獎品
2012-07-06 17:24:41
剛開始學賽靈思的FPGA,求他的ISE軟件下載地址,我在網(wǎng)上沒搜到。謝謝了
2012-08-02 09:52:12
電子發(fā)燒友網(wǎng)訊:由賽靈思(xilinx)公司和華強PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,賽靈思設(shè)計大賽已經(jīng)圓滿結(jié)束。本活動旨在建立一個FPGA技能展示和技術(shù)交流平臺,鼓勵廣大參賽者發(fā)揮
2012-09-06 11:52:48
專家進行探討交流的機會,提高對技術(shù)知識的應用和產(chǎn)品商業(yè)化的認知;為廣大電子愛好者深入了解賽靈思產(chǎn)品的機會,利用賽靈思FPGA器件,開發(fā)設(shè)計產(chǎn)品,進一步提高FPGA設(shè)計能力和水平?! 〈筚悈⑴c情況
2012-09-06 11:54:16
經(jīng)歷過和牛人一起進行FPGA設(shè)計比賽的激烈競爭嗎?你感受過FPGA原廠開發(fā)板和fpga行業(yè)泰斗直接帶來的強烈震撼嗎? 沒經(jīng)歷過沒關(guān)系,電子發(fā)燒友網(wǎng)主辦,賽靈思贊助的“賽靈思FPGA方案開發(fā)設(shè)計大賽”已經(jīng)為
2012-04-23 09:31:16
設(shè)計水平。為電子工程師與業(yè)界專家進行探討交流的機會,提高對技術(shù)知識的應用和產(chǎn)品商業(yè)化的認知。為廣大電子工程師深入了解賽靈思產(chǎn)品的機會,利用賽靈思FPGA器件,開發(fā)設(shè)計產(chǎn)品,進一步提高FPGA設(shè)計能力
2012-04-24 14:40:58
每條指令的周期。此外,這些優(yōu)化的實施方案可充分發(fā)揮器件的高性能 DSP 特性,以縮短運算符時延并減少邏輯計數(shù)與功耗。賽靈思在其嵌入式開發(fā)套件 (EDK) 中支持 APU-FPU 流。圖 2 為 FPU
2018-08-03 11:15:23
詳解賽靈思All Programmable Smarter Vision解決方案
2021-06-02 06:56:12
。這個架構(gòu)針對的是嵌入式軟件開發(fā)工程師,而不是FPGA工程師?!? 時隔不到一年,賽靈思于2011年3月4日又推出了可擴展處理平臺Zynq-7000系列,把FPGA+ASIC+ASSP優(yōu)勢集成在一
2011-07-21 10:52:00
絲印查不到系列型號,引腳數(shù)量也對不上賽靈思所有型號規(guī)格,賽靈思也沒有韓國產(chǎn)地
2023-02-24 17:01:32
成本 通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好?! ?2
2012-09-06 16:24:35
、密度和性能方面獲得與ASIC相同的功能,增加靈活性且降低風險。 現(xiàn)在,賽靈思推出的可擴展式處理平臺,增加了一種新選擇:將雙核ARM Cortex-A9 MPCore處理器與關(guān)鍵外設(shè)及可編程邏輯整合在一
2011-06-28 16:03:06
一些芯片制造商已針對上述應用推出了現(xiàn)成的標準發(fā)送器和接收機,而賽靈思推出了名為 Xilinx LogiCORETMDisplayPort v1.1(v1.2 將在 IDS 12.1中配套提供
2012-03-01 11:10:18
,使用TSMC的28nm高性能(28HP)工藝,對于低成本和低功耗應用,則采用28LP工藝。Stratix V FPGA采用了28HP工藝,而Arria V和Cyclone V FPGA都采用了LP
2015-02-09 15:02:06
高價回收賽靈思系列IC長期回收賽靈思系列IC,高價求購賽靈思系列IC。深圳帝歐長期回收ic電子料,帝歐趙生***QQ1816233102/879821252郵箱dealic@163.com。帝歐回收
2021-04-06 18:07:50
)FPGA設(shè)計大賽圓滿結(jié)束。本活動的獎品由賽靈思和華強PCB合力提供,在此電子發(fā)燒友網(wǎng)小編代表電子發(fā)燒友網(wǎng)感謝賽靈思公司和華強PCB網(wǎng)的鼎力支持。接下來,我們就一起來見見咱們獲獎者的獎品的強大陣容吧
2012-09-06 14:33:50
微捷碼(Magma®)設(shè)計自動化有限公司日前宣布,一款經(jīng)過驗證的支持Common Platform™聯(lián)盟32/28納米低功耗工藝技術(shù)的層次化RTL-to-GDSII參考流程正式面市。
2011-01-26 09:44:09894 本白皮書介紹了有關(guān)賽靈思 28 nm 7 系列 FPGA 功耗的幾個方面,其中包括臺積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。 本白皮書還介紹了 28 HPL 工藝提供
2012-03-07 14:43:4441 “我們與 Cadence 密切合作開發(fā)參考流程,幫助我們的客戶加快其差異化的
低功耗、
高性能芯片的設(shè)計,”中芯國際設(shè)計服務中心資深副總裁湯天申博士表示,“Cadence創(chuàng)新的數(shù)字實現(xiàn)工具與中芯國際
28納米工藝的緊密結(jié)合,能夠幫助設(shè)計團隊將
28納米設(shè)計達到更低的
功耗以及更快的量產(chǎn)化?!?/div>
2016-06-08 16:09:562242 賽靈思7系列FPGA產(chǎn)品通過采用新的工藝和新的架構(gòu)方式,成功將產(chǎn)品的功耗顯著降低。7系列FPGA產(chǎn)品的實測功耗與上一代產(chǎn)品相比,降低了約一半。采用臺積電全新28HPL工藝,賽靈思7系列28nm FPGA產(chǎn)品同時實現(xiàn)了高性能和低功耗。
2018-06-05 13:45:004085 與傳統(tǒng)FPGA架構(gòu)相比,UltraScale架構(gòu)引入了許多創(chuàng)新,可提高性能并降低功耗。
在本視頻中,我們將重點介紹路由,邏輯和實現(xiàn)軟件的增強功能......
2018-11-22 06:45:003056 近日,華虹集團旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計領(lǐng)導廠商---聯(lián)發(fā)科技股份有限公司(以下簡稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2018-12-12 15:15:012029 華虹集團旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計領(lǐng)導廠商---聯(lián)發(fā)科技股份有限公司(以下簡稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2019-01-01 15:13:003780 華虹集團旗下上海華力與聯(lián)發(fā)科技股份有限公司共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一——基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2019-01-07 14:15:453224 持續(xù)創(chuàng)新 28HPL 高性能低功耗工藝,成就跨越全新中低端器件,和 Artix-7 FPGA、Kintex-7 FPGA 及 Zynq-7000 SoC 產(chǎn)品系列的全新低功耗工業(yè)速度等級的器件敬請
2019-08-01 09:07:323066
已全部加載完成
評論
查看更多