0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb中如何去降低噪聲與電磁干擾

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-03-24 17:21 ? 次閱讀

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計總結(jié)出來的,在PCB設(shè)計中降低噪聲與電磁干擾的24個竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2)可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統(tǒng)要求的最低頻率時鐘。

(5)時鐘產(chǎn)生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時鐘區(qū)圈起來,時鐘線盡量短。

(7)I/O驅(qū)動電路盡量近印刷板邊,讓其盡快離開印刷板。對進(jìn)入印制板的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號對外的發(fā)射與耦合。

(11)印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12)單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。

(13)時鐘、總線、片選信號要遠(yuǎn)離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號線,特別是時鐘。

(15)對A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠(yuǎn)離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19)對噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20)石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21)弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22)信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23)每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5377

    文章

    11315

    瀏覽量

    360411
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395603
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42946
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計怎么降低EMC

    PCB(印刷電路板)設(shè)計降低電磁兼容性(EMC)問題是一個至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁
    的頭像 發(fā)表于 10-09 11:47 ?259次閱讀

    電磁干擾訓(xùn)練系統(tǒng)原理是什么

    原理的詳細(xì)解釋: 智慧華盛恒輝電磁干擾基本原理 電磁干擾是指任何降低、損害或阻礙電子設(shè)備性能的電磁
    的頭像 發(fā)表于 07-22 16:34 ?296次閱讀

    深圳比創(chuàng)達(dá)EMC|EMI電磁干擾:電子設(shè)備性能的頭號敵人.

    的策略1、優(yōu)化電路設(shè)計:合理布局電路板、選擇低噪聲元器件、提高線路阻抗匹配等,以減小設(shè)備內(nèi)部產(chǎn)生的電磁干擾;2、屏蔽與隔離:采用屏蔽材料、隔離器等手段,降低外部
    發(fā)表于 05-21 11:19

    淺談電磁干擾系統(tǒng)

    智慧華盛恒輝電磁干擾系統(tǒng)涉及多個方面,包括電磁干擾的定義、類型、屏蔽原理以及防護(hù)措施等。 電磁干擾
    的頭像 發(fā)表于 05-10 18:09 ?890次閱讀

    這幾招教你解決PCB設(shè)計電磁干擾(EMI)問題

    作為電子設(shè)計重要組成部分,在PCB設(shè)計中出現(xiàn)電磁問題時如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點(diǎn),可以采取以下解決辦法來降低或消除電磁
    發(fā)表于 05-08 14:39 ?2748次閱讀

    有效降低傳導(dǎo)輻射干擾的技巧

    一直以來,設(shè)計電磁干擾(EMI)問題十分令人頭疼,尤其是在汽車領(lǐng)域。為了盡可能的減小電磁干擾,設(shè)計人員通常會在設(shè)計原理圖和繪制布局時,通
    的頭像 發(fā)表于 04-26 08:27 ?283次閱讀
    有效<b class='flag-5'>降低</b>傳導(dǎo)輻射<b class='flag-5'>干擾</b>的技巧

    低噪聲 1A LDO

    ldo低噪聲
    jf_30741036
    發(fā)布于 :2024年03月19日 14:34:30

    采用電容器來降低噪聲的方法

    )、電容(C)和電阻(R)組成的濾波網(wǎng)絡(luò)來降低噪聲水平。通過合理設(shè)計這些無源元件的參數(shù),可以有效地抑制轉(zhuǎn)換器產(chǎn)生的高頻噪聲,從而改善整個系統(tǒng)的電磁兼容性能和穩(wěn)定性。 耦和旁路 電容器
    的頭像 發(fā)表于 02-05 10:12 ?820次閱讀

    如何降低低噪聲放大器的工作電流

    降低低噪聲放大器的工作電流,可以采取以下幾種方法
    的頭像 發(fā)表于 01-05 18:13 ?621次閱讀

    什么是折合到輸入端噪聲?如何提高ADC分辨率并降低噪聲

    寬度急劇變化,這也表 明存在問題。 圖3:設(shè)計不佳的ADC和/或布局布線、接地、耦不當(dāng)?shù)慕拥剌斎攵酥狈綀D 提高ADC分辨率并降低噪聲? 折合到輸入端噪聲的影響可以通過數(shù)字均值方法
    發(fā)表于 12-18 08:21

    電源濾波器是怎么降低電源噪聲的?

    電源濾波器是怎么降低電源噪聲的? 電源濾波器是一種電子裝置,用于減少或消除電源噪聲。噪聲是電力系統(tǒng)
    的頭像 發(fā)表于 12-15 14:37 ?754次閱讀

    PCB耦電容怎么放置?怎么選擇耦電容?

    PCB耦電容怎么放置?怎么選擇耦電容? PCB(印刷電路板)耦電容用于保持集成電路(IC)在運(yùn)行過程
    的頭像 發(fā)表于 11-29 11:03 ?1116次閱讀

    使用SiC MOSFET時如何盡量降低電磁干擾和開關(guān)損耗

    使用SiC MOSFET時如何盡量降低電磁干擾和開關(guān)損耗
    的頭像 發(fā)表于 11-23 09:08 ?978次閱讀
    使用SiC MOSFET時如何盡量<b class='flag-5'>降低</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>和開關(guān)損耗

    如何降低運(yùn)放電路的電源噪聲

    :熱噪聲、散彈噪聲和低頻噪聲(1/f噪聲)等,在這里我們不予討論。外部的噪聲通常指電源噪聲、空間
    發(fā)表于 11-21 06:27

    降低噪聲電磁干擾的24個竅門

     電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。
    發(fā)表于 11-20 15:21 ?547次閱讀