0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)有哪些

半導(dǎo)體動(dòng)態(tài) ? 來源:Ai芯天下 ? 作者:Ai芯天下 ? 2020-01-20 11:46 ? 次閱讀

前言:

芯粒逐漸成為半導(dǎo)體業(yè)界的熱詞之一,它被認(rèn)為是一種可以延緩摩爾定律失效、放緩工藝進(jìn)程時(shí)間、支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。

摩爾定律的演變

即便不是IT從業(yè)人士,想必也會(huì)聽說過著名的“摩爾定律”:1965年,英特爾創(chuàng)始人戈登·摩爾提出,在至多十年內(nèi),集成電路的集成度會(huì)每兩年翻一番,后來這個(gè)周期被縮短為18個(gè)月。當(dāng)時(shí)摩爾先生僅僅是將摩爾定律的適用時(shí)間限定在“十年內(nèi)”,但實(shí)際上處理器技術(shù)的發(fā)展令人咋舌,至今這條在當(dāng)時(shí)遭到無數(shù)人質(zhì)疑的奇妙定律仍舊在生效,基本上每兩年制程工藝都會(huì)進(jìn)入一個(gè)新的臺(tái)階。

但是,如今主流的處理器制程已經(jīng)發(fā)展到22nm,而更先進(jìn)的14nm、10nm工藝也已經(jīng)進(jìn)入了芯片制造商的產(chǎn)品藍(lán)圖,硅片晶體管的尺寸有著其物理極限,美國國防先進(jìn)研究項(xiàng)目局主任Robert Colwell先生曾表示,半導(dǎo)體技術(shù)不斷發(fā)展,制造工藝已經(jīng)達(dá)到 7nm,依靠縮小線寬已無法同時(shí)滿足性能、功耗、面積以及信號(hào)傳輸速度等多方面的要求,越來越多的半導(dǎo)體廠商開始把注意力放在系統(tǒng)集成層面,亟需發(fā)掘新的材料和芯片技術(shù),成為硅晶體管技術(shù)的替代品。然而這是一種超越摩爾定律,是通過系統(tǒng)集成單顆芯片或是多芯片堆疊的方式實(shí)現(xiàn),希望能做到更多的功能。

后摩爾時(shí)代的技術(shù)明星——芯粒

近年來,半導(dǎo)體廠商發(fā)現(xiàn)芯??梢员徽J(rèn)為延緩摩爾定律失效,放緩工藝進(jìn)程時(shí)間,支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。那什么是芯粒呢?理論上,芯粒模式是一種,開發(fā)周期短且成本較,低的方法,提供了先進(jìn)工藝和主流成熟工藝選擇的靈活性,芯粒技術(shù)就是像搭積木一樣,可以將不同節(jié)點(diǎn)工藝(10nm、14/16nm及22nm)、不同材質(zhì)(硅、砷化鎵、碳化硅、氮化鎵)、不同功能(CPUGPU、FPGARF、I/O、存儲(chǔ)器)、不同半導(dǎo)體公司的芯片封裝在一起。

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)

后摩爾時(shí)代的單片集成向多片異構(gòu)封裝集成技術(shù)“改道”是重要趨勢(shì),相對(duì)于以往的軟 IP 形式,芯粒則是經(jīng)過硅驗(yàn)證的裸芯片。芯粒能在實(shí)現(xiàn)高效能運(yùn)算的同時(shí),提供更高的帶寬、更低的功率、更低的成本和更靈活的形狀因子等優(yōu)勢(shì)。

目前,已經(jīng)有很多公司創(chuàng)建了自己的芯粒生態(tài)系統(tǒng)。隨著芯片制程從10nm7nm到,5nm再到未來的3nm,每一次制程縮減所需要的成本和開發(fā)時(shí)間都在大幅提升。而且,當(dāng)芯片制程接近1nm時(shí),就將進(jìn)入量子物理的世界,現(xiàn)有的工藝制程會(huì)受到量子效應(yīng)的極大影響。

未來,以芯粒模式集成的芯片會(huì)是一個(gè)“超級(jí)”異構(gòu)系統(tǒng),為IC產(chǎn)業(yè)帶來更多的靈活性和新的機(jī)會(huì)。

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)

芯粒模式成功的關(guān)鍵在于芯粒的標(biāo)準(zhǔn)和接口。但作為一種創(chuàng)新,芯粒模式存在多種挑戰(zhàn)。

① 技術(shù)層面

芯粒的組裝或封裝尚缺乏統(tǒng)一的標(biāo)準(zhǔn)。目前各大玩家都有自家的方案,盡管各家的名稱不同,但歸總離不開硅通孔、硅橋和高密度FO技術(shù),不管是裸片堆疊還是大面積拼接,都需要將互連線將變得更短,要求互連線做到100%的無缺陷,否則整個(gè)芯片無法工作。

② 質(zhì)量保障問題

相對(duì)傳統(tǒng)軟IP,芯粒是經(jīng)過硅驗(yàn)證的裸芯片,可以保證物理實(shí)現(xiàn)的正確性。但如果其中的一個(gè)裸芯片有問題,則整個(gè)系統(tǒng)都會(huì)受影響,代價(jià)很高。因此要保證芯粒100%無故障。當(dāng)然這其中也包括集成后的測試,封裝后,可能有部分芯粒可能完全無法直接從芯片外部管腳直接訪問,給芯片測試帶來的新的挑戰(zhàn)。

③ 散熱問題

幾個(gè)甚至數(shù)十個(gè)裸芯片封裝在一個(gè)有限的空間中,互連線非常短,讓散熱問題變得更為棘手。

④ 芯片網(wǎng)絡(luò)問題

盡管每個(gè)芯粒本身設(shè)計(jì)不會(huì)發(fā)生死鎖,其通信系統(tǒng)都可以很好地工作,但是當(dāng)它們?nèi)窟B接在一起形成芯片網(wǎng)絡(luò)時(shí),就可能出現(xiàn)了交通死鎖與流量堵塞問題。超微半導(dǎo)體研究人員最近提出一種消除死鎖難題的方案,如果能夠徹底解決死鎖問題,那么芯粒將為未來計(jì)算機(jī)設(shè)計(jì)的發(fā)展帶來新的動(dòng)力。

⑤ 供應(yīng)鏈重塑問題

在芯粒模式下,EDA工具提供商、芯片提供商、封測提供商都要有所改變。比如芯粒模式中出現(xiàn)的問題可能最終都需要通過EDA工具的改進(jìn)來給出答案,需要EDA工具從架構(gòu)探索、到芯片實(shí)現(xiàn)、甚至到物理設(shè)計(jì)提供全面支持。還有來自不同的芯片提供商的裸芯片進(jìn)入封裝提供商工廠的進(jìn)度同步問題。

結(jié)尾

芯粒將驅(qū)動(dòng)半導(dǎo)體工業(yè)的未來,而這是一場即將到來的MCP海嘯。大型芯片制造商也正在轉(zhuǎn)向芯粒,若干年后是否會(huì)形成一個(gè)開放的產(chǎn)業(yè)生態(tài)、是否要建立芯粒生態(tài)推進(jìn)聯(lián)盟是值得行業(yè)思考的問題。
責(zé)任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26874

    瀏覽量

    214394
  • 后摩爾時(shí)代
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    9166
  • 芯粒
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    116
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    集成芯片與技術(shù)詳解

    隨著信息技術(shù)的飛速發(fā)展,集成芯片和技術(shù)正在引領(lǐng)半導(dǎo)體領(lǐng)域的創(chuàng)新。集成芯片技術(shù)通過縮小元器件尺寸和提高集成度,實(shí)現(xiàn)了電子產(chǎn)品的微型化和高效能化。與此同時(shí),技術(shù)通過先進(jìn)的封裝工藝,
    的頭像 發(fā)表于 10-30 09:48 ?191次閱讀
    集成芯片與<b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術(shù)詳解

    Imec牽頭啟動(dòng)汽車計(jì)劃

    近日,imec微電子研究中心宣布了一項(xiàng)重要計(jì)劃,即牽頭組建汽車/小芯片計(jì)劃(Automotive Chiplet Program,簡稱ACP)。該計(jì)劃旨在構(gòu)建統(tǒng)一的車用標(biāo)準(zhǔn),推
    的頭像 發(fā)表于 10-22 18:11 ?350次閱讀

    高密度互連,引爆摩爾技術(shù)革命

    領(lǐng)域中正成為新的創(chuàng)新焦點(diǎn),引領(lǐng)著超集成高密度互連技術(shù)的飛躍。通過持續(xù)的技術(shù)創(chuàng)新實(shí)現(xiàn)高密度互連,將是推動(dòng)先進(jìn)封裝技術(shù)在后摩爾時(shí)代跨越發(fā)展的關(guān)鍵所在。
    的頭像 發(fā)表于 10-18 17:57 ?189次閱讀
    高密度互連,引爆<b class='flag-5'>后</b><b class='flag-5'>摩爾</b>技術(shù)革命

    強(qiáng)勢(shì)入局技術(shù)鏈 東方晶源PanSys產(chǎn)品重磅發(fā)布

    隨著芯片制程不斷逼近物理極限,摩爾定律的延續(xù)將更依賴于系統(tǒng)級(jí)優(yōu)化和工藝革新。基于先進(jìn)封裝技術(shù)的(Chiplet)系統(tǒng)是除晶體管尺寸微縮之外,獲取高性能芯片的另一個(gè)重要途徑。然而,
    發(fā)表于 08-30 15:38 ?180次閱讀
    強(qiáng)勢(shì)入局<b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術(shù)鏈 東方晶源PanSys產(chǎn)品重磅發(fā)布

    半導(dǎo)體行業(yè)回暖,萬年深耕高端封裝

    2024年,近七成半導(dǎo)體公司經(jīng)營業(yè)績回暖,在第三代半導(dǎo)體行業(yè)復(fù)蘇浪潮中,封測技術(shù)作為摩爾時(shí)代的關(guān)鍵技術(shù)環(huán)節(jié),作用愈發(fā)凸顯。萬年憑借其在封裝測試領(lǐng)域夯實(shí)的技術(shù)基礎(chǔ),抓住了市場機(jī)遇,快速推動(dòng)行業(yè)發(fā)展
    的頭像 發(fā)表于 08-28 16:26 ?309次閱讀
    半導(dǎo)體行業(yè)回暖,萬年<b class='flag-5'>芯</b>深耕高端封裝

    北極雄“啟明 935”系列成功交付流片

    近日,北極雄(Polar Bear Tech)正式宣布,其自主研發(fā)的啟明935系列在歷經(jīng)近兩年的精心設(shè)計(jì)與開發(fā),已成功完成流片并一次性投出兩顆重量級(jí)產(chǎn)品——“啟明935”通用型
    的頭像 發(fā)表于 08-15 17:51 ?636次閱讀

    英特爾實(shí)現(xiàn)光學(xué)IO的完全集成

    英特爾的OCI(光學(xué)計(jì)算互連)有望革新面向AI基礎(chǔ)設(shè)施的高速數(shù)據(jù)處理。 英特爾在用于高速數(shù)據(jù)傳輸?shù)墓韫饧杉夹g(shù)上取得了突破性進(jìn)展。在2024年光纖通信大會(huì)(OFC)上,英特爾硅光集成解決方案
    的頭像 發(fā)表于 06-28 10:16 ?333次閱讀
    英特爾實(shí)現(xiàn)光學(xué)IO<b class='flag-5'>芯</b><b class='flag-5'>粒</b>的完全集成

    高精度納米級(jí)壓電位移平臺(tái)“PIEZOCONCEPT”!

    高精度納米級(jí)壓電位移平臺(tái)“PIEZOCONCEPT”半導(dǎo)體界摩爾時(shí)代的手術(shù)刀!第三代半導(dǎo)體是摩爾時(shí)代實(shí)現(xiàn)芯片性能突破的核心技術(shù)之一,優(yōu)越性能和廣泛的下游應(yīng)用使相關(guān)廠商存在良好發(fā)展前
    的頭像 發(fā)表于 01-26 08:16 ?627次閱讀
    高精度納米級(jí)壓電位移平臺(tái)“PIEZOCONCEPT”!

    荷蘭AI芯片設(shè)計(jì)公司Axelera計(jì)劃推出新型汽車AI架構(gòu)

    荷蘭邊緣人工智能(AI)芯片設(shè)計(jì)領(lǐng)域的領(lǐng)軍企業(yè)Axelera AI Solutions正在積極開發(fā)一款新型的汽車(chiplet)內(nèi)存計(jì)算AI架構(gòu)。該計(jì)劃不僅將重新定義AI芯片在汽車行業(yè)的應(yīng)用,還有望推動(dòng)汽車
    的頭像 發(fā)表于 01-18 18:24 ?1708次閱讀

    2023年Chiplet發(fā)展進(jìn)入新階段,半導(dǎo)體封測、IP企業(yè)多次融資

    電子發(fā)燒友網(wǎng)報(bào)道(文/劉靜)半導(dǎo)體行業(yè)進(jìn)入“摩爾時(shí)代”,Chiplet新技術(shù)成為突破芯片算力和集成度瓶頸的關(guān)鍵。隨著技術(shù)的不斷進(jìn)步,先進(jìn)封裝、IC載板、半導(dǎo)體IP等環(huán)節(jié)廠商有望不斷獲益
    的頭像 發(fā)表于 01-17 01:18 ?2024次閱讀
    2023年Chiplet發(fā)展進(jìn)入新階段,半導(dǎo)體封測、IP企業(yè)多次融資

    科技唐睿:高速接口 IP與 Chiplet成摩爾時(shí)代性能突破口

    歲末年初之際,電子發(fā)燒友網(wǎng)策劃的《2024半導(dǎo)體產(chǎn)業(yè)展望》專題,收到數(shù)十位國內(nèi)外半導(dǎo)體創(chuàng)新領(lǐng)袖企業(yè)高管的前瞻觀點(diǎn)。此次,電子發(fā)燒友特別采訪了奎科技副總裁唐睿,以下是他對(duì)2024年半導(dǎo)體市場的分析
    的頭像 發(fā)表于 12-29 10:21 ?2056次閱讀
    奎<b class='flag-5'>芯</b>科技唐睿:高速接口 IP與 Chiplet成<b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>性能突破口

    奇異摩爾以互聯(lián)解決方案,共建可持續(xù)、開放的生態(tài)

    集成電路、計(jì)算機(jī)、數(shù)學(xué)、物理、化學(xué)等跨學(xué)科的探討,探索構(gòu)建自主創(chuàng)新的集成芯片和關(guān)鍵共性技術(shù)和可持續(xù)發(fā)展生態(tài)新路徑。 ? ? 奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁祝俊東受邀,在架構(gòu)與設(shè)計(jì)論壇發(fā)表了《高性能集成
    的頭像 發(fā)表于 12-21 11:13 ?1442次閱讀
    奇異<b class='flag-5'>摩爾</b>以互聯(lián)解決方案,共建可持續(xù)、開放的<b class='flag-5'>芯</b><b class='flag-5'>粒</b>生態(tài)

    摩爾定律時(shí)代,Chiplet落地進(jìn)展和重點(diǎn)企業(yè)布局

    如何超越摩爾定律,時(shí)代的定義也從摩爾定律時(shí)代過渡到了摩爾定律
    的頭像 發(fā)表于 12-21 00:30 ?1446次閱讀

    奇異摩爾與潤欣科技加深戰(zhàn)略合作開創(chuàng)Chiplet及互聯(lián)未來

    模式的創(chuàng)新,就多種 Chiplet 互聯(lián)產(chǎn)品和互聯(lián)的應(yīng)用領(lǐng)域拓展合作空間。 在摩爾定律持續(xù)放緩與最大化計(jì)算資源需求的矛盾下,Chiplet 已成為當(dāng)今克服摩爾定律與硅物理極限挑戰(zhàn)的
    的頭像 發(fā)表于 11-30 11:06 ?3585次閱讀

    奇異摩爾與智原科技聯(lián)合發(fā)布 2.5D/3DIC整體解決方案

    作為全球領(lǐng)先的互聯(lián)產(chǎn)品和解決方案公司,奇異摩爾期待以自身 Chiplet 互聯(lián)、網(wǎng)絡(luò)加速產(chǎn)品及全鏈路解決方案,結(jié)合智原全面的先進(jìn)封裝
    的頭像 發(fā)表于 11-12 10:06 ?848次閱讀