0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB剛?cè)岑B層設(shè)計優(yōu)化

PCB打樣 ? 2020-09-16 20:46 ? 次閱讀

在設(shè)計電路板時,有時還必須兼顧剛性和靈活性才能滿足功能目標(biāo)。例如,該板可能具有復(fù)雜的安裝要求;例如為了最小化起搏器所需空間而進(jìn)行的彎曲。盡管與更常見的剛性PCB結(jié)構(gòu)相比,這些板具有增加靈活性的優(yōu)點,但也存在缺點。充分了解優(yōu)缺點將有助于我們確定何時使用此技術(shù)。然后我們看一下如何優(yōu)化剛?cè)岑B層設(shè)計。

剛?cè)岑B層PCB:優(yōu)點和缺點

剛?cè)崾?/span>PCB的三種常見分類之一。另外兩個是剛性的(大多數(shù)板都是剛性的),并且是彎曲的,有時也稱為完全彎曲。

PCB類型:

l剛性-標(biāo)準(zhǔn)PCB疊層構(gòu)造類型。

l柔性-完全可彎曲的板,通常用于振動環(huán)境或需要靈活安裝的板中。

l剛性-柔性-部分剛性和部分柔性的結(jié)構(gòu)。

上面列出的所有電路板類型都可以是單層或多層,其中信號走線存在于多層以上。對于所有多層板,您都應(yīng)使用良好的PCB疊層技巧。但是,為了為您的電路板選擇最佳的堆疊類型,您需要了解其主要優(yōu)點和缺點。對于剛?cè)岑B層,下面列出了這些。

1.png

*與具有相同層數(shù)的剛性板相比。

如上所示,在選擇剛?cè)岑B置設(shè)計時存在明顯的優(yōu)缺點。但是,對于某些應(yīng)用程序,如下所述,其優(yōu)勢使該技術(shù)非常值得。

剛?cè)犭娐钒宓膽?yīng)用

硬質(zhì)PCB占據(jù)了PCB市場。然而,基于剛撓技術(shù)的諸多好處,其使用正在增長。隨著越來越多的行業(yè)在其應(yīng)用中采用剛撓板,這種增長有望繼續(xù)。其中一些最顯著的如下所示。

各行業(yè)的剛?cè)釕?yīng)用

消費電器:

l洗滌系統(tǒng)

l烤箱

l太陽能系統(tǒng)

電信:

l無線通訊

l路由器和服務(wù)器

l通訊衛(wèi)星

醫(yī)療設(shè)備:

l起搏器

l影像設(shè)備

l藥物輸送系統(tǒng)

汽車行業(yè)

l控制系統(tǒng)

l冷氣機

l導(dǎo)航系統(tǒng)

產(chǎn)業(yè)

l自動化系統(tǒng)

l測驗設(shè)備

l監(jiān)控系統(tǒng)

航天

l感測器

l通訊技術(shù)

l控制系統(tǒng)

軍事

l通訊技術(shù)

l制導(dǎo)系統(tǒng)

l追蹤系統(tǒng)

如上所示,剛撓板在許多行業(yè)中被廣泛使用。即使用途如此廣泛,仍有一些共性可以幫助您優(yōu)化剛?cè)岑B層設(shè)計。

如何優(yōu)化剛?cè)岑B層設(shè)計

盡管越來越普遍,但剛?cè)岑B層是特殊設(shè)計。要創(chuàng)建最好的電路板,您需要將制造原則納入設(shè)計中。為了有效并有效地結(jié)合您的合同制造商(CM)的DFMDFA,您需要最好的PCB設(shè)計工具。

如上圖所示,一種在設(shè)計剛?cè)岑B層中特別有用的高級工具是3D可視性和分析。此功能允許從各種角度和在多種彎曲狀態(tài)下評估板。與其他功能的集成;例如走線布局和信號分析,可以進(jìn)行影響阻抗計算和信號完整性的準(zhǔn)確設(shè)計決策。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85136
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2968

    瀏覽量

    21622
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    4668
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4345
收藏 人收藏

    評論

    相關(guān)推薦

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?122次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?1092次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?441次閱讀

    什么是PCB?PCB設(shè)計原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串?dāng)_。在設(shè)計過程中,可以考慮多層參考地平面,以增強電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2248次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計原則

    鈣鈦礦電池:Topcon與HJT底電池性能對比研究

    異質(zhì)結(jié)電池結(jié)構(gòu)相比Topcon 電池本身更適合: 因為鈣礦電池與異質(zhì)結(jié)電池進(jìn)行,異質(zhì)結(jié)電池表面本身就是 TCO,異質(zhì)結(jié)電池的產(chǎn)線無需做更改。
    發(fā)表于 03-27 10:42 ?1507次閱讀
    鈣鈦礦<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池:Topcon與HJT底電池性能對比研究

    PCB結(jié)構(gòu)與阻抗計算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的是固態(tài)
    的頭像 發(fā)表于 01-25 17:15 ?1.1w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與阻抗計算筆記分享

    PCB設(shè)計優(yōu)化ESD性能設(shè)計

    良好的PCB設(shè)計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?546次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計<b class='flag-5'>優(yōu)化</b>ESD性能設(shè)計

    PCB設(shè)計示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?334次閱讀

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?811次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計

    DDR電路的與阻抗設(shè)計!

    在8通孔板設(shè)計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:48

    DDR電路的與阻抗設(shè)計

    在8通孔板設(shè)計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:46

    如何輕松完成剛?cè)?/b>結(jié)合 PCB 彎曲的電磁分析?

    如何輕松完成剛?cè)?/b>結(jié)合 PCB 彎曲的電磁分析?
    的頭像 發(fā)表于 11-27 17:46 ?415次閱讀
    如何輕松完成<b class='flag-5'>剛?cè)?/b>結(jié)合 <b class='flag-5'>PCB</b> 彎曲的電磁分析?

    怎樣通過安排來減少EMI問題?

    怎樣通過安排來減少EMI問題? 通過合理安排結(jié)構(gòu)可以顯著減少電磁干擾(EMI)問題。在本文中,我們將詳細(xì)探討
    的頭像 發(fā)表于 11-24 14:44 ?623次閱讀

    鈣鈦礦/晶硅太陽電池的研究進(jìn)展

    效率已從最初的13.7%提升至目前的33.7%。然而,器件效率的進(jìn)一步提升需要對鈣鈦礦頂電池、中間復(fù)合以及晶硅底電池進(jìn)行更高效的優(yōu)化設(shè)計。目前,鈣鈦礦/晶硅
    的頭像 發(fā)表于 11-24 14:32 ?1547次閱讀
    鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>太陽電池的研究進(jìn)展

    PCB設(shè)計中的原則

    在進(jìn)行多層PCB的設(shè)計時,PCB的層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號與地層相鄰
    的頭像 發(fā)表于 11-13 07:50 ?1612次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中的<b class='flag-5'>疊</b><b class='flag-5'>層</b>原則