0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速BGA封裝與PCB差分互連結(jié)構(gòu)進(jìn)行設(shè)計(jì)與優(yōu)化

貿(mào)澤電子設(shè)計(jì)圈 ? 來源:貿(mào)澤電子設(shè)計(jì)圈 ? 作者:貿(mào)澤電子設(shè)計(jì)圈 ? 2020-09-28 11:29 ? 次閱讀

本文針對(duì)高速BGA封裝與PCB差分互連結(jié)構(gòu)進(jìn)行設(shè)計(jì)與優(yōu)化,著重分析封裝與PCB互連區(qū)域差分布線方式、信號(hào)布局方式、信號(hào)孔/地孔比、布線層與過孔殘樁這四個(gè)方面對(duì)高速差分信號(hào)傳輸性能和串?dāng)_的具體影響。 利用全波電磁場(chǎng)仿真軟件CST建立3D仿真模型,通過時(shí)頻域仿真驗(yàn)證了所述的優(yōu)化方法能夠有效改善高速差分信號(hào)傳輸性能,減小信號(hào)間串?dāng)_,實(shí)現(xiàn)更好的信號(hào)隔離。

近年來,球柵陣列(BGA)封裝因體積小、引腳多、信號(hào)完整性和散熱性能佳等優(yōu)點(diǎn)而成為高速IC廣泛采用的封裝類型。 為了適應(yīng)高速信號(hào)傳輸,芯片多采用差分信號(hào)傳輸方式。隨著芯片I/O引腳數(shù)量越來越多,BGA焊點(diǎn)間距越來越小,由焊點(diǎn)、過孔以及印制線構(gòu)成的差分互連結(jié)構(gòu)所產(chǎn)生的寄生效應(yīng)將導(dǎo)致衰減、串?dāng)_等一系列信號(hào)完整性問題,這對(duì)高速互連設(shè)計(jì)提出了嚴(yán)峻挑戰(zhàn)。 目前國內(nèi)外學(xué)者對(duì)于板級(jí)信號(hào)完整性問題的研究仍多集中于水平傳輸線或者單個(gè)過孔的建模與仿真,頻率大多在20GHz以內(nèi)。對(duì)于包括過孔、傳輸線的差分互連結(jié)構(gòu)的傳輸性能以及耦合問題研究較少。并沒有多少技術(shù)去減少封裝與PCB互連區(qū)域垂直過孔間的串?dāng)_。

一、物理模型

差分互連結(jié)構(gòu)

在高速信號(hào)傳輸中,差分信號(hào)因具有減小軌道塌陷和電磁干擾、提高增益、消除共模噪聲和開關(guān)噪聲干擾等優(yōu)點(diǎn)而被廣泛使用。高速差分信號(hào)通過IC封裝到達(dá)PCB板各層進(jìn)行傳播,為了實(shí)現(xiàn)BGA封裝基板與PCB各層的電氣連接,由水平差分線和垂直差分過孔共同構(gòu)成了差分互連結(jié)構(gòu),如圖1所示。

圖1:BGA封裝與PCB板垂直互連結(jié)構(gòu)

仿真環(huán)境及參數(shù)設(shè)置

本文采用的仿真環(huán)境為全波電磁場(chǎng)仿真軟件CST微波工作室,集時(shí)頻域算法為一體,含多個(gè)全波及高頻算法,可仿真任意結(jié)構(gòu)、任意材料下的S參數(shù),并可以與電路設(shè)計(jì)軟件聯(lián)合仿真。

幾種優(yōu)化方案均由CST微波工作室建立三維物理模型。PCB的層疊結(jié)構(gòu)如圖2所示,PCB板共12層,第1,3,5,8,10,12層為信號(hào)層(走線層),第2,4,6,7,9,11層為電源或地層。板厚為97.6mil,板材介電常數(shù)3.8,損耗正切0.012。 0.8mm間距BGA扇出過孔間距為31.4mil,過孔孔徑8mil,線寬/線距5mil,差分走線在第10層。

圖2:PCB板層疊結(jié)構(gòu)剖面圖

二、優(yōu)化與設(shè)計(jì)

從四個(gè)方面進(jìn)行設(shè)計(jì)優(yōu)化,以改善高速差分信號(hào)的傳輸性能及信號(hào)間串?dāng)_。這幾個(gè)方面分別為差分布線方式、信號(hào)分布方式、信號(hào)孔/地孔比、布線層選擇與過孔殘樁。CST仿真的結(jié)果以S參數(shù)的形式體現(xiàn),仿真頻率達(dá)40GHz,在時(shí)域和頻域同時(shí)驗(yàn)證所述優(yōu)化方法的有效性。

布線方式

差分信號(hào)從過孔引出時(shí),不同的布線方式會(huì)對(duì)差分信號(hào)的傳輸特性有很大的影響。如果傳輸線不能等長等距,就會(huì)引起信號(hào)失真,產(chǎn)生共模噪聲。

如圖3所示,信號(hào)從過孔引出時(shí)分別采取三種布線方式:0°、90°轉(zhuǎn)角、45°轉(zhuǎn)角;每對(duì)差分過孔周圍有兩個(gè)隔離地孔。布線在PCB板第10層。

圖3:三種差分線引出方式

圖4是以上三種不同布線方式的插入損耗。顯然,第一種水平對(duì)稱的方式傳輸性能最好。差分信號(hào)重要的就是要等長等距,等長的目的是要確保時(shí)序的準(zhǔn)確與對(duì)稱性,兩條傳輸線上的任何時(shí)延差或錯(cuò)位,都會(huì)導(dǎo)致差分信號(hào)失真,并使部分差分信號(hào)變成共模信號(hào),產(chǎn)生電磁干擾。 等距的目的是保持差分阻抗的一致性。45°和90°轉(zhuǎn)角在布線時(shí)都無法做到等長等距,因而會(huì)產(chǎn)生相位差和共模噪聲。

圖4:不同布線方式下差分對(duì)的插入損耗

圖5和圖6分別從頻域和時(shí)域展示了三種布線方式所產(chǎn)生的共模噪聲。不論是45°轉(zhuǎn)角還是90°轉(zhuǎn)角,產(chǎn)生的共模噪聲都比0°高得多,而45°轉(zhuǎn)角布線要略優(yōu)于90°轉(zhuǎn)角。

圖5:不同布線方式下共模噪聲頻域比較

圖6:不同布線方式下共模噪聲時(shí)域比較 根據(jù)經(jīng)驗(yàn)法則,為了把錯(cuò)位維持在信號(hào)上升邊10%以內(nèi),要求兩線長度匹配至上升邊空間延伸的10%以內(nèi)。這種情況下,對(duì)走線總長度的匹配要求如下:ΔL=0.1×RT×v公式中:ΔL表示為了把錯(cuò)位維持在上升邊的10%以內(nèi),兩條走線之間的長度偏差;RT表示信號(hào)的上升邊;v表示差分信號(hào)的傳播速度。如果信號(hào)的傳播速度大致為6in/ns,上升邊為100ps,那么兩條走線的長度應(yīng)匹配至其偏差小于60mil。 由于高速信號(hào)上升時(shí)間越來越短,留給緣于走線長度偏差的錯(cuò)位預(yù)算在不斷變小,使得走線長度之間的匹配顯得愈加重要。

因此在實(shí)際應(yīng)用中,應(yīng)盡量采用0°這樣水平對(duì)稱的方式布線,來達(dá)到等長等距的目的。

信號(hào)分布方式

BGA封裝管腳在扇出時(shí)通過過孔連接至PCB板其他各層。幾十對(duì)差分對(duì)同時(shí)高密度、長線并行,相鄰的傳輸線之間存在電場(chǎng)和磁場(chǎng)的作用(耦合電容/耦合電感),因而一對(duì)差分線傳輸?shù)男盘?hào)會(huì)對(duì)相鄰的傳輸線產(chǎn)生串?dāng)_。

由于BGA焊點(diǎn)的排列是固定的,因此焊盤和過孔的位置取決于焊點(diǎn)的分布。合理的BGA管腳信號(hào)布局可以改善差分對(duì)之間的串?dāng)_。圖7所示為兩種不同信號(hào)分布方式。

圖7:不同信號(hào)分布方式圖7所示的兩種布局方式分別為:3對(duì)信號(hào)橫向水平布置;3對(duì)信號(hào)正交布置。 每對(duì)信號(hào)周圍各有兩個(gè)隔離地孔。3對(duì)線中,中間為受擾線,兩邊為干擾線。根據(jù)走線將3對(duì)差分對(duì)定義成6個(gè)差分端口,D1~D3為BGA扇出端,通過觀察D4,D6端口對(duì)D2端口的遠(yuǎn)端串?dāng)_來分析相鄰?fù)ǖ赖拇當(dāng)_情況。由于兩邊對(duì)稱,只需觀察D4端口對(duì)D2端口的串?dāng)_。差分對(duì)遠(yuǎn)端串?dāng)_比較如圖8所示。

圖8:不同信號(hào)分布方式下差分對(duì)遠(yuǎn)端串?dāng)_比較

由圖8所示的結(jié)果可以看到,信號(hào)正交布局時(shí),由于孔之間距離增大,孔耦合減小,從端口D4到端口D2的遠(yuǎn)端串?dāng)_低于水平布局時(shí)的遠(yuǎn)端串?dāng)_。 由表1可知,優(yōu)化后的遠(yuǎn)端串?dāng)_比原設(shè)計(jì)在大于5GHz頻帶內(nèi)有5~15dB的改善。圖9從時(shí)域也驗(yàn)證了正交布局的優(yōu)越性。優(yōu)化后的設(shè)計(jì)瞬態(tài)峰值噪聲比原設(shè)計(jì)降低了10mV,如表1所示。

圖9:不同信號(hào)分布方式下差分對(duì)遠(yuǎn)端串?dāng)_時(shí)域響應(yīng)比較

表1:遠(yuǎn)端串?dāng)_比較

信號(hào)孔/地孔數(shù)量比

由于在設(shè)計(jì)中BGA焊點(diǎn)的間距是固定的,一味增加信號(hào)之間的距離來降低串?dāng)_不太可能,對(duì)此簡單的方法就是在重要信號(hào)孔周圍增加地孔隔離。

以下四種方案對(duì)信號(hào)孔/地孔(S/G)比分別為1∶1、1∶2、1∶3、1∶4,信號(hào)布局方式采取上文中正交布局方式,如圖10所示。

圖10:不同S/G比信號(hào)布局

四種方案遠(yuǎn)端串?dāng)_比較如圖11所示:S/G比為1∶2時(shí),差分信號(hào)的遠(yuǎn)端串?dāng)_要比1∶1時(shí)有很大改善。由表2可知,在5~30GHz頻段,S/G比1∶2比1∶1的對(duì)遠(yuǎn)端串?dāng)_降低了8~17dB。

在重要信號(hào)孔周圍增加地孔隔離,能夠縮短地回流路徑、降低信號(hào)過孔的電感不連續(xù)性,因此可以在一定程度上改善串?dāng)_,但是很快就會(huì)飽和,S/G比1∶4與1∶3時(shí)差別已然不大,遠(yuǎn)端串?dāng)_的改善很有限。

4種方案遠(yuǎn)端串?dāng)_的時(shí)域仿真結(jié)果如圖12所示,可以得到與頻域同樣的分析結(jié)果。從時(shí)域結(jié)果可得到4種方案的瞬態(tài)峰值噪聲:S/G比1∶1時(shí)高達(dá)22mV,1∶2時(shí)則很快降低到6mV,1∶3和1∶4時(shí)均在1.6mV左右,相差不到0.03mV,如表2所示。

圖11:四種方案遠(yuǎn)端串?dāng)_比較

圖12:四種方案遠(yuǎn)端串?dāng)_時(shí)域響應(yīng)比較

表2:遠(yuǎn)端串?dāng)_比較

由于BGA封裝引腳數(shù)量有限,并不能無上限地增加地孔數(shù)量。因而在串?dāng)_影響和引腳數(shù)量的權(quán)衡之下,20GHz以內(nèi)S/G比1∶2與1∶3區(qū)別不大,選擇1∶2即可;20GHz以上時(shí),S/G比1∶3要明顯優(yōu)于1∶2。

布線層選擇與過孔Stub的影響

在重要信號(hào)孔周圍增加地孔隔離是降低串?dāng)_的簡單方法,但是很快就飽和了,而且這樣很難達(dá)到一個(gè)理想的屏蔽。 在封裝與PCB互連區(qū)域,高速差分對(duì)之間除了孔的耦合,線耦合也都是引起串?dāng)_的重要因素。此刻,除了考慮之前的三個(gè)方面影響,還應(yīng)分析和研究布線層以及過孔殘樁對(duì)串?dāng)_的影響。圖13的情況,三個(gè)差分對(duì)分別布在不同層,且具有不同的過孔Stub長度、信號(hào)正交布局,每對(duì)差分過孔周圍設(shè)置6個(gè)隔離地孔。圖13(a)中,3個(gè)差分對(duì)都布在PCB第10層,靠近底層。圖13(b)中兩側(cè)的干擾線從第10層移到第3層,且將長Stub背鉆59.1mil。 這樣,兩邊干擾信號(hào)與中間受擾信號(hào)之間孔耦合的垂直長度便顯著減少。圖13(c)與圖13(b)恰好相反,中間的受擾線布在第3層并且背鉆,兩邊干擾線布在第10層。圖13(d)中間受擾線布在第10層,兩邊干擾線布在第3層且保留長Stub。

圖13:差分對(duì)布線層選擇以及過孔殘樁對(duì)遠(yuǎn)端串?dāng)_的影響 遠(yuǎn)端串?dāng)_的頻域比較如圖14所示。與方案(a)相比,方案(b)減小了兩邊干擾信號(hào)過孔的垂直長度,孔耦合減少,而且3對(duì)差分線不在同一層,線-線之間耦合也減小了,串?dāng)_會(huì)有很大改善。 由表3可知,在5~30GHz頻帶內(nèi),方案(b)比方案(a)遠(yuǎn)端串?dāng)_改善了4~12dB。方案(c)與(b)的區(qū)別在于(c)有多余的孔線耦合,(c)中受擾線放在第3層且背鉆,干擾線放在第10層,雖然孔耦合也可以減小,但是兩邊長長的干擾信號(hào)孔會(huì)對(duì)中間差分線產(chǎn)生線干擾。 而方案(b)中,由于干擾信號(hào)孔背鉆,受擾信號(hào)在經(jīng)過時(shí),并沒有長Stub對(duì)差分線的干擾。由此,方案(b)的串?dāng)_是最小的。如果沒有背鉆,如方案(d),那么雖然三對(duì)信號(hào)差分線不在同一層,但長長的Stub不僅會(huì)影響阻抗的連續(xù)性,使自身差分信號(hào)產(chǎn)生諧振,還會(huì)增大相鄰差分信號(hào)之間的串?dāng)_,甚至還不如方案(a)將信號(hào)都布置在靠近底層。

圖14:四種方案遠(yuǎn)端串?dāng)_比較 從時(shí)域仿真結(jié)果中可以得到與頻域同樣的分析結(jié)果,如圖15所示。由表3可知四種方案的瞬態(tài)峰值噪聲,其中方案(b)最小,方案(d)最大。因此,在今后的設(shè)計(jì)中,為避免過孔長Stub對(duì)信號(hào)的干擾,差分線應(yīng)盡量靠近PCB板底層布線,多走內(nèi)部帶狀線。 多對(duì)并行的差分信號(hào)可分別布置在不同信號(hào)層以降低串?dāng)_,但要注意布在淺層的信號(hào)過孔一定要背鉆。

圖15:四種方案遠(yuǎn)端串?dāng)_時(shí)域響應(yīng)比較

表3:遠(yuǎn)端串?dāng)_比較

三、實(shí)驗(yàn)結(jié)果比較與分析

通過對(duì)以上仿真結(jié)果進(jìn)行比較與分析,可以得到如下設(shè)計(jì)和優(yōu)化建議:

差分信號(hào)從過孔引出時(shí),為滿足等長等距的要求,應(yīng)盡量采用水平對(duì)稱的布線方式,以實(shí)現(xiàn)高傳輸性能和低共模噪聲。如果布線時(shí)無法做到的水平對(duì)稱,那么45°轉(zhuǎn)角布線要優(yōu)于90°轉(zhuǎn)角布線。

BGA封裝信號(hào)引腳布局采用正交方式,可充分降低差分對(duì)之間串?dāng)_的影響。與水平布局相比,正交布局在5~30GHz頻帶內(nèi)的串?dāng)_有5~15dB的改善。

在重要信號(hào)孔周圍增加地孔隔離,可以在一定程度上改善串?dāng)_,但是很快就會(huì)飽和。由仿真結(jié)果可知:20GHz以內(nèi)給每一對(duì)信號(hào)孔周圍布置4個(gè)地孔,就可以很好的降低差分信號(hào)間的串?dāng)_,滿足信號(hào)完整性要求。20GHz以上時(shí),可在某些高速信號(hào)周圍布置6個(gè)隔離地孔,以改善信號(hào)之間的串?dāng)_。

在選擇布線層時(shí),為避免過孔長Stub對(duì)信號(hào)的干擾,差分線應(yīng)盡量靠近PCB板底層布線,走內(nèi)部帶狀線。如果很多對(duì)差分對(duì)并行傳輸,幾對(duì)差分信號(hào)可分別布置在不同信號(hào)層以降低串?dāng)_,但要注意布在淺層的差分信號(hào)過孔一定要背鉆。

四、結(jié)論

本文通過對(duì)高速BGA封裝與PCB差分互連結(jié)構(gòu)的優(yōu)化設(shè)計(jì),利用CST全波電磁場(chǎng)仿真軟件進(jìn)行3D建模,分別研究了差分布線方式、信號(hào)布局方式、信號(hào)孔/地孔比、布線層與過孔殘樁這四個(gè)方面對(duì)高速差分信號(hào)傳輸性能和串?dāng)_的具體影響。

時(shí)頻域仿真結(jié)果表明,所述優(yōu)化方法能夠有效改善高速差分信號(hào)傳輸性能,減小差分信號(hào)間串?dāng)_,實(shí)現(xiàn)更好的信號(hào)隔離。 本文為保證高速信號(hào)傳輸系統(tǒng)的信號(hào)完整性提供了重要依據(jù),對(duì)于高速PCB設(shè)計(jì)具有一定的指導(dǎo)意義。 本文轉(zhuǎn)載自:EDA365電子論壇

原文標(biāo)題:深度分析:BGA封裝與PCB差分互連結(jié)構(gòu)的設(shè)計(jì)與優(yōu)化

文章出處:【微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395586
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7728

    瀏覽量

    142600
  • BGA
    BGA
    +關(guān)注

    關(guān)注

    4

    文章

    527

    瀏覽量

    46676

原文標(biāo)題:深度分析:BGA封裝與PCB差分互連結(jié)構(gòu)的設(shè)計(jì)與優(yōu)化

文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    針對(duì) BGA 封裝PCB Layout 關(guān)鍵建議

    本文要點(diǎn)深入了解BGA封裝。探索針對(duì)BGA封裝的PCBLayout關(guān)鍵建議。利用強(qiáng)大的PCB設(shè)計(jì)工具來處理
    的頭像 發(fā)表于 10-19 08:04 ?806次閱讀
    針對(duì) <b class='flag-5'>BGA</b> <b class='flag-5'>封裝</b>的 <b class='flag-5'>PCB</b> Layout 關(guān)鍵建議

    通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合

    電子發(fā)燒友網(wǎng)站提供《通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 11:35 ?0次下載
    通用硬件設(shè)計(jì)/<b class='flag-5'>BGA</b> <b class='flag-5'>PCB</b>設(shè)計(jì)/<b class='flag-5'>BGA</b>耦合

    高速訊號(hào)傳輸理論

    。隨著信號(hào)速率的提高,互連得到越來越多的應(yīng)用。實(shí)際上分對(duì)是具有耦合的傳輸線,其主要用的是分信號(hào)的特征,用
    的頭像 發(fā)表于 08-08 08:27 ?653次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>差</b><b class='flag-5'>分</b>訊號(hào)傳輸理論

    飛凌 Elfboard硬件分享-高速 PCB 設(shè)計(jì)需考慮因素

    技術(shù)使每平方英寸的存儲(chǔ)量有了很大提升,采用BGA封裝技術(shù)的內(nèi)存產(chǎn)品在相同容量下,體積只有TSOP封裝的三之一。另外,與傳統(tǒng)TSOP封裝方式
    發(fā)表于 08-06 09:30

    如何選擇一款適合的BGA封裝?

    因?yàn)橐_不同的排列方式會(huì)提供不同的引腳布局和連接方式,因此在選擇BGA封裝時(shí),需考慮PCB設(shè)計(jì)的限制。這包括板間距、線寬線距以及與其它元器件的布局要求,需確保所選的BGA
    的頭像 發(fā)表于 07-30 10:17 ?385次閱讀

    BGA封裝的優(yōu)勢(shì)是什么?和其他封裝方式有什么區(qū)別?

    傳統(tǒng)的引腳封裝(如DIP、SOP等)通常將芯片的引腳排列在封裝的兩側(cè)或四周。而BGA封裝將芯片的引腳分布在整個(gè)底部,并以球形焊點(diǎn)進(jìn)行連接。這
    的頭像 發(fā)表于 07-24 10:59 ?708次閱讀

    BGA封裝是什么?有關(guān)BGA封裝基礎(chǔ)知識(shí)有哪些?

    只有周圍可使用。比起周圍限定的封裝類型還能具有更短的平均導(dǎo)線長度,以具備更佳的高速效能。并且與傳統(tǒng)封裝方式相比,BGA封裝有更高的密度和更低
    的頭像 發(fā)表于 07-23 11:36 ?646次閱讀

    Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)

    以下內(nèi)容: PCB結(jié)構(gòu) 輸電線路 回流 1 PCB結(jié)構(gòu) PCB技術(shù)在過去幾十年中沒有發(fā)生顯著變化。兩面鍍銅的絕緣體基材(通常是FR4,環(huán)氧樹
    發(fā)表于 07-19 16:56

    SMT貼片中BGA封裝的優(yōu)缺點(diǎn)

    一下BGA封裝優(yōu)缺點(diǎn)。 BGA封裝的優(yōu)點(diǎn): 1、BGA體積小內(nèi)存容量大,同樣內(nèi)存IC在相同容的量下,BG
    的頭像 發(fā)表于 04-07 10:41 ?670次閱讀

    BGA焊盤設(shè)計(jì)有什么要求?PCB設(shè)計(jì)BGA焊盤設(shè)計(jì)的基本要求

    深圳清寶是擁有平均超過20年工作經(jīng)驗(yàn)PCB設(shè)計(jì)團(tuán)隊(duì)的專業(yè)PCB設(shè)計(jì)公司,可提供多層、高密度、高速PCB布線設(shè)計(jì)及PCB設(shè)計(jì)打樣服務(wù)。接下來為
    的頭像 發(fā)表于 03-03 17:01 ?1368次閱讀

    什么是晶振 晶振的優(yōu)勢(shì) 輸出與單端輸出的差別

    什么是晶振 晶振的優(yōu)勢(shì) 輸出與單端輸出的差別
    的頭像 發(fā)表于 01-18 11:30 ?1028次閱讀

    PCB設(shè)計(jì)中,BGA焊盤上可以打孔嗎?

    PCB設(shè)計(jì)中,BGA焊盤上可以打孔嗎? 在PCB(印刷電路板)設(shè)計(jì)中,BGA(球柵陣列)焊盤上是可以打孔的。然而,在決定是否將BGA焊盤打孔
    的頭像 發(fā)表于 01-18 11:21 ?1692次閱讀

    自動(dòng)化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化

    自動(dòng)化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化
    的頭像 發(fā)表于 11-29 15:19 ?965次閱讀
    自動(dòng)化建模和<b class='flag-5'>優(yōu)化</b>112G<b class='flag-5'>封裝</b>過孔 ——<b class='flag-5'>封裝</b>Core層過孔和<b class='flag-5'>BGA</b>焊盤區(qū)域的阻抗<b class='flag-5'>優(yōu)化</b>

    PCB設(shè)計(jì)中,使用多層PCB板的主要原因

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)為什么要采用多層PCB結(jié)構(gòu)進(jìn)行?使用多層PCB板的主要原因。隨著芯片集成度的提高,芯片
    的頭像 發(fā)表于 11-24 09:16 ?733次閱讀
    在<b class='flag-5'>PCB</b>設(shè)計(jì)中,使用多層<b class='flag-5'>PCB</b>板的主要原因

    高速ADC驅(qū)動(dòng)器的設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《高速ADC驅(qū)動(dòng)器的設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-23 16:01 ?2次下載
    <b class='flag-5'>高速</b><b class='flag-5'>差</b><b class='flag-5'>分</b>ADC驅(qū)動(dòng)器的設(shè)計(jì)指南