0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶振相鄰層挖空是如何控制寄生電容Cp的呢?

汽車電子工程知識體系 ? 來源:汽車電子硬件設(shè)計 ? 作者:汽車電子硬件設(shè)計 ? 2020-11-17 14:54 ? 次閱讀

晶振有兩個比較重要的參數(shù),頻偏和溫偏,單位都是PPM,通俗說,晶振的標(biāo)稱頻率不是一直穩(wěn)定的,某些環(huán)境下晶振頻率會有誤差,誤差越大,電路穩(wěn)定性越差,甚至電路無法正常工作。

所以在PCB設(shè)計時,晶振的layout顯得尤其的重要,有如下幾點(diǎn)需要注意。

兩個匹配電容盡量靠近晶振擺放。

晶振由石英晶體構(gòu)成,容易受外力撞擊或跌落的影響,所以在布局時,最好不要放在PCB邊緣,盡量靠近芯片擺放。

晶振的走線需要用GND保護(hù)好,并且遠(yuǎn)離敏感信號RF、CLK信號以及高速信號。

在一些晶振的PCB設(shè)計中,相鄰層挖空(凈空)或者同一層和相鄰層均凈空處理,第三層需要有完整的地平面,這么做的原因是維持負(fù)載電容的恒定。

晶振負(fù)載電容的計算公式是:

CL=C1*C2/(C1+C2)+Cic+Cp

Cic為集成電路內(nèi)部電容,Cp為PCB板的寄生電容,寄生電容過大,將會導(dǎo)致負(fù)載電容偏大,從而引起晶振頻偏,這個時候減小匹配電容C1和C2可能會有所改善,但這也是治標(biāo)不治本的措施。

晶振相鄰層挖空是如何控制寄生電容Cp的呢?

電容的物理公式是:C=εS/4πKd,即晶振焊盤與鄰近地平面之間的面積S和距離d均會影響寄生電容大小,因?yàn)槊娣eS是不變的,所以影響寄生電容的因素只剩下距離d,通過挖空晶振同一層的地和相鄰層的地,可以增大晶振焊盤與地平面之間的距離,來達(dá)到減小寄生電容的效果。

電容容值和物理量之間的關(guān)系

簡單畫了一個圖示,如下一個4層板,晶振放在Top層,將Top層和相鄰層凈空之后,晶振相對于地平面(L3),相比較沒有凈空之前,這個距離d是增大的,即寄生電容會減小。

晶振的L1和L2層均凈空處理

晶振的擺放需要遠(yuǎn)離熱源,因?yàn)楦邷匾矔绊懢д耦l偏。

我們知道晶振附近相鄰地挖空處理,一方面是為了維持負(fù)載電容恒定,另一方面很大原因是隔絕熱傳導(dǎo),避免周圍的PMIC或者其他發(fā)熱體的熱透過銅皮傳導(dǎo)到晶振,導(dǎo)致頻偏,故意凈空不鋪銅,以隔絕熱的傳遞。

為什么溫度會影響晶振頻率呢?

當(dāng)晶振加熱或者降低到某個溫度后再降到常溫,與最初在常溫下測試通常情況下會有一定的變化,這是因?yàn)榫w的熱滯后現(xiàn)象,帶溫度補(bǔ)償?shù)腡CXO相對來說精度會好不少,可以有效解決晶體溫漂,但一般TCXO都是M以上級別較多,KHz的很少,受限于生產(chǎn)工藝。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4316

    文章

    22948

    瀏覽量

    395690
  • 晶振
    +關(guān)注

    關(guān)注

    33

    文章

    2804

    瀏覽量

    67850
  • 貼片晶振
    +關(guān)注

    關(guān)注

    0

    文章

    378

    瀏覽量

    6317

原文標(biāo)題:10年老司機(jī)傾囊相授,貼片晶振的PCB layout需要注意哪些?

文章出處:【微信號:QCDZYJ,微信公眾號:汽車電子工程知識體系】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PF是什么意思?

    30PF所指得是外掛電容30PF,一般情況下,無源的負(fù)載電容最大選項(xiàng)為20PF。PF是
    的頭像 發(fā)表于 10-22 16:51 ?875次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>PF是什么意思<b class='flag-5'>呢</b>?

    深入解析時鐘信號干擾源:寄生電容、雜散電容與分布電容

    在現(xiàn)代電子電路設(shè)計中,時鐘信號的高頻特性使得其容易受到各種干擾。其中,寄生電容、雜散電容和分布電容是影響
    發(fā)表于 09-26 14:49

    仿真的時候在哪些地方添加寄生電容?

    請問各位高手,仿真的時候在哪些地方添加寄生電容,比如下面的圖, 另外一般萬用板焊出來的雜散電容有多大?在高速運(yùn)放仿真時應(yīng)該加在哪些地方
    發(fā)表于 09-19 07:59

    普通探頭和差分探頭寄生電容對測試波形的影響

    在電子測試和測量領(lǐng)域,探頭是連接被測設(shè)備(DUT)與測量儀器(如示波器)之間的關(guān)鍵組件。探頭的性能直接影響到測試結(jié)果的準(zhǔn)確性和可靠性。其中,寄生電容是探頭設(shè)計中一個不容忽視的因素,它對測試波形有著
    的頭像 發(fā)表于 09-06 11:04 ?259次閱讀

    igbt功率管寄生電容怎么測量大小

    IGBT(絕緣柵雙極晶體管)是一種廣泛應(yīng)用于電力電子領(lǐng)域的功率器件。IGBT的寄生電容是指在IGBT內(nèi)部由于結(jié)構(gòu)原因產(chǎn)生的電容,這些電容會影響IGBT的開關(guān)速度和性能。 一、IGBT寄生電容
    的頭像 發(fā)表于 08-07 17:49 ?619次閱讀

    有源需要加負(fù)載電容嗎?

    我們要明確負(fù)載電容的概念。負(fù)載電容是指的兩條引線連接IC塊內(nèi)部及外部所有有效電容之和,它在電路中起到了關(guān)鍵的作用。然而,在討論有源
    的頭像 發(fā)表于 05-18 08:34 ?852次閱讀
    有源<b class='flag-5'>晶</b><b class='flag-5'>振</b>需要加負(fù)載<b class='flag-5'>電容</b>嗎?

    詳解MOS管的寄生電感和寄生電容

    寄生電容寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2369次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生電容</b>

    有源和無源的區(qū)別是什么

    有源和無源兩種類型,無源
    的頭像 發(fā)表于 02-16 15:46 ?3869次閱讀
    有源<b class='flag-5'>晶</b><b class='flag-5'>振</b>和無源<b class='flag-5'>晶</b><b class='flag-5'>振</b>的區(qū)別是什么

    電容C0過大,會怎么樣?

    電容C0過大,會怎么樣? 電容(也稱為震蕩電容
    的頭像 發(fā)表于 01-25 14:34 ?846次閱讀

    啟動電容的作用 的工作原理 啟動電容輸出頻率的影響

    啟動電容的作用 的工作原理 啟動電容輸出頻率的影響? 啟動
    的頭像 發(fā)表于 01-23 16:42 ?755次閱讀

    PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導(dǎo)電結(jié)構(gòu)之間的虛擬電容(通常不需要的),是PCB布局中的一種效應(yīng),其中傳播的信號表現(xiàn)得好像就是電容,但其實(shí)并不是真正的
    的頭像 發(fā)表于 01-18 15:36 ?2648次閱讀
    PCB<b class='flag-5'>寄生電容</b>的影響 PCB<b class='flag-5'>寄生電容</b>計算 PCB<b class='flag-5'>寄生電容</b>怎么消除

    元器件經(jīng)驗(yàn)分享-晶體與對比分析

    高端處理器,溫補(bǔ)(TCXO)可以確保系統(tǒng)在不同環(huán)境下都能正常工作。 三、晶體的布局布線指南 1、晶體布局: 優(yōu)先考慮緊湊布局,將元件優(yōu)先放置在TOP,盡量靠近IC管腳。 為降低寄生電容
    發(fā)表于 01-04 11:54

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源中的損耗對比

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源中的損耗對比
    的頭像 發(fā)表于 12-05 14:31 ?706次閱讀
    SiC MOSFET 和Si MOSFET<b class='flag-5'>寄生電容</b>在高頻電源中的損耗對比

    為什么在電路中要使用起電容?

    為什么在電路中要使用起電容? 電路是一種常用于產(chǎn)生穩(wěn)定頻率信號的電路,廣泛應(yīng)用于各種電
    的頭像 發(fā)表于 11-17 11:27 ?1253次閱讀

    LTC6268-10為了使寄生電容降到最低,對電路板的材料類型和厚度有什么要求嗎?

    在LTC6268-10芯片手冊中,為了減小寄生反饋電容的影響,采用反饋電阻分流的方式減小寄生電容。 請問,在這種工作方式下,為了使寄生電容降到最低,對電路板的材料類型和厚度有什么要求嗎?
    發(fā)表于 11-16 06:28