0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

密集PCB布局中最大限度降低多個isoPower器件的輻射

h1654155282.3538 ? 來源:傲壹電子 ? 作者:傲壹電子 ? 2020-12-27 10:26 ? 次閱讀

集成隔離電源iCoupler?的 digital isolators with integrated isolated power, isoPower,?數(shù)字隔離器采用隔離式DC-DC轉(zhuǎn)換器,能夠在125 MHz至200 MHz的頻率范圍內(nèi)切換相對較大的電 流。在這些高頻率下工作可能會增加對電磁輻射和傳導(dǎo)噪聲的擔(dān)心。

ADI公司的AN-0971 應(yīng)用筆記 isoPower 器件的輻射控制建議提供了最大限度降低輻射的電路和布局指南。實踐證明,通過電路優(yōu)化(降低負(fù)載電流和電源電壓)和使用跨隔離柵拼接電容(通 過PCB內(nèi)層電容實現(xiàn)),可把峰值輻射降低25 dB以上。

倘若設(shè)計中具有多個isoPower 器件并且布局非常密集,情況又將如何? 是否仍然能夠明顯降低輻射? 本筆記將針對此類情況提供 一些一般指導(dǎo)原則。

由于內(nèi)層拼接電容能夠構(gòu)建低電感結(jié)構(gòu),因此最具優(yōu)勢。在整體PCB區(qū)域受限的情況下,采用多層PCB就是很好的方式。采用盡可 能多的層數(shù)切實可行,同時盡可能多的交疊電源層和接地層(參考層)。圖1為一個堆疊示例。

圖1.PCB層堆疊示例

埋層(原邊3、4層,副邊2至5層)可承載電力和接地電流。跨越隔離柵的交疊(例如原邊上的第4層GND和副邊上的第3層V Iso)可 形成理想的拼接電容。通過多層PCB堆疊可形成多個交疊,從而提高整體電容。為使電容最大,還必須減小參考層之間PCB電介質(zhì) 材料的厚度。

另一個布局技巧就是交疊相鄰的 isoPower 通道的各層。圖2顯示了一個具有四條相鄰?fù)ǖ赖氖纠?/p>

圖2.具有交疊拼接電容的四個相鄰?fù)ǖ?/p>

本示例中,每個輸出域與其他域隔離,但是我們?nèi)阅芾靡恍┙化B電容。圖3顯示了這種堆疊,可看到每個isoPower 器件可增加電 容以及相鄰隔離區(qū)連接的情況。

pIYBAF_n8RuAZ6RaAADS2m7i7YU176.png

圖3.具有交疊拼接電容的四個相鄰?fù)ǖ?/p>

必須確保內(nèi)部和外部間隙要求符合最終應(yīng)用。還可使用鐵氧體磁珠在任意電纜連接上提供過濾,從而 減少可能產(chǎn)生輻射的天線效應(yīng)。

小結(jié):

● 最大程度降低每個通道的電源要求

● 在多個PCB層上構(gòu)建拼接

● 采用盡可能多的PCB層切實可行

● 在各參考層間使用最薄的電介質(zhì)

● 在相鄰域之間進(jìn)行連接

● 確保內(nèi)部和外部爬電距離仍然符合要求

● 電纜連接上提供過
責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB布局
    +關(guān)注

    關(guān)注

    9

    文章

    183

    瀏覽量

    27815
  • isoPower
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    8462
收藏 人收藏

    評論

    相關(guān)推薦

    密集PCB布局中,最大限度降低多個isoPower器件輻射的要點

    遵循這些建議,降低布局非常密集且有多個isoPower器件
    的頭像 發(fā)表于 10-19 14:13 ?4904次閱讀
    在<b class='flag-5'>密集</b><b class='flag-5'>PCB</b><b class='flag-5'>布局</b>中,<b class='flag-5'>最大限度</b><b class='flag-5'>降低</b><b class='flag-5'>多個</b><b class='flag-5'>isoPower</b><b class='flag-5'>器件</b><b class='flag-5'>輻射</b>的要點

    如何在密集PCB布局中最大限度降低多個isoPower器件輻射

    如何在密集PCB布局中,最大限度降低多個isoPower
    發(fā)表于 10-11 10:40

    控制isoPower器件輻射的正確方法

    對于含有isoPower器件的應(yīng)用的輻射和噪聲控制,PCB布局與結(jié)構(gòu)是非常重要的。今天我們就說說相關(guān)輻射
    發(fā)表于 10-29 16:37

    密集PCB布局中最小化來自多個iso功率器件輻射

    要求。使用鐵氧體磁珠為任何電纜連接提供濾波也可能有所幫助,以減少可能輻射的天線效應(yīng)。綜上所述:*最大限度地減少每個通道的電源需求*在多個PCB層上創(chuàng)建拼接*盡可能多地使用
    發(fā)表于 10-29 17:15

    如何正確控制isoPower器件輻射?

    對于含有isoPower器件的應(yīng)用的輻射和噪聲控制,PCB布局與結(jié)構(gòu)是非常重要的。今天我們就說說相關(guān)輻射
    發(fā)表于 10-31 11:19

    密集PCB布局中最大限度降低多個isoPower器件輻射

    和傳導(dǎo)噪聲的擔(dān)心。ADI公司的AN-0971應(yīng)用筆記“isoPower器件輻射控制建議”提供了最大限度降低輻射的電路和
    發(fā)表于 11-01 10:47

    布局電源板以最大限度降低EMI

    布局電源板以最大限度降低EMI:第3部分
    發(fā)表于 08-16 06:13

    在數(shù)字無線通信產(chǎn)品測試中最大限度降低電源瞬態(tài)電壓

    在數(shù)字無線通信產(chǎn)品測試中最大限度降低電源瞬態(tài)電壓......
    發(fā)表于 08-19 07:42

    布局電源板以最大限度降低EMI:第1部分

    布局電源板以最大限度降低EMI:第1部分
    發(fā)表于 09-05 15:36

    布局電源板以最大限度降低EMI:第2部分

    布局電源板以最大限度降低EMI:第2部分
    發(fā)表于 09-06 08:49

    反激式拓?fù)?b class='flag-5'>中最大限度降低空載待機(jī)功耗的參考設(shè)計

    描述 此項 25W 的設(shè)計在反激式拓?fù)渲惺褂?UCC28740 來最大限度降低空載待機(jī)功耗,并使用 UCC24636同步整流控制器來最大限度減少功率 MOSFET 體二極管傳導(dǎo)時間。此設(shè)計還使用來
    發(fā)表于 09-23 06:11

    了解降低輻射 EMI 的 PCB 的設(shè)計布局技巧

    用于降低設(shè)計中輻射 EMI 的 PCB 布局技巧
    的頭像 發(fā)表于 06-13 01:58 ?4370次閱讀

    密集PCB布局中最大限度降低多個 isoPower器件輻射資料下載

    電子發(fā)燒友網(wǎng)為你提供在密集PCB布局中最大限度降低多個 is
    發(fā)表于 04-29 08:53 ?13次下載
    在<b class='flag-5'>密集</b><b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>中最大限度</b><b class='flag-5'>降低</b><b class='flag-5'>多個</b> <b class='flag-5'>isoPower</b><b class='flag-5'>器件</b>的<b class='flag-5'>輻射</b>資料下載

    最大限度地減少密集PCB布局多個iso功率器件輻射發(fā)射

    的擔(dān)憂。通過電路優(yōu)化(降低負(fù)載電流和電源電壓)和使用與平面間PCB電容實現(xiàn)的交叉勢壘旁路電容,可以實際降低大于25 dB的峰值輻射。
    的頭像 發(fā)表于 04-06 11:16 ?883次閱讀
    <b class='flag-5'>最大限度</b>地減少<b class='flag-5'>密集</b><b class='flag-5'>PCB</b><b class='flag-5'>布局</b>中<b class='flag-5'>多個</b>iso功率<b class='flag-5'>器件</b>的<b class='flag-5'>輻射</b>發(fā)射

    如何在C2000設(shè)備中最大限度地利用GPIO

    電子發(fā)燒友網(wǎng)站提供《如何在C2000設(shè)備中最大限度地利用GPIO.pdf》資料免費下載
    發(fā)表于 09-19 13:40 ?0次下載
    如何在C2000設(shè)備<b class='flag-5'>中最大限度</b>地利用GPIO