聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
pcb
+關(guān)注
關(guān)注
4315文章
22939瀏覽量
395584 -
emi
+關(guān)注
關(guān)注
53文章
3571瀏覽量
127229 -
ti
+關(guān)注
關(guān)注
112文章
7956瀏覽量
212032
發(fā)布評論請先 登錄
相關(guān)推薦
如何在密集PCB布局中最大限度降低多個isoPower器件的輻射
和傳導噪聲的擔心。雖然,咱們官網(wǎng)上的應(yīng)用筆記《isoPower器件的輻射控制建議》提供了最大限度降低輻射的電路和布局指南。實踐證明,通過電路優(yōu)化(降低負載電流和電源電壓)和使用跨隔離柵
發(fā)表于 10-11 10:40
在密集PCB布局中最大限度降低多個isoPower器件的輻射
電容(通過PCB內(nèi)層電容實現(xiàn)),可把峰值輻射降低25 dB以上。倘若設(shè)計中具有多個isoPower器件并且布局非常密集,情況又將如何? 是否仍然能夠明顯
發(fā)表于 11-01 10:47
移動電源的關(guān)鍵設(shè)計挑戰(zhàn):通過EMI測試
EMI結(jié)果。根據(jù)相同的布局和相同的試驗條件,輻射EMI通過4層PCB可改善10dBuV /m。 圖5. 一個2層
發(fā)表于 08-07 04:45
如何降低dc to dc電路的輻射發(fā)射?
摘要 : 要降低DC到DC電路的輻射發(fā)射,可以采取以下幾種方法: 地線和電源線的布局:確保地線和電源線的布局合理,并盡量減少它們之間的距離。使用短而粗的地線和電源線,以減小回路面積和環(huán)
發(fā)表于 06-06 09:21
如何降低dc to dc電路的輻射發(fā)射?
摘要 : 要降低DC到DC電路的輻射發(fā)射,可以采取以下幾種方法: 地線和電源線的布局:確保地線和電源線的布局合理,并盡量減少它們之間的距離。使用短而粗的地線和電源線,以減小回路面積和環(huán)
發(fā)表于 06-12 14:26
如果降低USB通信的輻射發(fā)射?
能力。
· 地線和電源線的布局:與DC到DC電路類似,合理布局USB的地線和電源線,并盡量減少它們之間的距離。使用短而粗的地線和電源線,減小回路面積和環(huán)路面積,有助于降低輻射發(fā)射。
· USB濾波器
發(fā)表于 06-14 09:30
PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧
解決EMI問題的方法有很多種?,F(xiàn)代EMI抑制方法包括:EMI抑制涂層,選擇合適的EMI抑制組件和EMI仿真設(shè)計。本文從最基本的
低輻射EMI升壓轉(zhuǎn)換器參考設(shè)計資料下載
電子發(fā)燒友網(wǎng)為你提供低輻射EMI升壓轉(zhuǎn)換器參考設(shè)計資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
發(fā)表于 04-20 08:49
?6次下載
【解決方案】使用展頻技術(shù)降低輻射騷擾
在產(chǎn)品研發(fā)階段,硬件工程師通常會對產(chǎn)品做輻射騷擾測試,在輻射騷擾測試失敗的情況下,可以考慮使用展頻技術(shù)來降低輻射騷擾。結(jié)合ZLG致遠電子的核心板產(chǎn)品,本文將對底板的輻射干擾超標提供一些
【解決方案】使用展頻技術(shù)降低輻射騷擾
在產(chǎn)品研發(fā)階段,硬件工程師通常會對產(chǎn)品做輻射騷擾測試,在輻射騷擾測試失敗的情況下,可以考慮使用展頻技術(shù)來降低輻射騷擾。結(jié)合ZLG致遠電子的核心板產(chǎn)品,本文將對底板的輻射干擾超標提供一些
如何利用PCB分層堆疊控制EMI輻射?
如何利用PCB分層堆疊控制EMI輻射? EMI輻射對于電子設(shè)備的正常工作可能會造成干擾,甚至會導致設(shè)備的損壞。而
評論