0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么時候需要注意信號完整性問題

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-09 16:14 ? 次閱讀

本文主要介紹信號完整性是什么,信號完整性包括哪些內(nèi)容,什么時候需要注意信號完整性問題?

信號完整性是指高速產(chǎn)品設(shè)計中由互連線引起的所有問題。包括以下幾部分:

時序

噪聲

電磁干擾(EMI)

數(shù)據(jù)采樣過程通常是由時鐘信號的上升或者下降沿來觸發(fā)的。數(shù)據(jù)必須及時的到達接收端并且在接收器件開始鎖存之前穩(wěn)定為一個非模糊的邏輯狀態(tài)。任何數(shù)據(jù)的延遲或者波形的畸變將導致數(shù)據(jù)傳輸?shù)氖?。時序是高速系統(tǒng)的一切,信號時序取決于信號傳播的物理長度引起的延遲,同時取決于抵達閥值時波形的形狀。信號波形畸變的原因可能有很多的原因。主要的包括建立時間Tsu、保持時間Th、輸出延時Tco、電路的線延遲Tdelay、時鐘延時Tpd等。

100056152-109930-1.png

噪聲問題具體來說有很多種形式,例如:振鈴、反射、近端串擾、開關(guān)噪聲、非單調(diào)性、地彈,電源反彈、衰減、容性負載、靈敏度、有損線等等。

100056152-109931-2.png

與噪聲有關(guān)的問題都可以從以下四個方面考慮:

單一網(wǎng)絡信號的完整性:在一個信號的信號路徑和返回路徑上由于阻抗突變引起的反射與失真。

兩個或多個網(wǎng)絡的串擾:多個信號通路之間耦合的互電容、互電感。

電源和地分配中的軌道塌陷:電源和地網(wǎng)絡中的阻抗壓降。

來自整個系統(tǒng)的電磁干擾輻射:來自元件、系統(tǒng)、外界的電磁干擾。

針對第一種情況,由于互聯(lián)線的阻抗發(fā)生變化,導致反射和失真(包括阻抗突變、反射、振鈴、ISI、時序等),解決的方法是:

使用均勻傳輸線;

進行阻抗匹配。

針對第二種情況,由于兩個互連網(wǎng)絡之間的互容和互感引起容性耦合和感性耦合,而其中感性耦合占主導作用,對于感性耦合主導的噪聲,我們常常把這種串擾歸為開關(guān)噪聲、△I噪聲、dI-dt噪聲、地彈、同步開關(guān)噪聲(SSN)、同步開關(guān)輸出噪聲(SSO減小信號之間的串擾的方法如下:

采用介電質(zhì)常數(shù)比較小的材料;

減小互連線的長度,互連線越長,串擾越嚴重;

增加線之間的距離。

只要存在兩個電路,就會由于互容,一個電路的電壓產(chǎn)生電場,影響另一個電路;只要存在兩個電流回路,就會有互感,一個回路的電流產(chǎn)生磁場,影響另一個回路。

針對第三種情況,由于電壓越來越低,功耗越來越大,電源噪聲容限越來越小。因此在設(shè)計時要求電源阻抗低,地阻抗低,電源和地之間的阻抗低!所謂的低阻抗,在低頻時取決于電源線的電感,中頻時取決于板級的旁路電容,高頻時取決于片內(nèi)的分布電容陣列。具體的方法是:

相鄰電源和地分配層平面的的介質(zhì)應該盡可能的薄,以使它們緊緊地靠近;

低電感的去耦電容;

封裝時安排多個很短的電源和地引腳;

片內(nèi)加去耦電容。

針對第四種情況,電磁干擾問題有三個方面:噪聲源、傳播路徑和天線。電磁干擾的強度和頻率正相關(guān),對于共模信號,電磁干擾強度和頻率成正比。對于差模信號,電磁干擾強度和頻率的平方成正比。

產(chǎn)生輻射的電壓源大多數(shù)來自電源分配網(wǎng)絡(由于PDN是電路板上最大的導體,因此也是最容易發(fā)射及接收噪聲),因此減少軌道塌陷也能降低輻射。解決的方法從如下三個方面入手:

首先從電路設(shè)計的角度解決;

其次從接口濾波的角度阻隔;

最后才從屏蔽的角度規(guī)避。

以上就是針對信號完整性的一個簡單的介紹,詳細的內(nèi)容以及分類方法各不相同,但具體問題的解決方法大都是相通的。

審核編輯:何安
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1391

    瀏覽量

    95349
收藏 人收藏

    評論

    相關(guān)推薦

    高速電路設(shè)計與信號完整性分析

    隨著電子系統(tǒng)和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢發(fā)展,電路中的信號完整性問題日益嚴重。信號失真、定時錯誤和不正確的數(shù)據(jù)傳輸?shù)葐栴}的出現(xiàn)給系統(tǒng)硬件設(shè)計帶來了很大的挑戰(zhàn)。高速電路
    發(fā)表于 09-25 14:46 ?0次下載

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?3次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載

    高速PCB的信號和電源完整性問題研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號和電源完整性問題研究.pdf》資料免費下載
    發(fā)表于 09-19 17:38 ?0次下載

    信號完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?27次下載

    信號完整性與電源完整性-信號的串擾

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號的串擾.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?0次下載

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)中,信號完整性(Signal Integrity, SI)是一個至關(guān)重要的概念。它涉及信號在傳輸過程中的質(zhì)量保持,對于確保系統(tǒng)性能和穩(wěn)定性具有決定性的影響。本文將從
    的頭像 發(fā)表于 05-28 14:30 ?1022次閱讀

    FPGA的sata接口設(shè)計時需要注意哪些問題

    。 信號完整性 : SATA接口使用差分信號傳輸,對信號完整性要求較高。在PCB設(shè)計時,需要注意
    發(fā)表于 05-27 16:20

    保障信號完整性的設(shè)計策略剖析

    信號完整性—系統(tǒng)化設(shè)計方法及案例分析■無論高速板還是低速板或多或少都會涉及信號完整性問題。仿真或者guideline的確可以解決部分問題,但無法覆蓋全部風險點,對高危風險點失去控制經(jīng)常
    的頭像 發(fā)表于 05-13 17:22 ?426次閱讀
    保障<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的設(shè)計策略剖析

    高速PCB設(shè)計,信號完整性問題你一定要清楚!

    的布局、高速信號的布線等因素,都會引起信號完整性問題,導致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。 PCB信號完整性問題 良好的
    的頭像 發(fā)表于 04-07 16:58 ?477次閱讀

    電源完整性問題是指什么?電源完整性分析

    電源的作用是為系統(tǒng)提供穩(wěn)定的電壓及電流。電源完整性問題是指電源的電壓、紋波及噪聲不滿足系統(tǒng)的工作要求,通過合理的電源供電網(wǎng)絡設(shè)計可以減小電源塌陷等電源完整性問題,提高系統(tǒng)的穩(wěn)定性。
    的頭像 發(fā)表于 02-22 10:09 ?6314次閱讀
    電源<b class='flag-5'>完整性問題</b>是指什么?電源<b class='flag-5'>完整性</b>分析

    分析高速PCB設(shè)計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質(zhì)量。信號完整性差不
    發(fā)表于 01-11 15:31 ?783次閱讀

    使用LTspice解決信號完整性問題

    在“如何使用LTspice獲得出色的EMC仿真結(jié)果"系列文章的第1分部中,我們介紹了針對電源器件、傳導輻射和抗擾度的LTspice仿真工具。在第2部分中,我們將介紹LTspice和C程序的組合,旨在幫助設(shè)計人員了解和改善有線網(wǎng)絡信號完整性
    的頭像 發(fā)表于 12-15 12:30 ?2097次閱讀
    使用LTspice解決<b class='flag-5'>信號</b><b class='flag-5'>完整性問題</b>

    在高速設(shè)計中,如何解決信號完整性問題

    導致信號失真、時序錯誤、帶寬衰減等問題,從而影響整個系統(tǒng)的可靠性和性能。為了解決信號完整性問題,以下是一些必要的措施和方法。 首先,正確的信號完整性
    的頭像 發(fā)表于 11-24 14:32 ?615次閱讀