0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

淺述PCB設計中關鍵技術——信號完整性(SI)

h1654155971.8456 ? 來源:博客園 ? 作者:raymon_tec ? 2021-07-27 10:10 ? 次閱讀

之前在設計板卡時,只是聽過相關的概念,但是未真正去研究關于SI相關的知識。將之前看過的一些資料整理如下:

1

信號完整性分析

與SI有關的因素:反射,串擾,輻射。反射是由于傳輸路徑上的阻抗不匹配導致;串擾是由于線間距導致;輻射則與高速器件本身以及PCB設計有關。

傳輸線判斷

先解釋一下什么是高速電路:信號的最高頻率成分是取決于有效頻率,而不是周期頻率。

高速電路的定義是根據(jù)信號的有效頻率來計算的,在現(xiàn)實世界中,任何信號都是由多個頻率分量的正弦波疊加而成的。定義各正弦波分量的幅值為VN,則VN = 2 / (3.14 x N),可見各級諧波分量的幅值與頻率成反比。

現(xiàn)實信號,隨著頻率的升高,其各級諧波分量的幅值比理想方波中相同頻率正弦波分量的幅值下降的更快,直到某級諧波分量。

其幅值下降到理想方波中對應分量的70%(即功率下降到50%),定義該諧波分量的頻率為信號的有效頻率,其計算公式為:Fknee = 0.5 / Tr(10% ~ 90%),其中Tr(10% ~ 90%)為信號上升沿部分的10%~90%,一般在數(shù)據(jù)手冊中都會給出相應的時間(如圖中所示的t3)。

2dcc1b70-e3e0-11eb-a97a-12bb97331649.jpg

某手冊輸出信號上升時間

利用判斷高速信號的公式,所以對于高速和低速的區(qū)分,需要考慮信號頻率和傳輸路徑長度。

判斷步驟:

1)獲得信號的有效頻率Fknee 和走線長度 L;

2)利用Fknee 計算出信號的有效波長λknee,,即λknee = C /Fknee ;

3)判斷L與1/6 x λknee之間的關系,若L 》 1/6 x λknee,則信號為高速信號,反之為 低速信號;

其中λknee = C / Fknee;其中C是比光速略低的速度,F(xiàn)knee = 0.5 / Tr(10% ~ 90%),還需注意的是,若是對于百兆頻率的信號,若是沒有現(xiàn)成的板子,可以對有效頻率Fknee進行估算, Fknee 約為 7倍的Fclock(信號的周期)。

若L 》 1/6 x λknee,則視為傳輸線,傳輸線必須考慮在傳輸過程中可能由于阻抗不匹配導致信號的反射問題。

反射公式

信號的反射ρ = (Z2 -Z1)/(Z2 +Z1)

其中Z2 為反射點之后的線路阻抗;Z1為反射之前的線路阻抗。

ρ 的可能存在值±1,0,當為0時全部吸收,當為±1時則發(fā)生反射。信號的反射由始端、傳輸路徑、終端阻抗的不匹配導致。

降低反射方法

為了盡可能降低信號的反射,那么需要Z2 和Z1盡可能相近。有幾種方法進行阻抗匹配:發(fā)送端串聯(lián)匹配,接收端并聯(lián)匹配,接收端分壓匹配,接收端阻容并聯(lián)匹配,接收端二極管并聯(lián)匹配。

2de6c2fe-e3e0-11eb-a97a-12bb97331649.png

3)接收端分壓匹配

4)接收端阻容并聯(lián)匹配

優(yōu)點:功耗較小;

缺點:存在接收端高低電平不匹配情況,由于電容的存在,會使信號的邊沿變化變緩。

2

信號回路

2e7d5f70-e3e0-11eb-a97a-12bb97331649.png

信號回路主要包括兩個路徑,一個是驅動路徑,一個是回路路徑。在發(fā)送端、傳輸路徑、接收端測得的信號電平,實質(zhì)上是該信號在驅動路徑和返回路徑上對應位置的電壓值,這兩條路徑都非常重要。

要提供完整的回流路徑,需要注意以下幾點:

1、信號換層時,最好不要改變參考層,若信號的換層時從信號層1換到信號層。參考層都是底層1,在這種情況下,返回路徑無需換層,即信號的換層對其反回路徑無影響。

2、信號換層時,最好不改變參考層的網(wǎng)絡屬性。也就是信號1開始的參考層是電源層1/地層1,經(jīng)過換層之后,信號1的參考層是電源層2/地層2,其參考層的網(wǎng)絡屬性未變,都是GND或電源屬性,可利用附近的GND或者電源過孔實現(xiàn)反回路徑的通路。

這里在高速情況下,過孔的容抗和感抗也是不能忽略的,這種情況下,盡量減小過孔,減小過孔本身產(chǎn)生的阻抗變化影響,減小對信號回流路徑的影響。

3、信號換層時,最好在信號過孔附近增加一個與參考層同屬性的過孔。

4、若換層前后,兩層參考層的網(wǎng)路屬性不同,要求兩參考層相距較近,減小層間阻抗和返回路徑上的壓降。

5、當換層的信號較密集時,附近的地或者電源過孔之間應保持一定距離,換層信號很多時,需要多打幾個對地或者對電源的過孔。

3

串擾

解決串擾的辦法是,高速信號,時鐘信號,其他數(shù)據(jù)信號等,間距滿足3W原則。

2e94c930-e3e0-11eb-a97a-12bb97331649.png

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4296

    文章

    22783

    瀏覽量

    393462

原文標題:PCB設計中越早解決效率越高的關鍵——信號完整性(SI)

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速電路信號完整性和電源完整性研究

    高速電路信號完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?0次下載

    高速PCB信號完整性分析及應用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
    發(fā)表于 09-21 14:14 ?1次下載

    高速PCB信號完整性分析及硬件系統(tǒng)設計的應用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及硬件系統(tǒng)設計的應用.pdf》資料免費下載
    發(fā)表于 09-21 14:11 ?2次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB信號完整性、電源完整性和電磁兼容研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發(fā)表于 09-19 17:37 ?0次下載

    信號完整性設計落到實處

    ses信號完整性SI)和電源完整性(PI)是PCB設計關鍵,無論板速如何。仿真和指導原則雖有
    的頭像 發(fā)表于 08-30 12:29 ?144次閱讀
    把<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設計落到實處

    信號完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?17次下載

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)信號完整性(Signal Integrity, SI)是一個至關重要的概念。它涉及信號在傳輸過程
    的頭像 發(fā)表于 05-28 14:30 ?665次閱讀

    高速PCB設計,信號完整性問題你一定要清楚!

    隨著集成電路輸出開關速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設計 必須關心的問題之一。元器件和
    的頭像 發(fā)表于 04-07 16:58 ?393次閱讀

    構建系統(tǒng)思維:信號完整性,看這一篇就夠了!

    努力,若不符合總線協(xié)議的要求,便失去了意義。因此,深入理解總線協(xié)議是每位信號完整性工程師的必備素質(zhì),它指引著工程師確保信號在傳輸過程完整性
    發(fā)表于 03-05 17:16

    分析高速PCB設計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質(zhì)量。信號
    發(fā)表于 01-11 15:31 ?599次閱讀

    分析高速數(shù)字PCB設計信號完整性解決方法

    PCB信號速度高、端接元件的布局不正確或高速信號的錯誤布線都會引起信號完整性問題,從而可能使系統(tǒng)輸出不正確的數(shù)據(jù)、電路工作不正常甚至完全不
    發(fā)表于 01-11 15:28 ?357次閱讀
    分析高速數(shù)字<b class='flag-5'>PCB設計</b><b class='flag-5'>信號</b><b class='flag-5'>完整性</b>解決方法

    PCB設計信號完整性問題

    信號傳輸并非嚴格針對網(wǎng)絡設計師,您的PCB設計可能會遇到相同類型的問題。由于您無需費力地擺弄耳朵,因此防止電源完整性信號完整性問題對于您的
    的頭像 發(fā)表于 11-08 17:25 ?631次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>問題

    什么是信號完整性SI?信號完整性設計的難點

    信號完整性(Signal Integrity,SI)是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時間內(nèi),信號能不失真地從源端傳輸?shù)浇邮斩?,我們就稱
    的頭像 發(fā)表于 09-28 11:27 ?1887次閱讀
    什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>SI</b>?<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設計的難點