0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

楷登電子通過N3和N4 工藝的定制化/模擬工具套件認證

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-10-26 14:44 ? 次閱讀

Cadence 和 TSMC 聯(lián)手進行 N3 和 N4 工藝技術(shù)合作, 加速賦能移動、人工智能和超大規(guī)模計算創(chuàng)新

雙方共同客戶現(xiàn)可廣泛使用已經(jīng)認證的 N3 和 N4 流程 PDK 進行設(shè)計

完整、集成化的 RTL-to-GDS 流程,面向 N3 和 N4 工藝技術(shù),旨在達成最佳 PPA 目標

中國上海,楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其數(shù)字和定制/模擬流程已獲得 TSMC N3 和 N4 工藝技術(shù)認證,支持最新的設(shè)計規(guī)則手冊(DRM)。通過持續(xù)合作,Cadence 和 TSMC 發(fā)布了 TSMC N3 和 N4工藝相應(yīng)的工藝設(shè)計套件(PDK),以加速移動、人工智能和超大規(guī)模計算應(yīng)用的創(chuàng)新。此外,兩家公司的共同客戶已經(jīng)成功流片,驗證了 Cadence 流程和 TSMC 工藝技術(shù)所帶來的優(yōu)勢。

Cadence 數(shù)字和定制/模擬先進工藝節(jié)點解決方案支持 Cadence 智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,旨在系統(tǒng)級芯片(SoC)上實現(xiàn)卓越設(shè)計,如需了解更多信息,請訪問:

N3 和 N4 工藝的數(shù)字流程認證

Cadence 與 TSMC 密切合作,為 TSMC 先進的 N3 和 N4 工藝技術(shù)優(yōu)化數(shù)字流程,以幫助客戶實現(xiàn)功耗、性能和面積(PPA)目標并加快產(chǎn)品上市。完整、集成的 RTL 到 GDS 流程包括 CadenceInnovus Implementation System 設(shè)計實現(xiàn)系統(tǒng)、Liberate Characterization Solution、Quantus Extrction Solution 寄生提取解決方案、Quantus Field Solver、Tempus Timing Sighoff Solution 時序簽核解決方案和 ECO Option,以及 Voltus IC Power Integrity Solution。此外,Cadence Genus Synthesis Solution 綜合解決方案和預(yù)測性的 iSpatial 技術(shù)也可用于 N3 和 N4 工藝技術(shù)。

該數(shù)字全流程使客戶能夠成功地基于 TSMC 的 N3 和 N4 工藝進行設(shè)計,其中包括:

高效處理大型設(shè)計庫

在多種單元高度、閾值電壓和驅(qū)動強度中,Cadence 流程有效地處理這些大型庫,確保日益復(fù)雜的設(shè)計能夠?qū)崿F(xiàn)最佳運行時間。

時序分析準確度

N3 技術(shù)需要在庫單元表征和靜態(tài)時序分析(STA)期間有額外的準確性。Cadence 流程經(jīng)過了加強改進,可以解決所有 N3 時序表征和簽核的要求。

準確的電源簽核

增加了對 N3 工藝要求的精確漏電計算和新 N3 單元的靜態(tài)功耗計算的支持。N3 功耗計算的準確度包括不同的功耗成份,例如開關(guān)功耗、內(nèi)部功耗和泄漏功耗,已經(jīng)在多個工作工藝環(huán)境、溫度和電壓下得到驗證。Cadence 流程符合所有 N3 電源簽核的要求。

N3 和 N4 工藝的定制化/模擬工具套件認證

Cadence 持續(xù)與 TSMC 工程師的長期合作,提供全面的定制 IC、模擬、EM-IR 和混合信號設(shè)計解決方案,以解決在 TSMC N3 和 N4 工藝中,設(shè)計定制和模擬 IP 時遇到的挑戰(zhàn)和復(fù)雜問題。通過這次合作,Cadence Virtuoso Design Platform、Spectre Simulation Platform 和 Voltus-Fi Custom Power Integrity Solution 已經(jīng)達到了最新的 TSMC N3 和 N4 工藝的 PDK 要求。

N3 和 N4 工藝技術(shù)的定制 IC 設(shè)計流程包括以下設(shè)計解決方案:

Spectre Simulation Platform

提供全面的時域和頻域分析能力,包括交流、直流和瞬態(tài)仿真,重點是利用 Voltus-Fi Custom Power Integrity Solution 管理大型器件和互連寄生網(wǎng)絡(luò)、諧波平衡、噪聲分析和 EM-IR。

Virtuoso Schematic Editor

提供設(shè)計捕捉,并驅(qū)動 Virtuoso Layout Suite,實現(xiàn)原理圖驅(qū)動的版圖設(shè)計。

Virtuoso ADE Suite

與 Spectre X Simulator 集成,有效的管理環(huán)境仿真、統(tǒng)計分析、設(shè)計中心化和電路優(yōu)化。

Virtuoso Layout Suite EXL

為高效的版圖實現(xiàn)提供了先進的版圖環(huán)境,利用交互式的、輔助的性能,提升了獨特的基于行的實現(xiàn)方法,用于布局、布線、Filler 和 Dummy 的插入。

混合信號實現(xiàn)流程

在 Virtuoso Design Platform 和 Innovus Implementation System 之間緊密集成,通過一個共同的混合信號開放數(shù)據(jù)庫,為混合信號設(shè)計提供更強大的實現(xiàn)方法學(xué),提高工程生產(chǎn)力。

此外,Virtuoso 和 Spectre 平臺均已獲得 TSMC N3 和 N4 工藝技術(shù)的認證。

“通過與 Cadence 的持續(xù)合作,我們的客戶能夠利用經(jīng)認證的流程為我們先進的 N3 和 N4 工藝技術(shù)提高生產(chǎn)力?!盩SMC 設(shè)計基礎(chǔ)管理副總裁 Suk Lee 說,“TSMC 和 Cadence 的共同努力,將幫助新一代移動、人工智能和超大規(guī)模計算應(yīng)用的客戶,輕松地實現(xiàn) PPA 目標并快速將差異化產(chǎn)品推向市場?!?/p>

“通過與 TSMC 的緊密合作,利用 TSMC 的 N3 和 N4 工藝技術(shù)以及我們的數(shù)字工具流程和定制/模擬流程方案,我們的客戶可以獲得最先進的技術(shù)和能力,打造極具競爭力的設(shè)計?!盋adence 公司資深副總裁兼數(shù)字與簽核事業(yè)部總經(jīng)理滕晉慶 Chin-Chi Teng 博士表示,“我們不斷汲取共同客戶的意見,以了解他們的實際設(shè)計要求,他們的反饋使我們能夠相應(yīng)地調(diào)整我們的流程,進而幫助他們實現(xiàn)卓越的系統(tǒng)級芯片設(shè)計?!?/p>

原文標題:Cadence數(shù)字和定制/模擬流程獲TSMC最新N3和N4工藝認證

文章出處:【微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
責任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50212

    瀏覽量

    420949
  • 數(shù)據(jù)庫
    +關(guān)注

    關(guān)注

    7

    文章

    3752

    瀏覽量

    64233
  • 人工智能
    +關(guān)注

    關(guān)注

    1789

    文章

    46659

    瀏覽量

    237093
收藏 人收藏

    評論

    相關(guān)推薦

    單端正激式變換器為什么要N3線圈?

    單端正激式變換器是一種常見的直流-直流變換器,廣泛應(yīng)用于電源轉(zhuǎn)換、電池充電、LED照明等領(lǐng)域。在單端正激式變換器中,N3線圈是一個重要的組成部分,它對變換器的性能和穩(wěn)定性起著關(guān)鍵作用。本文將介紹單
    的頭像 發(fā)表于 08-02 14:56 ?288次閱讀

    概倫電子NanoSpice通過三星代工廠3/4nm工藝技術(shù)認證

    概倫電子(股票代碼:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm工藝技術(shù)
    的頭像 發(fā)表于 06-26 09:49 ?570次閱讀

    臺積電N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負

    N3E工藝的批量生產(chǎn)預(yù)期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當。臺積電對N3E的良率評價頗高,目前僅有的采用
    的頭像 發(fā)表于 05-17 09:17 ?837次閱讀

    新思科技物理驗證解決方案已獲得臺積公司N3P和N2工藝技術(shù)認證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計流程能夠針對臺積公司N3/N3P和N2工藝
    的頭像 發(fā)表于 05-14 10:36 ?397次閱讀
    新思科技物理驗證解決方案已獲得臺積公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N</b>2<b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>認證</b>

    新思科技面向臺積公司先進工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計流程能夠針對臺積公司N3/N3P和N2工藝,助力實現(xiàn)芯片設(shè)計成功,
    發(fā)表于 05-11 11:03 ?419次閱讀
    新思科技面向臺積公司先進<b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    臺積電升級4nm N4C工藝,優(yōu)化能效與降低成本

    在近日舉辦的 2024 年北美技術(shù)研討會上,業(yè)務(wù)發(fā)展副總裁張凱文發(fā)表講話稱:“盡管我們的 5nm 和 4nm 工藝尚未完全成熟,但從 N5 到 N4 的光學(xué)微縮密度已提升
    的頭像 發(fā)表于 04-26 14:35 ?952次閱讀

    臺積電2023年報:先進制程與先進封裝業(yè)務(wù)成績

    據(jù)悉,臺積電近期發(fā)布的2023年報詳述其先進制程與先進封裝業(yè)務(wù)進展,包括N2、N3、N4、N5、N6e等
    的頭像 發(fā)表于 04-25 15:54 ?596次閱讀

    Arm新Arm Neoverse計算子系統(tǒng)(CSS):Arm Neoverse CSS V3和Arm Neoverse CSS N3

    Neoverse計算子系統(tǒng)(CSS)包括Arm Neoverse CSS V3和Arm Neoverse CSS N3。 Arm推出Neoverse CSS N3和V3 Arm Ne
    的頭像 發(fā)表于 04-24 17:53 ?952次閱讀
    Arm新Arm Neoverse計算子系統(tǒng)(CSS):Arm Neoverse CSS V<b class='flag-5'>3</b>和Arm Neoverse CSS <b class='flag-5'>N3</b>

    stm32 gpio直接驅(qū)動數(shù)碼管做動態(tài)掃描沒有反應(yīng)是哪里的問題?

    ); void Seg_DynamicScan(uint8_t n1,uint8_t n2,uint8_t n3,uint8_t n4); int main(void) { uin
    發(fā)表于 03-27 08:09

    電子Cadence推出業(yè)界首個全面的AI驅(qū)動數(shù)字孿生解決方案

    中國上海,2024 年 3 月 22 日——電子(美國 Cadence 公司,NASDAQ:CDNS)推出業(yè)界首個全面的 AI 驅(qū)動數(shù)字孿生解決方案,旨在促進數(shù)據(jù)中心的可持續(xù)發(fā)展及
    的頭像 發(fā)表于 03-22 11:38 ?670次閱讀

    Cadence數(shù)字和定制/模擬流程通過Intel 18A工藝技術(shù)認證

    Cadence近日宣布,其數(shù)字和定制/模擬流程在Intel的18A工藝技術(shù)上成功通過認證。這一里程碑式的成就意味著Cadence的設(shè)計IP將
    的頭像 發(fā)表于 02-27 14:02 ?556次閱讀

    Arm發(fā)布Neoverse V3N3 CPU內(nèi)核

    在計算市場持續(xù)迎來變革的背景下,Arm公司發(fā)布了其最新一代Neoverse CPU內(nèi)核設(shè)計,分別為Neoverse V3(代號Poseidon)和N3(代號Hermes),兩款內(nèi)核將為服務(wù)器、云計算和基礎(chǔ)設(shè)施領(lǐng)域帶來更大規(guī)模和更快速度的計算能力。
    的頭像 發(fā)表于 02-27 09:27 ?863次閱讀
    Arm發(fā)布Neoverse V<b class='flag-5'>3</b>和<b class='flag-5'>N3</b> CPU內(nèi)核

    Imec推出首款針對N2節(jié)點的設(shè)計探路工藝設(shè)計套件

    開放式工藝設(shè)計套件 (PDK),并通過EUROPRACTICE提供的相應(yīng)培訓(xùn)計劃 。PDK將支持IMEC N2技術(shù)中的虛擬數(shù)字設(shè)計,包括背面供電網(wǎng)絡(luò)。PDK將嵌入EDA
    的頭像 發(fā)表于 02-22 18:24 ?961次閱讀

    OPPO Find N3體驗報告:輕薄折疊大屏,非凡旗艦影像

    性能與優(yōu)秀設(shè)計的同時,還帶來了不妥協(xié)的旗艦影像配置。OPPO Find N3的實際表現(xiàn)究竟如何,本期體驗報告就讓我們一起來展開說說。 精致輕薄,質(zhì)感通透 OPPO在折疊屏輕薄設(shè)計方面一直可圈可點,此次OPPO Find N3
    的頭像 發(fā)表于 12-23 20:25 ?824次閱讀
    OPPO Find <b class='flag-5'>N3</b>體驗報告:輕薄折疊大屏,非凡旗艦影像

    Cadence EMX 3D Planar Solver 通過 Samsung Foundry 8nm LPP 工藝技術(shù)認證

    標準 中國上海?,2023 年 11 月 15 日——電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence ?EMX ?3D Planar Solve
    的頭像 發(fā)表于 11-15 15:55 ?905次閱讀
    Cadence EMX <b class='flag-5'>3</b>D Planar Solver <b class='flag-5'>通過</b> Samsung Foundry 8nm LPP <b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>認證</b>