0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速112G SerDes技術(shù)的市場(chǎng)趨勢(shì)與設(shè)計(jì)挑戰(zhàn)

Cadence楷登 ? 來(lái)源:Cadence blog ? 作者: Vinod Khera ? 2022-07-14 09:14 ? 次閱讀

移動(dòng)數(shù)據(jù)的迅速攀升,蓬勃發(fā)展的人工智能機(jī)器學(xué)習(xí)AI / ML)應(yīng)用,和 5G 通信對(duì)帶寬前所未有的需求對(duì)現(xiàn)有云數(shù)據(jù)中心的服務(wù)器、存儲(chǔ)和網(wǎng)絡(luò)架構(gòu)形成了巨大壓力。這些頗具挑戰(zhàn)性的應(yīng)用需要高 I / O 帶寬和低延遲通信的支持。

由于超大規(guī)模數(shù)據(jù)中心需要 12.8Tbps 甚至更高的網(wǎng)絡(luò)交換帶寬,ASICs 和 SoC 對(duì) 112G SerDes IP 的需求也應(yīng)運(yùn)而生。Cadence 的 112G SerDes 技術(shù)具有卓越的長(zhǎng)距性能、優(yōu)秀的設(shè)計(jì)裕度、優(yōu)化的功耗和面積,是下一代云網(wǎng)絡(luò)、AI / ML 和 5G 無(wú)線應(yīng)用的理想選擇。

SerDes PHY IP 支持 PAM4 和 NRZ 信號(hào)調(diào)制,以及從 1G 到 112G 的數(shù)據(jù)傳輸速率,采用業(yè)界領(lǐng)先的模擬-數(shù)字轉(zhuǎn)換器ADC),時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)和數(shù)字信號(hào)處理(DSP)技術(shù),可支持 40dB 以上的通道。該技術(shù)可實(shí)現(xiàn)背板、直連電纜(DAC)、芯片到芯片、以及芯片到模組間的高速數(shù)據(jù)傳輸,實(shí)現(xiàn)高性能計(jì)算(HPC)SoC。采用了 7nm 制程工藝的 Cadence 112Gbps 多速率 PAM4 SerDes IP 助力達(dá)成業(yè)界領(lǐng)先的功耗、性能和面積(PPA)目標(biāo),面向下一代云端架構(gòu)和電信數(shù)據(jù)中心打造高端口密度的網(wǎng)絡(luò)產(chǎn)品

高速 SerDes 的市場(chǎng)趨勢(shì)

56G / 112G SerDes IP 屬于高速 I / O,支持超大規(guī)模計(jì)算客戶所需的指數(shù)級(jí)流量增長(zhǎng),推動(dòng)制定采用 8 條 112G 鏈路的 800G 標(biāo)準(zhǔn)。業(yè)界龍頭企業(yè)已發(fā)布了 25.6TB 交換機(jī)產(chǎn)品,下一代 51.2TB 產(chǎn)品也即將推出。這些高帶寬交換機(jī)會(huì)使用ASICs,并將 112G PAM4 SerDes 作為基礎(chǔ) IP。支持 51.2TB 交換機(jī)的吞吐量需要大量的 I / O,但將其整合至同一個(gè) SoC 則是一大挑戰(zhàn),在封裝設(shè)計(jì)和功耗管理方面都需要作出突破。

在即將推出的協(xié)同封裝硅片(CPO)解決方案中,裸片和光學(xué)多晶粒被集成到同一個(gè)封裝中,以此避免在 PCB 板上的長(zhǎng)距離布線,并擁有更高的吞吐量。得益于支持多插槽配置和芯片間互聯(lián)的高速 I / O 接口,高帶寬以及低延遲,112G SerDes 的另一個(gè)應(yīng)用場(chǎng)景是 AI / ML SoC。5G 應(yīng)用同樣需要高帶寬,112G SerDes 也是理想的選擇。

挑戰(zhàn)

112G SerDes 技術(shù)可以滿足數(shù)據(jù)密集型應(yīng)用對(duì)高速互聯(lián)的需求。但是,長(zhǎng)距離連接需要更先進(jìn)的服務(wù)器和網(wǎng)絡(luò)設(shè)備,其設(shè)計(jì)本身就是巨大的挑戰(zhàn)。由于奈奎斯特頻率的翻倍,112G 系統(tǒng)的通道損失遠(yuǎn)超過 56G 系統(tǒng),解決這一問題需要新的 SerDes 設(shè)計(jì)方法,如圖一所示。

0e65093c-0305-11ed-ba43-dac502259ad0.jpg

由于系統(tǒng)中的設(shè)計(jì)缺陷,112G 的部署也面臨挑戰(zhàn),如圖二所示。SoC 封裝,封裝到母板阻抗失配,前面板和背板的串?dāng)_以及噪聲耦合等設(shè)計(jì)問題均會(huì)對(duì)誤碼率(BER)產(chǎn)生顯著影響。由于更小的 UI 和更低的 SNR,我們?cè)诓捎?112G 數(shù)據(jù)速率的過程中還會(huì)遇到更大的挑戰(zhàn)。

因此,在設(shè)計(jì)階段就確??傮w通道性能滿足 IEEE 標(biāo)準(zhǔn)至關(guān)重要。通道性能不應(yīng)僅依據(jù)插入損耗判斷。IEEE 標(biāo)準(zhǔn)指出,應(yīng)將通道運(yùn)行裕度(COM)作為測(cè)量標(biāo)準(zhǔn)。通過預(yù)先規(guī)定 COM 的最小值,這一標(biāo)準(zhǔn)允許設(shè)計(jì)師在滿足 BER 規(guī)范的前提下自行選擇優(yōu)化信號(hào)缺陷和均衡方案。在包括 RX / TX 規(guī)范、串?dāng)_、抖動(dòng)、碼間干擾(ISI)和噪聲等多維設(shè)計(jì)空間中,優(yōu)秀的設(shè)計(jì)應(yīng)該考慮 COM 的最大值。COM 的目的是用最少的指定 SerDes 對(duì)系統(tǒng)中的通道進(jìn)行表征化,但是 COM 也可以檢查高速串行系統(tǒng)的互操作裕度。根據(jù) IEEE 802.3ck 規(guī)范對(duì) 112G 的規(guī)定,COM 裕度不得小于 3dB。

Cadence 112G SerDes PHY IP

0e79a61c-0305-11ed-ba43-dac502259ad0.jpg

為了補(bǔ)償上述提及的無(wú)法避免的設(shè)計(jì)缺陷和挑戰(zhàn),IP 供應(yīng)商為其 IP 設(shè)計(jì)了更高的裕度。Cadence 112G Extended Long-Reach(ELR)PHY IP 提供額外的性能裕度,通過反射消除和增強(qiáng)的 DSP 來(lái)應(yīng)對(duì)設(shè)計(jì)缺陷。這些增強(qiáng)讓我們?yōu)楦邠p耗和高反射的通道提供更高的裕度。這些對(duì)生產(chǎn)系統(tǒng)行之有效的特性包括:

基于第四代設(shè)計(jì)和優(yōu)化的成熟解決方案

在 Cadence 測(cè)試芯片和客戶產(chǎn)品上經(jīng)過驗(yàn)證的架構(gòu)

超越 IEEE 規(guī)范的性能

編程的反射消除邏輯可有效減少設(shè)計(jì)缺陷,并降低產(chǎn)品生產(chǎn)風(fēng)險(xiǎn),加速上市進(jìn)度

基于固件的調(diào)整,智能功耗優(yōu)化和片上溫度傳感器等內(nèi)置智能工具

關(guān)于 Cadence

Cadence 在計(jì)算軟件領(lǐng)域擁有超過 30 年的專業(yè)經(jīng)驗(yàn),是電子系統(tǒng)設(shè)計(jì)產(chǎn)業(yè)的關(guān)鍵領(lǐng)導(dǎo)者。基于公司的智能系統(tǒng)設(shè)計(jì)戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計(jì)從概念成為現(xiàn)實(shí)。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計(jì)算、5G 通訊、汽車、移動(dòng)設(shè)備、航空、消費(fèi)電子工業(yè)和醫(yī)療等最具活力的應(yīng)用市場(chǎng)交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)八年名列美國(guó)財(cái)富雜志評(píng)選的 100 家最適合工作的公司。如需了解更多信息,請(qǐng)?jiān)L問公司網(wǎng)站 cadence.com。

2022 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊(cè)商標(biāo)。所有其他標(biāo)識(shí)均為其各自所有者的資產(chǎn)。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    912

    瀏覽量

    141798
  • 服務(wù)器
    +關(guān)注

    關(guān)注

    12

    文章

    8979

    瀏覽量

    85100
  • SerDes
    +關(guān)注

    關(guān)注

    6

    文章

    197

    瀏覽量

    34821

原文標(biāo)題:高速 112G 設(shè)計(jì)和通道運(yùn)行裕度

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    dp接口的市場(chǎng)趨勢(shì)分析

    DP接口,即DisplayPort接口,是一種數(shù)字顯示接口標(biāo)準(zhǔn),主要用于連接顯示器和視頻源,如電腦、游戲機(jī)等。隨著科技的發(fā)展和消費(fèi)者需求的多樣化,DP接口的市場(chǎng)趨勢(shì)也在不斷變化。 技術(shù)發(fā)展 高分辨率
    的頭像 發(fā)表于 10-30 14:05 ?189次閱讀

    物聯(lián)網(wǎng)設(shè)備的市場(chǎng)趨勢(shì)

    物聯(lián)網(wǎng)(IoT)技術(shù)的發(fā)展正在改變我們的生活方式和工作方式。隨著技術(shù)的不斷進(jìn)步和創(chuàng)新,物聯(lián)網(wǎng)設(shè)備市場(chǎng)呈現(xiàn)出快速增長(zhǎng)的趨勢(shì)。 技術(shù)發(fā)展 5
    的頭像 發(fā)表于 10-29 10:31 ?225次閱讀

    RFID手持終端市場(chǎng)趨勢(shì)

    隨著物聯(lián)網(wǎng)(IoT)技術(shù)的快速發(fā)展,RFID(射頻識(shí)別)技術(shù)已成為連接物理世界與數(shù)字世界的重要橋梁。RFID手持終端作為RFID技術(shù)的關(guān)鍵應(yīng)用之一,其市場(chǎng)趨勢(shì)備受關(guān)注。 1.
    的頭像 發(fā)表于 10-29 09:30 ?265次閱讀

    數(shù)字人的市場(chǎng)趨勢(shì)分析

    、客戶服務(wù)等。以下是對(duì)數(shù)字人市場(chǎng)趨勢(shì)的分析: 技術(shù)進(jìn)步推動(dòng)市場(chǎng)增長(zhǎng) 隨著人工智能、機(jī)器學(xué)習(xí)、自然語(yǔ)言處理、3D建模和渲染等技術(shù)的快速發(fā)展,數(shù)字人的創(chuàng)建和交互變得更加真實(shí)和自然。這些
    的頭像 發(fā)表于 10-28 14:46 ?270次閱讀

    MES軟件的市場(chǎng)趨勢(shì)分析

    集成的軟件系統(tǒng),它連接企業(yè)資源規(guī)劃(ERP)系統(tǒng)和車間控制系統(tǒng),實(shí)時(shí)監(jiān)控和控制生產(chǎn)過程。MES的主要功能包括: 生產(chǎn)調(diào)度和排程 實(shí)時(shí)數(shù)據(jù)收集和分析 質(zhì)量控制和追溯 設(shè)備維護(hù)和性能監(jiān)控 物料管理和庫(kù)存控制 能源管理和成本控制 MES軟件市場(chǎng)趨勢(shì) 1.
    的頭像 發(fā)表于 10-27 09:32 ?345次閱讀

    MCU前沿市場(chǎng)趨勢(shì):8位單片機(jī)和32位單片機(jī)

    盡管32位單片機(jī)(MCU)在單片機(jī)開發(fā)中的普及度持續(xù)上升,但最近的MCU市場(chǎng)趨勢(shì)顯示8位單片機(jī)的復(fù)合增長(zhǎng)率接近其32位單片機(jī)的復(fù)合增長(zhǎng)率。 毫無(wú)疑問,嵌入式社區(qū)中32位單片機(jī)(MCU)設(shè)備的普及
    發(fā)表于 09-24 17:47

    電池分選機(jī)的市場(chǎng)趨勢(shì)與機(jī)遇

    的出眾品牌,比斯特分選機(jī)依托其前端的技術(shù)和穩(wěn)定的性能,在市場(chǎng)中占據(jù)了重要的地位。本文將深入分析電池分選機(jī)的市場(chǎng)趨勢(shì)與機(jī)遇,為相關(guān)企業(yè)和投資者提供參考。
    的頭像 發(fā)表于 09-09 16:42 ?282次閱讀
    電池分選機(jī)的<b class='flag-5'>市場(chǎng)趨勢(shì)</b>與機(jī)遇

    TE 112G 產(chǎn)品解決方案,助力“通關(guān)”高速互連挑戰(zhàn)

    作為當(dāng)下數(shù)字化進(jìn)程中的幾股“中堅(jiān)力量”,5G、云計(jì)算、物聯(lián)網(wǎng)、人工智能技術(shù)等正在經(jīng)歷飛速發(fā)展。為了實(shí)現(xiàn)這樣的“加速度”,不斷進(jìn)階的系統(tǒng)帶寬自是必不可少。高速連接產(chǎn)品的市場(chǎng)需求也隨之激增
    發(fā)表于 04-10 14:34 ?249次閱讀
    TE <b class='flag-5'>112G</b> 產(chǎn)品解決方案,助力“通關(guān)”<b class='flag-5'>高速</b>互連<b class='flag-5'>挑戰(zhàn)</b>

    高速板材為什么貴?單看這一點(diǎn)你們就明白了!

    的基頻速率,14GHz可以對(duì)應(yīng)25G的nrz信號(hào),也因?yàn)閷?duì)應(yīng)搭配56G的pam4信號(hào)。而28GHz則對(duì)應(yīng)目前比較top的112G的應(yīng)用了。 如果覺得無(wú)源的損耗也不是很直觀的話,那我們把損耗轉(zhuǎn)化為時(shí)域的眼
    發(fā)表于 04-09 10:43

    AMD硅芯片設(shè)計(jì)中112G PAM4串?dāng)_優(yōu)化分析

    在當(dāng)前高速設(shè)計(jì)中,主流的還是PAM4的設(shè)計(jì),包括當(dāng)前的56G,112G以及接下來(lái)的224G依然還是這樣。突破摩爾定律2.5D和3D芯片的設(shè)計(jì)又給高密度
    發(fā)表于 03-11 14:39 ?912次閱讀
    AMD硅芯片設(shè)計(jì)中<b class='flag-5'>112G</b> PAM4串?dāng)_優(yōu)化分析

    解析耳機(jī)插座連接器:技術(shù)演進(jìn)與市場(chǎng)趨勢(shì)

    耳機(jī)插座連接器是現(xiàn)代電子設(shè)備中不可或缺的一部分,負(fù)責(zé)連接耳機(jī)與設(shè)備,傳遞音頻信號(hào)。通過深入分析耳機(jī)插座連接器的技術(shù)、應(yīng)用及市場(chǎng)趨勢(shì),我們可以更好地理解這一小巧但關(guān)鍵的電子組件。
    的頭像 發(fā)表于 02-02 09:30 ?656次閱讀
    解析耳機(jī)插座連接器:<b class='flag-5'>技術(shù)</b>演進(jìn)與<b class='flag-5'>市場(chǎng)趨勢(shì)</b>

    112G產(chǎn)品解決方案,助力“通關(guān)”高速互連挑戰(zhàn)

    作為當(dāng)下數(shù)字化進(jìn)程中的幾股“中堅(jiān)力量”,5G、云計(jì)算、物聯(lián)網(wǎng)、人工智能技術(shù)等正在經(jīng)歷飛速發(fā)展。為了實(shí)現(xiàn)這樣的“加速度”,不斷進(jìn)階的系統(tǒng)帶寬自是必不可少。高速連接產(chǎn)品的市場(chǎng)需求也隨之激增
    的頭像 發(fā)表于 12-07 06:09 ?602次閱讀

    高速 112G 設(shè)計(jì)和通道運(yùn)行裕度

    高速 112G 設(shè)計(jì)和通道運(yùn)行裕度
    的頭像 發(fā)表于 12-05 14:24 ?615次閱讀
    <b class='flag-5'>高速</b> <b class='flag-5'>112G</b> 設(shè)計(jì)和通道運(yùn)行裕度

    自動(dòng)化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化

    自動(dòng)化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化
    的頭像 發(fā)表于 11-29 15:19 ?990次閱讀
    自動(dòng)化建模和優(yōu)化<b class='flag-5'>112G</b>封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化

    高速互聯(lián)IP企業(yè),晟聯(lián)科完成超億元B輪融資

    晟聯(lián)科是以dsp為基礎(chǔ)的高性能serdes ip及產(chǎn)品解決方案為主的高速網(wǎng)絡(luò)ip企業(yè)。包括PAM4 56G/112Gbps SerDes、P
    的頭像 發(fā)表于 11-14 09:44 ?980次閱讀