0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet仿真面臨的挑戰(zhàn)

芯啟源 ? 來(lái)源:芯啟源 ? 2023-02-01 10:07 ? 次閱讀

Chiplet仿真面臨的挑戰(zhàn)

Chiplet使系統(tǒng)擴(kuò)展超越了摩爾定律的限制。然而,進(jìn)一步的縮放給硅前驗(yàn)證帶來(lái)了巨大的挑戰(zhàn)。24日,芯啟源EDA研發(fā)副總裁Mike Shei,工程及新產(chǎn)品副總裁Mike Li作了主題為"Incubating Chiplet - Challenges and Solution of New Emulators"的主旨演講,并將討論主題帶入次日的"Next Great Breakthrough in Chiplets"專(zhuān)家研討會(huì)。

6b4132f4-a187-11ed-bfe3-dac502259ad0.png

挑戰(zhàn) 1 - 性能和功能

傳統(tǒng)仿真器因集中式routing and clocking,隨著設(shè)計(jì)規(guī)模增加,性能呈指數(shù)級(jí)下降,Chiplet技術(shù)在增加系統(tǒng)復(fù)雜性的同時(shí)加劇了這一挑戰(zhàn);

客戶(hù)實(shí)時(shí)操作系統(tǒng)、人工智能、視頻解碼仿真中,為提高性能,不得不放棄仿真器提供的調(diào)試功能。

挑戰(zhàn) 2 - 超大設(shè)計(jì)規(guī)模

小chiplet組成了大芯片系統(tǒng),總設(shè)計(jì)規(guī)模高達(dá)500億個(gè)晶體管,對(duì)仿真加速器的可擴(kuò)展規(guī)模及FPGA利用率提出了更高要求;

速度為10s, 100s of Tbps的多種chiplet接口。

挑戰(zhàn) 3 -工程效率

合理的編譯時(shí)間和運(yùn)行時(shí)間,與軟件IDE處于同一數(shù)量級(jí);

全局可見(jiàn)性和可控性,內(nèi)置專(zhuān)用邏輯分析儀,觸發(fā)器,斷言,以精確定位波形,用于跨團(tuán)隊(duì)調(diào)試;

挑戰(zhàn) 4 -多個(gè)ChipletVendor的生態(tài)系統(tǒng)

虛擬集成來(lái)自多個(gè)供應(yīng)商的異構(gòu)chiplet設(shè)計(jì),并在一個(gè)開(kāi)放和安全的平臺(tái)上驗(yàn)證它們。

每個(gè)chiplet設(shè)計(jì)都需要有便攜性,且可定義需探測(cè)的信號(hào)

芯啟源Chiplet集成平臺(tái)-MimicPro系列解決方案 01

應(yīng)對(duì) 1 :

MimicPro分布式routing and clocking設(shè)計(jì)

MimicPro的分布式路由和多用戶(hù)時(shí)鐘在跨FPGA設(shè)計(jì)中可以保持較高運(yùn)行頻率;

Chiplet級(jí)別的預(yù)編譯提高了編譯效率及運(yùn)行頻率。

02

應(yīng)對(duì) 2 :

MimicPro高度可擴(kuò)展架構(gòu)

分布式routing,無(wú)系統(tǒng)瓶頸,性能更高;

光纖端口可實(shí)現(xiàn)M32 系統(tǒng)之間的跨機(jī)柜高速互聯(lián);

控制邏輯不消耗FPGA資源,大規(guī)模設(shè)計(jì)中實(shí)際FPGA利用率70%+。

03

應(yīng)對(duì) 3 :

MimicPro豐富的調(diào)試功能

提供真正的HW Trigger-精確定位問(wèn)題的數(shù)量級(jí)較小的波形,波形文件SizeMB vs GB;每張Solo卡搭配16GB DDR,豐富的調(diào)試/探針功能帶來(lái)高的工程效率;

多周期序列捕獲-能夠捕捉精確的快照,以評(píng)估事件的動(dòng)態(tài)流;

從序列驗(yàn)證到斷言加速-完全加速的DV環(huán)境。

6b7893a2-a187-11ed-bfe3-dac502259ad0.png

04

應(yīng)對(duì) 4 :

MimicPro提供中立安全的驗(yàn)證平臺(tái)

6ba99d6c-a187-11ed-bfe3-dac502259ad0.png

RTDB包括bit stream & signaling,硬件配置,探針等信息

RunTime信息可以修改,重新映射,刪除/過(guò)濾,以確保定義的調(diào)試范圍;

信號(hào)披露程度完全由chiplet供應(yīng)商定義。

6bdc2fca-a187-11ed-bfe3-dac502259ad0.png

6bfb2d6c-a187-11ed-bfe3-dac502259ad0.png







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1014

    瀏覽量

    83591
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2685

    瀏覽量

    172733
  • 視頻解碼
    +關(guān)注

    關(guān)注

    1

    文章

    49

    瀏覽量

    18129
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    416

    瀏覽量

    12541

原文標(biāo)題:Chiplet Summit|Chiplet時(shí)代芯啟源的探索之路(一)

文章出處:【微信號(hào):corigine,微信公眾號(hào):芯啟源】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    隨著大型SoC(系統(tǒng)級(jí)芯片)的設(shè)計(jì)復(fù)雜度和制造難度不斷攀升,芯片行業(yè)正面臨前所未有的挑戰(zhàn)。英偉達(dá)公司的Blackwell芯片B200,作為業(yè)界的一個(gè)典型代表,其晶體管數(shù)量相比上一代H100芯片提升
    的頭像 發(fā)表于 10-16 14:08 ?266次閱讀

    IMEC組建汽車(chē)Chiplet聯(lián)盟

    來(lái)源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車(chē)領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車(chē)Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?182次閱讀
    IMEC組建汽車(chē)<b class='flag-5'>Chiplet</b>聯(lián)盟

    國(guó)產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車(chē)”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競(jìng)爭(zhēng)格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,為國(guó)產(chǎn)半導(dǎo)體
    的頭像 發(fā)表于 08-28 10:59 ?680次閱讀
    國(guó)產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b>技術(shù)助力“彎道超車(chē)”!

    西門(mén)子EDA創(chuàng)新解決方案確保Chiplet設(shè)計(jì)的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計(jì))成為了一種新的趨勢(shì)。 ? Chiplet設(shè)計(jì) 帶來(lái)的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計(jì)帶來(lái)了許多優(yōu)勢(shì),同時(shí)也帶來(lái)了眾多新的
    的頭像 發(fā)表于 07-24 17:13 ?502次閱讀

    全光網(wǎng)應(yīng)用面臨挑戰(zhàn)

    盡管全光網(wǎng)絡(luò)具有諸多優(yōu)勢(shì)和廣闊的應(yīng)用前景,但在實(shí)際應(yīng)用中仍然面臨一些挑戰(zhàn),例如: 成本挑戰(zhàn):全光網(wǎng)絡(luò)的建設(shè)和維護(hù)成本相對(duì)較高,包括光纖敷設(shè)、光交換設(shè)備和光傳輸設(shè)備等硬件設(shè)備的采購(gòu)和維護(hù)成本。特別是在
    的頭像 發(fā)表于 05-09 11:03 ?452次閱讀

    Chiplet是否也走上了集成競(jìng)賽的道路?

    Chiplet會(huì)將SoC分解成微小的芯片,各公司已開(kāi)始產(chǎn)生新的想法、工具和“Chiplet平臺(tái)”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?824次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競(jìng)賽的道路?

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專(zhuān)用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過(guò)高速互連方式集成到一個(gè)封裝中,共同實(shí)現(xiàn)全功能的芯片系統(tǒng)。
    的頭像 發(fā)表于 01-25 10:43 ?1867次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Chiplet技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響呢?

    Chiplet,又稱(chēng)芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-23 10:49 ?829次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響呢?

    Chiplet成大芯片設(shè)計(jì)主流方式,開(kāi)啟IP復(fù)用新模式

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)Chiplet又稱(chēng)“小芯片”或“芯粒”,它是將一個(gè)功能豐富且面積較大的芯片裸片(die)拆分成多個(gè)芯粒(chiplet)。Chiplet技術(shù)讓芯片從設(shè)計(jì)之初就按
    的頭像 發(fā)表于 01-12 00:55 ?1965次閱讀

    什么是Chiplet技術(shù)?Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    Chiplet技術(shù)是一種將集成電路設(shè)計(jì)和制造的方法,其中一個(gè)芯片被分割成多個(gè)較小的獨(dú)立單元,這些單元通常被稱(chēng)為“chiplets”。每個(gè)chiplet可以包含特定的功能塊、處理器核心、內(nèi)存單元或其他
    的頭像 發(fā)表于 01-08 09:22 ?4944次閱讀

    Chiplet 互聯(lián):生于挑戰(zhàn),贏于生態(tài)

    12月13日,第七屆中國(guó)系統(tǒng)級(jí)封裝大會(huì)(SiP China 2023)在上海舉辦,奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁祝俊東發(fā)表了《Chiplet和網(wǎng)絡(luò)加速,互連定義計(jì)算時(shí)代的兩大
    的頭像 發(fā)表于 12-19 11:12 ?3620次閱讀
    <b class='flag-5'>Chiplet</b> 互聯(lián):生于<b class='flag-5'>挑戰(zhàn)</b>,贏于生態(tài)

    微波GaN HEMT 技術(shù)面臨挑戰(zhàn)

    報(bào)告內(nèi)容包含: 微帶WBG MMIC工藝 GaN HEMT 結(jié)構(gòu)的生長(zhǎng) GaN HEMT 技術(shù)面臨挑戰(zhàn)
    發(fā)表于 12-14 11:06 ?359次閱讀
    微波GaN HEMT 技術(shù)<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    先進(jìn)封裝 Chiplet 技術(shù)與 AI 芯片發(fā)展

    、主流技術(shù)和應(yīng)用場(chǎng)景,以及面臨挑戰(zhàn)和問(wèn)題。進(jìn)而提出采用Chiplet技術(shù),將不同的功能模塊獨(dú)立集成為獨(dú)立的Chiplet,并融合在一個(gè)AI芯片上,從而實(shí)現(xiàn)更高的計(jì)算能力。該設(shè)計(jì)不僅允
    的頭像 發(fā)表于 12-08 10:28 ?653次閱讀
    先進(jìn)封裝 <b class='flag-5'>Chiplet</b> 技術(shù)與 AI 芯片發(fā)展

    奇異摩爾與潤(rùn)欣科技加深戰(zhàn)略合作開(kāi)創(chuàng)Chiplet及互聯(lián)芯粒未來(lái)

    模式的創(chuàng)新,就多種 Chiplet 互聯(lián)產(chǎn)品和互聯(lián)芯粒的應(yīng)用領(lǐng)域拓展合作空間。 在摩爾定律持續(xù)放緩與最大化計(jì)算資源需求的矛盾下,Chiplet 已成為當(dāng)今克服摩爾定律與硅物理極限挑戰(zhàn)的核心戰(zhàn)術(shù)。
    的頭像 發(fā)表于 11-30 11:06 ?3534次閱讀

    當(dāng)芯片變身 3D系統(tǒng),3D異構(gòu)集成面臨哪些挑戰(zhàn)

    當(dāng)芯片變身 3D 系統(tǒng),3D 異構(gòu)集成面臨哪些挑戰(zhàn)
    的頭像 發(fā)表于 11-24 17:51 ?764次閱讀
    當(dāng)芯片變身 3D系統(tǒng),3D異構(gòu)集成<b class='flag-5'>面臨</b>哪些<b class='flag-5'>挑戰(zhàn)</b>