0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

單電源排序器對負(fù)電壓進(jìn)行排序

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:ADI ? 2023-02-08 10:56 ? 次閱讀

以下應(yīng)用筆記討論如何使用MAX6819/MAX6820電源排序器對正負(fù)電源進(jìn)行排序。

將多個(gè)數(shù)字和模擬功能組合到單個(gè)芯片中的高度集成的系統(tǒng)芯片通常需要多個(gè)電源。電源排序不當(dāng)會(huì)導(dǎo)致器件閂鎖、器件啟動(dòng)不正確或長期可靠性下降。MAX6819/MAX6820為兩個(gè)或多個(gè)電源的排序提供了一種簡單、可靠、緊湊的方式。

遺憾的是,MAX6819/MAX6820為單電源器件,無法對低于器件地電位的電壓進(jìn)行排序。MAX6819/MAX6820使用外部N溝道MOSFET在電路之間切換次級(jí)電源。MOSFET 柵極驅(qū)動(dòng),柵極,擺動(dòng)在 V 之間FCW+ 5.5V 和 GND,因此,在負(fù)電源電壓下,MOSFET 無法關(guān)閉。圖1所示為MAX6819/MAX6820在±5V電源電路中采用的示例。

當(dāng)主電源 (VCC1) 低于切換門限時(shí),柵極被驅(qū)動(dòng)至 GND。 7.5V 齊納二極管 (D1) 不導(dǎo)通,允許電阻 R1 將 MOSFET 的柵極拉至負(fù)電源。這導(dǎo)致VGS = 0,禁用MOSFET。一旦VCC1超過切換門限,GATE就會(huì)驅(qū)動(dòng)高電平。VCC1 = VCC2 = +5V時(shí),VGATE(高電平) = +10.5V。當(dāng)D1兩端的壓降為7.5V時(shí),VG = +3V,提供VGS = +8V。 選擇7.5V齊納二極管是因?yàn)樗峁?V柵極驅(qū)動(dòng),足以將MOSFET上的IR壓降降至最低。通過選擇較低電壓齊納二極管可以進(jìn)一步降低RON,但要注意柵極電流。尺寸為R1,使得產(chǎn)生的VGS不會(huì)導(dǎo)致柵極電流消耗大于5μA。較大的負(fù)載將降低VGATE(HIGH),從而降低器件完全增強(qiáng)MOSFET的能力。

pYYBAGPjEESAK0sjAAAuv6P7qWw543.png

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17486

    瀏覽量

    249164
  • MOSFET
    +關(guān)注

    關(guān)注

    143

    文章

    7039

    瀏覽量

    212483
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA排序-冒泡排序介紹

    排序算法是圖像處理中經(jīng)常使用一種算法,常見的排序算法有插入排序、希爾排序、選擇排序、冒泡排序、歸
    發(fā)表于 07-17 10:12 ?1051次閱讀
    FPGA<b class='flag-5'>排序</b>-冒泡<b class='flag-5'>排序</b>介紹

    Labview 數(shù)組排序無法正常顯示正數(shù)并排序問題

    我用labview從儀器抽取數(shù)值并存入數(shù)組,但在進(jìn)行數(shù)組排序時(shí)發(fā)現(xiàn)只能對其負(fù)數(shù)進(jìn)行排序,而正數(shù)變?yōu)榱?,我自己生成的數(shù)組排序沒問題,請問這是
    發(fā)表于 01-14 21:52

    電源排序得以簡化

    LTC2937 可協(xié)作運(yùn)行,以對一個(gè)系統(tǒng)中多達(dá) 300 個(gè)電源自主排序,進(jìn)行所有操作時(shí)都使用條通信總線?! ⊥ㄟ^ LTC2937 的自主故障響應(yīng)行為以及調(diào)試寄存
    發(fā)表于 11-21 16:18

    四種FPGA 電源排序方案

    引腳。采用復(fù)位 IC 的電源排序解決方案的缺點(diǎn)是其并不實(shí)施斷電排序。方法三:模擬上電 / 斷電排序實(shí)施上電
    發(fā)表于 09-17 14:22

    關(guān)于電源排序的解決方案你了解嗎

    通過遵循推薦的電源序列,可以避免在啟動(dòng)期間吸取過大的電流,這反過來又可防止器件受損。對一個(gè)系統(tǒng)中的電源進(jìn)行排序可采用多種方法來完成。本文將詳細(xì)說明可根據(jù)系統(tǒng)所要求的復(fù)雜程度來實(shí)現(xiàn)的
    發(fā)表于 11-24 06:30

    MAX6876電源跟蹤/排序器用戶指南

    摘要:本應(yīng)用筆記提供了配置MAX6876的入門指南,說明了如何設(shè)置門限、延遲時(shí)間、電流測量及排序/跟蹤次序。 MAX6876的關(guān)鍵特性 可對四路電源電壓進(jìn)
    發(fā)表于 04-23 09:03 ?926次閱讀
    MAX6876<b class='flag-5'>電源</b>跟蹤/<b class='flag-5'>排序</b>器用戶指南

    高可靠系統(tǒng)的電源電壓監(jiān)控和排序

    摘要:該應(yīng)用筆記說明高可靠系統(tǒng)中合理監(jiān)控電源電壓電源排序的必要性,給出了監(jiān)控的選擇標(biāo)準(zhǔn),并說明上電復(fù)位(POR)電路、多
    發(fā)表于 04-23 09:06 ?952次閱讀
    高可靠系統(tǒng)的<b class='flag-5'>電源</b><b class='flag-5'>電壓</b>監(jiān)控和<b class='flag-5'>排序</b>

    高可靠系統(tǒng)的電源電壓監(jiān)控和排序

    摘要:該應(yīng)用筆記說明高可靠系統(tǒng)中合理監(jiān)控電源電壓電源排序的必要性,給出了監(jiān)控的選擇標(biāo)準(zhǔn),并說明上電復(fù)位(POR)電路、多
    發(fā)表于 04-23 09:37 ?1123次閱讀
    高可靠系統(tǒng)的<b class='flag-5'>電源</b><b class='flag-5'>電壓</b>監(jiān)控和<b class='flag-5'>排序</b>

    mapreduce二次排序_ mapreduce二次排序原理

    需求就是二次排序。默認(rèn)情況下,Map輸出的結(jié)果會(huì)對Key進(jìn)行默認(rèn)的排序,但是有時(shí)候需要對Key排序的同時(shí)還需要對Value進(jìn)行
    發(fā)表于 01-02 15:16 ?6248次閱讀
    mapreduce二次<b class='flag-5'>排序</b>_ mapreduce二次<b class='flag-5'>排序</b>原理

    實(shí)用的排序算法 - 交換排序

    實(shí)用的排序算法 - 交換排序
    的頭像 發(fā)表于 03-20 09:53 ?1711次閱讀
    實(shí)用的<b class='flag-5'>排序</b>算法 -  交換<b class='flag-5'>排序</b>

    電源排序簡化

    電源排序簡化
    發(fā)表于 04-29 08:21 ?3次下載
    <b class='flag-5'>電源</b><b class='flag-5'>排序</b>簡化

    排序電路提供偽電壓跟蹤

    本應(yīng)用筆記介紹了三種跟蹤電源軌之間電壓的方法。特色電路也是最簡單的方法,采用MAX6819電源排序,執(zhí)行開環(huán)
    的頭像 發(fā)表于 02-14 10:18 ?595次閱讀
    <b class='flag-5'>排序</b>電路提供偽<b class='flag-5'>電壓</b>跟蹤<b class='flag-5'>器</b>

    多個(gè)電壓系統(tǒng)需要電源電壓排序

    /MAX6392具有時(shí)序輸出,可用于多電壓和/或多處理系統(tǒng)。MAX16029為多達(dá)個(gè)電源排序提供節(jié)省空間的方案。
    的頭像 發(fā)表于 03-10 10:42 ?984次閱讀
    多個(gè)<b class='flag-5'>電壓</b>系統(tǒng)需要<b class='flag-5'>電源</b><b class='flag-5'>電壓</b><b class='flag-5'>排序</b>

    隨機(jī)數(shù)字排序教程

    本次實(shí)驗(yàn)我們利用對隨機(jī)數(shù)字進(jìn)行排序來給大家介紹排序算法的實(shí)現(xiàn),常見的快速排序、歸并排序、堆排序
    的頭像 發(fā)表于 03-24 14:55 ?962次閱讀
    隨機(jī)數(shù)字<b class='flag-5'>排序</b>教程

    如何對SAR ADC電源進(jìn)行排序

    電源排序可以防止損壞并延長電源以及設(shè)計(jì)中任何敏感IC和FPGA的使用壽命。除了控制啟動(dòng)時(shí)序以控制電流消耗外,電源軌還需要保持在FPGA的耐壓要求范圍內(nèi)。隨著新工藝技術(shù)的出現(xiàn),這些容差變
    的頭像 發(fā)表于 06-27 11:29 ?964次閱讀
    如何對SAR ADC<b class='flag-5'>電源</b><b class='flag-5'>進(jìn)行</b><b class='flag-5'>排序</b>