0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【工程師進(jìn)階】搞懂PCB內(nèi)層的可制造性設(shè)計(jì)是關(guān)鍵

發(fā)燒友研習(xí)社 ? 來(lái)源:未知 ? 2023-03-30 09:15 ? 次閱讀

PCB工程師layout一款產(chǎn)品,不僅僅是布局布線(xiàn),內(nèi)層的電源平面、地平面的設(shè)計(jì)也非常重要。處理內(nèi)層不僅要考慮電源完整性、信號(hào)完整性、電磁兼容,還需要考慮DFM可制造性

PCB表層是用來(lái)走線(xiàn)焊接元器件的,內(nèi)層則是規(guī)劃電源/接地層,該層僅用于多層板,主要用于布置電源線(xiàn)和接地線(xiàn)。我們稱(chēng)之為雙層板、四層板和六層板,通常指信號(hào)層和內(nèi)部電源/接地層的數(shù)量。

4個(gè)重要的內(nèi)層設(shè)計(jì)問(wèn)題

在高速信號(hào),時(shí)鐘信號(hào),高頻信號(hào)等關(guān)鍵信號(hào)的下面設(shè)計(jì)地線(xiàn)層,這樣信號(hào)環(huán)路的路徑最短,輻射最小。

高速電路設(shè)計(jì)過(guò)程中,必須考慮如何處理電源的輻射和對(duì)整個(gè)系統(tǒng)的干擾問(wèn)題,一般情況電源層平面的面積小于地平面的面積,縮進(jìn)2倍的介質(zhì)厚度為最佳,可以對(duì)電源起屏蔽作用。

層疊規(guī)劃

電源層平面與相應(yīng)的地平面相鄰,目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面阻抗,同時(shí)獲得較寬的濾波效果。

e75654aa-ce96-11ed-bfe3-dac502259ad0.png ? ?

選擇參考平面

參考層的選擇非常重要,理論上電源層和地平面層都能作為參考層,但是地平面層一般可以接地,屏蔽效果要比電源層好很多,所以一般優(yōu)先選擇地平面作為參考平面。

e766b976-ce96-11ed-bfe3-dac502259ad0.png ? ?

信號(hào)線(xiàn)不能跨區(qū)域走線(xiàn)

相鄰兩層的關(guān)鍵信號(hào)不能跨分割區(qū),否則會(huì)形成較大的信號(hào)環(huán)路,產(chǎn)生較強(qiáng)的輻射和耦合。

e776f354-ce96-11ed-bfe3-dac502259ad0.png ? ?

電源、地走線(xiàn)規(guī)劃

要保持地平面的完整性,不能在地平面走線(xiàn),如果信號(hào)線(xiàn)密度太大,可以考慮在電源層的邊緣走線(xiàn)

e78540e4-ce96-11ed-bfe3-dac502259ad0.png

影響內(nèi)層制造的多種情況

由于PCB制造復(fù)雜的工藝流程,內(nèi)層制造的工藝只是其中一部分,在生產(chǎn)內(nèi)層板時(shí)還需考慮其他工序的工藝影響內(nèi)層的制造能力,比如壓合公差、鉆孔公差都會(huì)影響內(nèi)層的品質(zhì)良率。

PCB的層數(shù)可分為單面板、雙面板、多層板,這三種板子工藝流程也大不相同,尤其是多層板,生產(chǎn)工藝比單雙面板復(fù)雜許多,因此在設(shè)計(jì)多層板時(shí),需考慮多層板復(fù)雜的工藝流程DFM可制造性設(shè)計(jì)。

刪除獨(dú)立焊盤(pán)

獨(dú)立焊盤(pán)就是非功能性的PAD,在內(nèi)層不與任何網(wǎng)絡(luò)相連,在PCB制造過(guò)程中會(huì)取消獨(dú)立焊盤(pán),因?yàn)榇霜?dú)立焊盤(pán)取消對(duì)產(chǎn)品的設(shè)計(jì)功能無(wú)影響,反而在制造時(shí)會(huì)影響品質(zhì)及生產(chǎn)效率。

內(nèi)層BGA區(qū)域

BGA器件比較小,引腳非常多,因此設(shè)計(jì)出的過(guò)孔非常密集,在制造過(guò)程中鉆孔到走線(xiàn)、銅皮需要保留一定的間距,否則在壓合及鉆孔工序可能會(huì)短路,在保證鉆孔距銅皮、走線(xiàn)留一定的距離時(shí),孔與孔中間的銅無(wú)法保留,會(huì)導(dǎo)致網(wǎng)絡(luò)開(kāi)路,因此在CAM工程師處理BGA區(qū)域時(shí)需注意孔與孔中間的銅開(kāi)路了需補(bǔ)銅橋,保證生產(chǎn)后網(wǎng)絡(luò)連接不斷開(kāi)。

e7aac22e-ce96-11ed-bfe3-dac502259ad0.png ? ?

內(nèi)層設(shè)計(jì)異常

內(nèi)層負(fù)片的孔全部有孔環(huán),轉(zhuǎn)成正片圖形就是所有孔與銅皮不相連完全隔離,完全隔離就等于內(nèi)層沒(méi)有任何作用,不做內(nèi)層都可以,生產(chǎn)制造遇到此問(wèn)題會(huì)跟設(shè)計(jì)工程師確認(rèn),是否設(shè)計(jì)異常,內(nèi)層銅皮沒(méi)有添加網(wǎng)絡(luò)導(dǎo)致完全隔離。

內(nèi)層負(fù)片瓶頸

在內(nèi)層設(shè)計(jì)電源層、地層分割時(shí),由于過(guò)孔密集會(huì)出現(xiàn)網(wǎng)絡(luò)導(dǎo)通的瓶頸,電源網(wǎng)絡(luò)導(dǎo)通的銅橋?qū)挾炔粔颍瑫?huì)導(dǎo)致過(guò)不了相匹配的電流,從而導(dǎo)致燒板,甚至有些瓶頸位置直接開(kāi)路,導(dǎo)致產(chǎn)品設(shè)計(jì)失敗。

一鍵DFM檢測(cè)內(nèi)層設(shè)計(jì)

內(nèi)層設(shè)計(jì)隱患繁多,很難提前規(guī)避所有風(fēng)險(xiǎn),這里推薦一款華秋DFM可制造性分析軟件,對(duì)于上文提到的可制造性問(wèn)題都能夠檢測(cè)出來(lái),并提示存在的制造風(fēng)險(xiǎn),讓設(shè)計(jì)工程師在制造前發(fā)現(xiàn)設(shè)計(jì)存在的缺陷,并修改檢測(cè)的問(wèn)題點(diǎn),避免設(shè)計(jì)的產(chǎn)品在制造過(guò)程中出現(xiàn)問(wèn)題,從而提升產(chǎn)品的成功率,減少多次試樣的成本。

e7d7e560-ce96-11ed-bfe3-dac502259ad0.png

華秋DFM軟件是國(guó)內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬(wàn)+元件庫(kù),可輕松高效完成裝配分析。其PCB裸板的分析功能,開(kāi)發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開(kāi)發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則

基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問(wèn)題,且能夠滿(mǎn)足工程師需要的多種場(chǎng)景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

e7e71094-ce96-11ed-bfe3-dac502259ad0.jpg

軟件下載地址(復(fù)制到瀏覽器下載) ↓

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_fsyyxs_wz.zip


原文標(biāo)題:【工程師進(jìn)階】搞懂PCB內(nèi)層的可制造性設(shè)計(jì)是關(guān)鍵

文章出處:【微信公眾號(hào):發(fā)燒友研習(xí)社】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:【工程師進(jìn)階】搞懂PCB內(nèi)層的可制造性設(shè)計(jì)是關(guān)鍵

文章出處:【微信號(hào):發(fā)燒友研習(xí)社,微信公眾號(hào):發(fā)燒友研習(xí)社】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA算法工程師、邏輯工程師、原型驗(yàn)證工程師有什么區(qū)別?

    ,共同進(jìn)步。 歡迎加入FPGA技術(shù)微信交流群14群! 交流問(wèn)題(一) Q:FPGA中的FPGA算法工程師、FPGA邏輯工程師、FPGA原型驗(yàn)證工程師三者有什么區(qū)別? A:FPGA 算法工程師
    發(fā)表于 09-23 18:26

    原來(lái)手機(jī)SIM卡的PCB設(shè)計(jì)是這樣的!

    。 基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出制造性問(wèn)題,且能夠 滿(mǎn)足工程師需要的多種場(chǎng)景 ,將產(chǎn)品研制的迭代次
    發(fā)表于 07-09 10:29

    嵌入式軟件工程師和硬件工程師的區(qū)別?

    通常需要具備強(qiáng)大的問(wèn)題解決能力,以及對(duì)新技術(shù)的學(xué)習(xí)和應(yīng)用能力。他們的工作通常涉及到多個(gè)領(lǐng)域,如計(jì)算機(jī)科學(xué)、電子工程、機(jī)械工程等。 嵌入式硬件工程師 嵌入式硬件工程師則專(zhuān)注于設(shè)計(jì)和
    發(fā)表于 05-16 11:00

    學(xué)起來(lái)!做PCB設(shè)計(jì)師中最靚的崽

    了 19大項(xiàng),52+細(xì)項(xiàng)檢查規(guī)則 ,PCBA組裝的分析功能,開(kāi)發(fā)了 12大項(xiàng),600+細(xì)項(xiàng)檢查規(guī)則 。 基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出制造性問(wèn)題,
    發(fā)表于 04-10 17:36

    CPCI設(shè)計(jì)與制造:提高制造關(guān)鍵要素

    ,開(kāi)發(fā)了 12大項(xiàng),600+細(xì)項(xiàng)檢查規(guī)則 。 基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出制造性問(wèn)題,且能夠 滿(mǎn)足工程師
    發(fā)表于 03-26 18:34

    構(gòu)建系統(tǒng)思維:信號(hào)完整,看這一篇就夠了!

    努力,若不符合總線(xiàn)協(xié)議的要求,便失去了意義。因此,深入理解總線(xiàn)協(xié)議是每位信號(hào)完整工程師的必備素質(zhì),它指引著工程師確保信號(hào)在傳輸過(guò)程中的完整和準(zhǔn)確
    發(fā)表于 03-05 17:16

    PCB內(nèi)層制造設(shè)計(jì)

    PCB工程師layout一款產(chǎn)品,不僅僅是布局布線(xiàn),內(nèi)層的電源平面、地平面的設(shè)計(jì)也非常重要。處理內(nèi)層不僅要考慮電源完整、信號(hào)完整
    的頭像 發(fā)表于 01-20 08:12 ?742次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>內(nèi)層</b>的<b class='flag-5'>可</b><b class='flag-5'>制造</b><b class='flag-5'>性</b>設(shè)計(jì)

    VGA接口的PCB制造設(shè)計(jì)問(wèn)題詳解

    、Hsync和Vsync需要加粗,做”立體包地”處理,隔離層走線(xiàn)。 04 VGA接口的PCB制造設(shè)計(jì) 焊盤(pán)大小和間距 VGA接口的PCB
    發(fā)表于 12-25 13:44

    VGA接口的PCB制造設(shè)計(jì)問(wèn)題詳解!

    、Hsync和Vsync需要加粗,做”立體包地”處理,隔離層走線(xiàn)。 04 VGA接口的PCB制造設(shè)計(jì) 焊盤(pán)大小和間距 VGA接口的PCB
    發(fā)表于 12-25 13:40

    【華秋干貨鋪】4點(diǎn)搞定Type-C接口的PCB制造設(shè)計(jì)優(yōu)化!

    : 綜上所述,Type-C接口的PCB設(shè)計(jì)要關(guān)注電源、數(shù)據(jù)、控制及電磁兼容,因此合理布局是關(guān)鍵!同時(shí)需要優(yōu)化焊盤(pán)、阻抗和線(xiàn)寬提高制造。對(duì)
    發(fā)表于 12-08 10:18

    4點(diǎn)搞定Type-C接口的PCB制造設(shè)計(jì)優(yōu)化!

    : 綜上所述,Type-C接口的PCB設(shè)計(jì)要關(guān)注電源、數(shù)據(jù)、控制及電磁兼容,因此合理布局是關(guān)鍵!同時(shí)需要優(yōu)化焊盤(pán)、阻抗和線(xiàn)寬提高制造。對(duì)
    發(fā)表于 12-08 10:15

    4點(diǎn)搞定Type-C接口的PCB制造設(shè)計(jì)優(yōu)化!

    性問(wèn)題。 結(jié)語(yǔ): 綜上所述,Type-C接口的PCB設(shè)計(jì)要關(guān)注電源、數(shù)據(jù)、控制及電磁兼容,因此合理布局是關(guān)鍵!同時(shí)需要優(yōu)化焊盤(pán)、阻抗和線(xiàn)寬提高制造
    發(fā)表于 12-05 15:06

    助力電子產(chǎn)業(yè)高質(zhì)量發(fā)展,華秋電子設(shè)計(jì)與制造技術(shù)研討會(huì)成功舉辦

    和案例演示。 凡億電路技術(shù)總監(jiān) 黃勇 通常而言,PCB文件投產(chǎn)之前,有經(jīng)驗(yàn)的工程師都會(huì)使用DFM工具做一下檢查分析,評(píng)估下產(chǎn)品制造及預(yù)
    發(fā)表于 11-24 16:50

    USB接口的PCB制造設(shè)計(jì)要點(diǎn)

    細(xì)項(xiàng)檢查規(guī)則 ,PCBA組裝的分析功能,開(kāi)發(fā)了 10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則 。 基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出制造性問(wèn)題,且能夠 滿(mǎn)足
    發(fā)表于 11-21 17:54

    FPGA工程師需要具備哪些技能?

    語(yǔ)言 FPGA工程師通常使用硬件描述語(yǔ)言(HDL)進(jìn)行FPGA芯片的設(shè)計(jì)工作。硬件描述語(yǔ)言使得工程師能夠使用高級(jí)語(yǔ)言進(jìn)行設(shè)計(jì),從而提高了開(kāi)發(fā)效率和重用。 HDL可以分為兩種類(lèi)型
    發(fā)表于 11-09 11:03