0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

運放CMRR的理解與計算

CHANBAEK ? 來源:模擬世界的搬運工 ? 作者:模擬應(yīng)用工程師 ? 2023-05-12 11:41 ? 次閱讀

CMRR(Common Mode Rejection Ratio)的絕對值越大對共模電壓的抑制能力越強,本文主要討論在實際應(yīng)用中OPA關(guān)于CMRR的計算具體案例。

1.CMRR定義:

差分電壓放大倍數(shù)與共模電壓放大倍數(shù)的比值。

2.什么是共模電壓VCM?

定義為同相和反相輸入端的電壓的平均值,即: VCM=( VIN+ + VIN-)/2。如下圖,同相輸入放大器的VCM=VIN,反相放大器的VCM=0

3.什么是差模電壓VID?

定義為同相輸入端相對于反向輸入端的差值,即VID=VIN+ - VIN-。理想的OPA VIN+ = VIN-,但是由于運放內(nèi)部的輸入電路中固有的不匹配,導致Vos的存在。

4.CMRR概念理解:

由于共模電壓的存在導致輸入差分對的偏置點改變從而導致Vos改變。因此CMRR就是描述隨著共模電壓變化,Vos變化的大小,即ΔVos/ΔVcm。

CMRR=20log10^(ΔVos/ΔVcm)

注意:當CMRR<0, CMRR=20log10^(ΔVos/ΔVcm),當CMRR>0,CMRR=20log10^( ΔVcm/ΔVos)。

其本質(zhì)是相同的,都是對共模電壓變化引起的Vos變化抑制能力的描述。

5.當VCM=20VDC,案例計算:

以TL072C為例,CMRR=100dB(TYP),Vos=3mV(TYP)。

當VCM=20VDC,當同相比例放大,Gain=2, 電阻阻值100kΩ,如下圖。

CMRR=-100dB=20log10^(ΔVos/ΔVCM)

10^(100dB/20)=10^(-5)

CMRR DC=1μV/V

Vos_CMRR=1μV/V*20V=20μV

由于其Vos=3mV,因此基本可以忽略由CMRR帶來的輸入誤差。

6.當VCM=20Vpp_100kHz,案例計算:

以TL072C為例,當VCM為幅值20V,頻率為100kHz的正弦信號時,同相比例放大,Gain=2, 電阻阻值100kΩ,如下圖。

運放的CMRR是隨頻率的增加而降低的,Datasheeft中通常會給出一個曲線來表示這這一變化。如下圖:

同樣的,計算CMRR_100kHz=20log10^(ΔVos/ΔVCM)=-82dB。可以得到Vos_CMRR=12.6μV/V*20V=0.252mV。

對于高精度的OPA來說,Vos只有幾個μV, 當CMRR帶來的Vos_CMRR甚至是OPA本身Vos好幾倍,那么選擇高精度OPA就失去了意義。

共模干擾電壓的一種常見來源是50Hz或者60Hz交流噪聲。必須注意以保證運放的CMRR不受電路中其他元件的影響而劣化。大電阻會使電路易受共模噪聲的干擾。一般來說可以按比例減小電阻值并增大對應(yīng)的電容量,以保證電路的相應(yīng)不變。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13533

    瀏覽量

    212950
  • 運放
    +關(guān)注

    關(guān)注

    47

    文章

    1148

    瀏覽量

    52941
  • 共模電壓
    +關(guān)注

    關(guān)注

    2

    文章

    99

    瀏覽量

    12612
  • CMRR
    +關(guān)注

    關(guān)注

    0

    文章

    81

    瀏覽量

    14776
  • 差分電壓
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    9538
收藏 人收藏

    評論

    相關(guān)推薦

    介紹一下放電路共模抑制比CMRR

    很多用戶對器件自身的CMRR值比較在意,實際上在外部電阻精度只有1%或者更差時,器件自身CMRR
    的頭像 發(fā)表于 10-10 18:17 ?3199次閱讀

    理解運放電路的共模抑制比CMRR

    在選型運算放大器時,不少工程師朋友片面追求器件自身的CMRR參數(shù),而忽視了電路整體的CMRR。
    的頭像 發(fā)表于 05-18 16:45 ?3525次閱讀
    <b class='flag-5'>理解</b>運放電路的共模抑制比<b class='flag-5'>CMRR</b>

    參數(shù)解析:共模抑制比(CMRR)

    今天繼續(xù)給大家分享另一項指標——共模抑制比(CMRR)。
    發(fā)表于 10-01 13:10 ?9531次閱讀
    <b class='flag-5'>運</b><b class='flag-5'>放</b>參數(shù)解析:共模抑制比(<b class='flag-5'>CMRR</b>)

    共模抑制比CMRR定義及其測試

    在開始討論的共模抑制比CMRR之前,我們先了解一下的共模輸入電壓和軌對軌
    的頭像 發(fā)表于 11-02 10:20 ?5020次閱讀
    共模抑制比<b class='flag-5'>CMRR</b>定義及其測試

    如何計算單純由CMRR引起的共模電壓輸出?

    假設(shè)R1~R4都是理想5K的電阻,CMRR為130dB,那么由此CMRR帶來的共模輸
    發(fā)表于 08-15 07:51

    為什么CMRR特性隨信號頻率升高會降低?

    為啥CMRR特性隨信號頻率升高會降低?
    發(fā)表于 08-26 06:55

    我對理解

    ` 本帖最后由 gk320830 于 2015-3-5 22:40 編輯 對于的一點理解-1我沒有上過大學,所掌握的知識都是通過自學得到的。高深而抽象的電子學是比較難以理解、難
    發(fā)表于 01-11 16:41

    我對理解

    我對理解我對理解我對
    發(fā)表于 09-23 15:02

    如何根據(jù)的電源的頻率確認CMRR

    一個900KHZ的DC-DC經(jīng)過一個LDO作為一個的供電電源 那我看這個CMRR的時候這個流入
    發(fā)表于 04-02 10:46

    參數(shù)的理解

    : 41MHz;輸出電流: 最小 50mA;低失真: ? 76dB(1MHz);參數(shù)的理解1.壓擺率>多少屬于高速
    發(fā)表于 09-09 19:20

    的選型

    的應(yīng)用,選取失調(diào)電壓小的。輸入偏置電流一般無法準確補償。越大的CMRR,對抑制開關(guān)噪聲(共模干擾),越有效果。PSRR越大,輔電對
    發(fā)表于 10-18 09:35

    重要文件關(guān)于理解

    重要文件關(guān)于理解-----模電必學
    發(fā)表于 03-11 17:33 ?15次下載

    集成應(yīng)用技巧

    集成的應(yīng)用技巧,初學者可以看一下,對的初步理解與學習有很大的幫助。
    發(fā)表于 05-04 10:00 ?129次下載

    共模抑制比CMRR的影響

    通常datesheet手冊中所給出的CMRR值,是一個直流參數(shù)。它的好壞,會影響輸出誤差的大小。即
    的頭像 發(fā)表于 11-02 10:23 ?1057次閱讀
    共模抑制比<b class='flag-5'>CMRR</b>的影響

    我們是不是選用CMRR盡可能大的就能實現(xiàn)很好的共模抑制效果呢?

    在設(shè)計實際運算電路時我們是不是選用CMRR盡可能大的就可以實現(xiàn)很好的共模抑制效果呢? 在設(shè)計實際運算電路時,我們需要考慮許多因素來實現(xiàn)良好的共模抑制效果,其中包括選用合適的
    的頭像 發(fā)表于 11-06 10:20 ?516次閱讀