Verilog語法的基本概念
一、Verilog HDL
Verilog HDL是一種用于數(shù)字系統(tǒng)設(shè)計(jì)的語言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型也稱為模塊。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,無論描述電路功能行為的模塊或描述元器件或較大部件互連的模塊都可以用Verilog語言來建立電路模型。如果按照一定的規(guī)矩編寫,功能行為模塊可以通過工具自動(dòng)地轉(zhuǎn)換為門級(jí)互連模塊。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種:
1.1 系統(tǒng)級(jí)(system): 用語言提供的高級(jí)結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊外部性能的模型。
1.2 算法級(jí)(algorithm): 用語言提供的高級(jí)結(jié)構(gòu)實(shí)現(xiàn)算法運(yùn)行的模型。
1.3 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理和控制這些數(shù)據(jù)流動(dòng)的模型。
1.4 門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。
1.5 開關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。
二、Verilog HDL模塊
一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊有交互聯(lián)系的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。
Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語言具有以下功能:
(1) 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。
(2) 用延遲表達(dá)式或事件表達(dá)式來明確地控制過程的啟動(dòng)時(shí)間。
(3) 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。
(4) 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。
(5) 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。
(6) 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。
(7) 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。
Verilog HDL作為一種高級(jí)的硬件描述編程語言,與C語言的風(fēng)格有許多類似之處。其中有許多語句如:if語句、case語句等和C語言中的對(duì)應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難。我們只要對(duì)Verilog HDL某些語句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,就能利用它的強(qiáng)大功能來設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路系統(tǒng)。
2.1 簡(jiǎn)單的Verilog HDL模塊
2.1.1 Verilog 語法簡(jiǎn)介
下面先介紹一個(gè)個(gè)簡(jiǎn)單的Verilog HDL程序,從中了解Verilog模塊的特性。
module test_project_top( //模塊名
input clk, // 時(shí)鐘輸入
input resetn, // 復(fù)位
input[7:0] a, //信號(hào)輸入,信號(hào)a 位寬為8 bit
input[7:0] b, //信號(hào)輸入,信號(hào)b 位寬為8 bit
input en, // 信號(hào)是能輸入 信號(hào)en 位寬為1 bit
output reg [8:0] c, // 寄存器類型定義,信號(hào)輸出 c為9bit
output reg [15:0] d // 寄存器類型定義,信號(hào)輸出 d 為16bit
);
/ ........ / //.........表示注釋部分,注釋只是為了方便程序員理解程序,對(duì)編譯是不起作用的。
/*一個(gè) .v文件中主要由 一個(gè)或多個(gè) module ... endmodule塊組成
每個(gè)module塊內(nèi)包括:模塊名,輸入端口,輸出端口,以及多個(gè)時(shí)序電路,組合電路等組成
*/
// 簡(jiǎn)單的時(shí)序電路組成
always@(posedge clk or negedge resetn)
begin
if(~resetn) // 或者 if(!resetn) 取 resetn 反
begin
d<=16'h0;
end
else
begin
if(en) // if en ==1 那么 d等于a*b+a/b;否則d<=0
d<=ab+a/b; // + , - , ,/ 加減乘除
else
d<=0;
end
end
// 簡(jiǎn)單的組合電路
always@(a or b) // 只要其中a或b一個(gè)變化就執(zhí)行always塊內(nèi)語句
begin
if(en) // verilog 語法 if ... else ...,在組合電路中一個(gè)if對(duì)應(yīng)一個(gè)else,不能缺else,防止產(chǎn)生鎖存器
c<=a*b+a/b;
else
c<=0;
end
wire[8:0] sum; // 常見變量定義類型:wire-線網(wǎng)型,reg-寄存器
assign sum =a+b; // 組合電路賦值,關(guān)鍵字 assign
wire[15:0] multy;
assign multy = (en ) ? ab :0;// 如果 en ==1,那么 multy =ab,否則multy =0;
wire e;
assign e =&a; // & 按位與
wire f;
assign f =|b;// | 按位或
wire [8:0] c_sum;
// 實(shí)例化模塊
my_add u_add_top( // my_add 模塊名 ,u_add_top 實(shí)例化名
.clk(clk), //端口連接輸入
.resetn(resetn),//端口連接輸入
.a(a),//端口連接輸入
.b(b),//端口連接輸入
.c(c_sum)//端口連接輸出
);
endmodule
這個(gè)小程序表述了一個(gè).v文件包含了常用的verilog語法,變量的定義類型包括:wire,reg等,常見的運(yùn)算符號(hào)跟C語言中相同,理解較容易。在這個(gè)例子中存在著兩個(gè)模塊。模塊test_project_top引用由模塊my_add定義的實(shí)例部件u_add_top。模塊test_project_top是頂層模塊。模塊my_add則被稱為子模塊。在實(shí)例部件u_add_top中,帶 “.”的表示被引用模塊的端口,名稱必須與被引用模塊my_add的端口定義一致,小括號(hào)中表示在本模塊中與之連接的線路。
2.1.2 Verilog用于模塊的測(cè)試
Verilog 還可以用來描述變化的測(cè)試信號(hào)。描述測(cè)試信號(hào)的變化和測(cè)試過程的模塊也叫做測(cè)試平臺(tái)(Testbench 或Testfixture),它可以對(duì)上面介紹的電路模塊(無論是行為的或結(jié)構(gòu)的)進(jìn)行動(dòng)態(tài)的全面測(cè)試。通過觀測(cè)被測(cè)試模塊的輸出信號(hào)是否符合要求,可以調(diào)試和驗(yàn)證邏輯系統(tǒng)的設(shè)計(jì)和結(jié)構(gòu)正確與否,發(fā)現(xiàn)問題及時(shí)修改。
下面我們來看一個(gè)Verilog的測(cè)試模塊,
// 測(cè)試激勵(lì)產(chǎn)生
`timescale 1ns / 1ps
module test_project_top_tb; // 測(cè)試文件模塊名
// 信號(hào)測(cè)試激勵(lì),輸入變量聲明
reg clk ;
reg reset;
reg [7:0] a;
reg [7:0] b;
reg en;
// 輸出變量聲明
wire[8:0] c;
wire [15:0] d;
// 信號(hào)變量初始化 ,關(guān)鍵字 initial
initial
begin
clk =0;
reset =0;
a =0;
b =0;
en =0;
#1000; // 在1000 ns后 reset拉高
reset =1;
end
// 時(shí)鐘生成
always #5 clk =~clk; //時(shí)鐘周期 10ns ,每隔5ns 取反一次
always @(posedge clk)
begin // {$random} 為系統(tǒng)任務(wù),它會(huì)產(chǎn)生一個(gè)隨機(jī)數(shù)
#1 a= {$random}%256; // 產(chǎn)生隨機(jī)的位信號(hào)流a和b ,%256為做模256運(yùn)算
#3 b = {$random}%256; // 分別延遲1和3個(gè)時(shí)間單位后產(chǎn)生隨機(jī)的位信號(hào)流a 和b
end
always #10000 en = !en; //產(chǎn)生周期為10000個(gè)單位時(shí)間的選通信號(hào)變化
// 實(shí)例化 被測(cè)試模塊
test_project_top u_top(
.clk(clk), // 時(shí)鐘輸入
.resetn(reset), // 復(fù)位
.a(a), //信號(hào)輸入,信號(hào)a 位寬為8 bit
.b(b), //信號(hào)輸入,信號(hào)b 位寬為8 bit
.en(en), // 信號(hào)是能輸入 信號(hào)en 位寬為1 bit
.c(c), // 寄存器類型定義,信號(hào)輸出 c為9bit
.d(d) // 寄存器類型定義,信號(hào)輸出 d 為16bit
);
endmodule
本測(cè)試?yán)淌菍?duì)2.1.1中的小程序的測(cè)試,屬于RTL級(jí)功能仿真,主要調(diào)試語法及時(shí)序信號(hào)是否跟設(shè)計(jì)時(shí)一致。對(duì)于初學(xué)者來說,這是最基本的技能,必須熟練掌握。
圖1 仿真時(shí)序圖
2.1.3 總結(jié):
通過上面這些的例子可以看到以下幾點(diǎn):
(1) Verilog HDL程序是由模塊構(gòu)成的。每個(gè)模塊的內(nèi)容都是位于module和endmodule兩個(gè)語句之間,每個(gè)模塊實(shí)現(xiàn)特定的功能。
(2) 模塊是可以進(jìn)行層次嵌套的。正因?yàn)槿绱?才可以將大型的數(shù)字電路設(shè)計(jì)分割成不同的小模塊來實(shí)現(xiàn)特定的功能。
(3) 每個(gè)模塊都是可以綜合的,通過綜合工具可以把它們的功能描述全都轉(zhuǎn)換為最基本的邏輯單元描述,最后可以用一個(gè)上層模塊通過實(shí)例引用把這些模塊連接起來,把它們整合成一個(gè)很大的邏輯系統(tǒng)。
(4) Verilog 模塊可以分為兩種類型:一種是為了讓模塊最終能生成電路結(jié)構(gòu),另一種只是為了測(cè)試所設(shè)計(jì)的電路其邏輯功能是否正確。
(5) 每個(gè)模塊要進(jìn)行端口定義,并說明輸入輸出口,然后對(duì)模塊的功能進(jìn)行 描述。
(6) Verilog HDL程序的書寫格式自由,一行可以寫幾個(gè)語句,一個(gè)語句也可以分寫多行。
(7) 除了endmodule語句外,每個(gè)語句和數(shù)據(jù)定義的最后必須有分號(hào)。
(8) 可以用/ ..... /和//.......對(duì)Verilog HDL程序的任何部分作注釋。一個(gè)好的,有使用價(jià)值的源程序都應(yīng)當(dāng)加上必要的注釋,以增強(qiáng)程序的可讀性和可維護(hù)性。
-
元器件
+關(guān)注
關(guān)注
112文章
4677瀏覽量
91849 -
Verilog
+關(guān)注
關(guān)注
28文章
1343瀏覽量
109925 -
HDL
+關(guān)注
關(guān)注
8文章
326瀏覽量
47307 -
數(shù)字系統(tǒng)
+關(guān)注
關(guān)注
0文章
140瀏覽量
20815
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論