0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Versal ACAP XPE設計咨詢-電源排序更改

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 16:11 ? 次閱讀

對于所有 Versal 器件,從XPE 2021.2起,“XPE Power Design”選項卡上的上電順序已將 VCCO 電源軌改為先在其各自的電源排序域內(nèi)進行緩升,并已對此加以最優(yōu)化。

在某些情況下,部分 VCCO 能與該序列中的其它電源軌共享。請參閱電源設計管理器 (PDM) (china.xilinx.com/pdm) 上的電源設計頁面,了解具體詳細信息和受支持的電源軌整合方式。

影響

如不使用所需的電源排序,那么在熱重啟(即,未首先執(zhí)行下電再重新上電的任何重啟操作)期間可能發(fā)生間歇性啟動錯誤或掛起。

熱重啟包括但不限于以下用例:

外部 POR_B 管腳斷言有效

內(nèi)部/外部 SRST

看門狗定時器復位

多重啟動

串聯(lián)啟動

PLM 錯誤管理

例如,PLM 期間配置硬化的外設時,可能發(fā)生諸如 DDRMC 超時或 GT 地址異常等錯誤,表明配置期間發(fā)生超時。

XPlmi_MaskPoll: Addr: 0xF6110008, Mask: 0x10, ExpVal: 0x10, Timeout: 1000000 ...ERROR

Received Exception
MSR: 0x00000702, EAR: 0xF6890000, EDR: 0x00000000, ESR: 0x00000064,
R14: 0xF020CA78, R15: 0xF022F1C4, R16: 0x00000000, R17: 0xF0213DB4

解決辦法

在XPE電源指南 2021.2 版和更高版本中,已糾正此問題。

變通方法:

注釋:AMD 賽靈思強烈建議遵循下列更新后的供電順序進行操作。

Vivado 2022.1 及更高版本

在 Vivado Tcl 控制臺中,設置以下參數(shù)以支持將 .cdo 添加到 .bif 文件中,作為此問題的變通方法:

set_paramproject.enableMjtagCdo1

Vivado 2021.2

如果客戶無法更改電源順序,則可使用有限的變通方法。此有限的變通方法會顯著縮短可能觸發(fā)此問題的時間范圍,此時間范圍可縮短至從加載 .rnpi 分區(qū)的時間起直到加載完成包含 PL 分區(qū)的首個 PDI 鏡像為止。

客戶可通過 Vivado Tcl 控制臺在 CIPS IP 實例上設置如下屬性來啟用此有限變通方法(假定實例名稱為 versal_cips_0):

set_property-dict[listCONFIG.PS_PMC_CONFIG{PS_USE_MJTAG_TCK_TIE_OFF{1}}][get_bd_cellsversal_cips_0]

Vivado 2021.1

隨附的 Vivado 補丁和 PLM 軟件補丁可用作為 Vivado 2021.1 變通方法。

請參閱vivado/patch_readme文件夾,了解 Vivado 補丁的其它安裝指示信息。要了解 PLM 補丁安裝信息,請參閱Xilinx Wiki - Petalinux Yocto Tips。在 Vivado Tcl 控制臺中,設置以下參數(shù)以支持將 .cdo 添加到 .bif 文件中,作為此問題的變通方法:

set_paramproject.enableMjtagCdo1

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • XPE
    XPE
    +關注

    關注

    0

    文章

    7

    瀏覽量

    11053
  • 電源排序
    +關注

    關注

    0

    文章

    9

    瀏覽量

    7128
  • Vivado
    +關注

    關注

    19

    文章

    806

    瀏覽量

    66240
收藏 人收藏

    評論

    相關推薦

    瑞薩電子宣布與賽靈思合作,共同開發(fā)Versal ACAP參考設計

    高性能時鐘與電源解決方案支持Versal ACAP器件,適用于云、網(wǎng)絡及邊緣應用。
    發(fā)表于 12-17 14:22 ?1143次閱讀

    Xilinx 創(chuàng)下新里程碑,Versal ACAP 開始出貨了!

    Xilinx 創(chuàng)下新里程碑,Versal ACAP 開始出貨了!
    的頭像 發(fā)表于 07-02 12:04 ?1710次閱讀

    Versal ACAP中的配電系統(tǒng)

    的配電系統(tǒng) Versal ACAP 包含多條電源軌,每條電源軌都用于一項特定功能,如下表所示。如需了解有關電源名稱和電壓電平的最新信息,請參
    的頭像 發(fā)表于 09-09 11:03 ?4470次閱讀

    如何根據(jù)Versal ACAP架構的描述來使用XPE

    ,可以幫助用戶在滿足規(guī)格要求的同時,將自身產(chǎn)品更快速推向市場。 本文檔旨在介紹如何根據(jù) Versal ACAP 架構的描述來使用 Xilinx Power Estimator (XPE)。 UG1275 賽靈思提供了 2 種類型
    的頭像 發(fā)表于 10-28 16:49 ?2098次閱讀

    使用QEMU啟動Versal VCK190 ACAP

    本文涵蓋了有關使用 PetaLinux 命令行來對 Versal? ACAP 的 PetaLinux BSP 運行 QEMU 的信息
    的頭像 發(fā)表于 07-07 14:14 ?570次閱讀

    Versal ACAP系統(tǒng)監(jiān)視器體系結構手冊

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP系統(tǒng)監(jiān)視器體系結構手冊.pdf》資料免費下載
    發(fā)表于 09-14 11:30 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>系統(tǒng)監(jiān)視器體系結構手冊

    Versal ACAP收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南.pdf》資料免費下載
    發(fā)表于 09-14 10:28 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南

    使用Model Composer設計PID控制器的Versal ACAP應用說明

    電子發(fā)燒友網(wǎng)站提供《使用Model Composer設計PID控制器的Versal ACAP應用說明.pdf》資料免費下載
    發(fā)表于 09-14 14:30 ?0次下載
    使用Model Composer設計PID控制器的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>應用說明

    Versal ACAP AI引擎編程環(huán)境用戶指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP AI引擎編程環(huán)境用戶指南.pdf》資料免費下載
    發(fā)表于 09-14 10:10 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI引擎編程環(huán)境用戶指南

    Versal ACAP AI核心系列庫指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP AI核心系列庫指南.pdf》資料免費下載
    發(fā)表于 09-14 14:48 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI核心系列庫指南

    采用Versal AI Edge系列的邊緣ACAP

    電子發(fā)燒友網(wǎng)站提供《采用Versal AI Edge系列的邊緣ACAP.pdf》資料免費下載
    發(fā)表于 09-13 17:08 ?0次下載
    采用<b class='flag-5'>Versal</b> AI Edge系列的邊緣<b class='flag-5'>ACAP</b>

    Versal ACAP硬件、IP和平臺開發(fā)方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP硬件、IP和平臺開發(fā)方法指南.pdf》資料免費下載
    發(fā)表于 09-13 15:24 ?0次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>硬件、IP和平臺開發(fā)方法指南

    用于PCI Express的Versal ACAP集成塊產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《用于PCI Express的Versal ACAP集成塊產(chǎn)品指南.pdf》資料免費下載
    發(fā)表于 09-13 14:51 ?0次下載
    用于PCI Express的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>集成塊產(chǎn)品指南

    Versal ACAP設計指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP設計指南.pdf》資料免費下載
    發(fā)表于 09-13 14:40 ?1次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>設計指南

    Versal:首款自適應計算加速平臺(ACAP)

    電子發(fā)燒友網(wǎng)站提供《Versal:首款自適應計算加速平臺(ACAP).pdf》資料免費下載
    發(fā)表于 09-18 09:28 ?1次下載
    <b class='flag-5'>Versal</b>:首款自適應計算加速平臺(<b class='flag-5'>ACAP</b>)