0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文輕松搞定PCB疊層和阻抗設(shè)計

華秋商城 ? 來源:未知 ? 2023-07-19 07:45 ? 次閱讀




為了減少在高速信號傳輸過程中的反射現(xiàn)象,必須在信號源、接收端以及傳輸線上保持阻抗的匹配。單端信號線的具體阻抗取決于它的線寬尺寸以及與參考平面之間的相對位置。特定阻抗要求的差分對間的線寬/線距則取決于選擇的PCB疊層結(jié)構(gòu)。

由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB疊層結(jié)構(gòu)必須能實現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分線等。


PCB疊層設(shè)計

層的定義設(shè)計原則

1、主芯片相臨層為地平面,提供器件面布線參考平面;

2、所有信號層盡可能與地平面相鄰;

3、盡量避免兩信號層直接相鄰;

4、主電源盡可能與其對應(yīng)地相鄰;

5、原則上應(yīng)該采用對稱結(jié)構(gòu)設(shè)計,對稱的含義包括:介質(zhì)層厚度及種類、銅箔厚度、圖形分布類型(大銅箔層、線路層)的對稱。

PCB的層定義推薦方案

具體的PCB層設(shè)置時,要對以上原則進行靈活掌握,根據(jù)實際的需求,確定層的排布,切忌生搬硬套。以下給出常見的層排布推薦方案,供參考。在層設(shè)置時,若有相鄰布線層,可通過增大相鄰布線層的間距,來降低層間串擾。對于跨分割的情況,確保關(guān)鍵信號必須有相對完整的參考地平面或提供必要的橋接措施。

本文以RK3588方案的PCB設(shè)計為例,其10層1階,10層2階,8層通孔等PCB疊層結(jié)構(gòu)的相關(guān)介紹,給客戶在疊層結(jié)構(gòu)的選擇和評估上提供幫助。如果選擇其他類型的疊層結(jié)構(gòu),請根據(jù)PCB廠商給出的規(guī)格,重新計算阻抗。

本文使用華秋DFM軟件的阻抗計算功能,為大家展開相關(guān)疊層和阻抗設(shè)計的案例講解。這是一款國內(nèi)免費的PCB可制造性和PCBA裝配分析軟件,幫助設(shè)計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種使用場景。


華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip


8層通孔板1.6mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.6mm,其疊層設(shè)計如下圖所示。


8層通孔板1.6mm厚度阻抗設(shè)計

外層單端50歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬為3.8mil,L1與L8層是對稱設(shè)計,故L1層與L8層50歐姆單端走線為3.8mil,如下圖所示。

外層差分100歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬/間距為3.3/7.7mil,L1與L8層是對稱設(shè)計,故L1層與L8層100歐姆差分走線為3.3/7.7mil,如下圖所示。

內(nèi)層單端50歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬為4.2mil,L3與L6層是對稱設(shè)計,故L3層與L6層50歐姆單端走線為4.2mil,如下圖所示。

內(nèi)層差分100歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬/間距為3.3/7.7mil,L3與L6層是對稱設(shè)計,故L3層與L6層100歐姆差分走線為3.3/7.7mil,如下圖所示。

總體阻抗走線線寬


8層通孔板1.2mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.2mm,詳細的疊層設(shè)計如下表所示。


8層通孔板1.2mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。


8層通孔板1.0mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.0mm,詳細的疊層設(shè)計如下表所示。


8層通孔板1.0mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。


10層1階HDI板1.6mm厚度疊層設(shè)計

在10層1階板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。如下圖所示為1.6mm板厚的參考疊層。


10層1階HDI板1.6mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。


10層2階HDI板1.6mm厚度疊層設(shè)計

在10層2階板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。下圖為1.6mm板厚的參考疊層。


10層2階HDI板1.6mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。


華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_hqsc.zip



專屬福利


上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領(lǐng)取多張無門檻元器件+打板+貼片”優(yōu)惠券




原文標題:一文輕松搞定PCB疊層和阻抗設(shè)計

文章出處:【微信公眾號:華秋商城】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 華秋商城
    +關(guān)注

    關(guān)注

    8

    文章

    110

    瀏覽量

    5876

原文標題:一文輕松搞定PCB疊層和阻抗設(shè)計

文章出處:【微信號:華強芯城,微信公眾號:華秋商城】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何根據(jù)貼片電感參數(shù)進行選型

    電感的參數(shù)和選型,但使用者在這領(lǐng)域的理解上還存在些誤區(qū)。所以,今天我們將再次討論這個話題。 ? 貼片電感的參數(shù),主要包括電流承載能力、感值、
    的頭像 發(fā)表于 10-18 19:14 ?122次閱讀

    讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?1088次閱讀

    PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗!

    是設(shè)計PCB電路板的重要環(huán)節(jié),以確保電路板性能和穩(wěn)定性。在高速電路設(shè)計中,保持適當?shù)?b class='flag-5'>阻抗至關(guān)重要,因為不適當?shù)?b class='flag-5'>阻抗會導(dǎo)致信號受到嚴重的噪聲干擾。 02 問:什么是單端阻抗? 答:單端
    發(fā)表于 06-11 10:21

    PCB結(jié)構(gòu)與阻抗計算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的
    的頭像 發(fā)表于 01-25 17:15 ?1.1w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與<b class='flag-5'>阻抗</b>計算筆記分享

    PCB設(shè)計優(yōu)化ESD性能設(shè)計

    良好的PCB設(shè)計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?546次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計優(yōu)化ESD性能設(shè)計

    阻抗知識問答?12招搞定阻抗設(shè)計

    成反比.在定厚度范圍內(nèi),防焊厚度越厚,阻抗越低,防焊厚度越薄,阻抗越高。 12 問:阻抗計算那個工具最方便?答:當然是華秋DFM啦!華秋DFM阻抗
    發(fā)表于 01-05 10:52

    PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗!

    成反比.在定厚度范圍內(nèi),防焊厚度越厚,阻抗越低,防焊厚度越薄,阻抗越高。 12 問:阻抗計算那個工具最方便?答:當然是華秋DFM啦!華秋DFM阻抗
    發(fā)表于 01-05 10:50

    PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗

    阻抗,工程師們都接觸過,但能把阻抗說清楚的工程師少之又少。阻抗看似簡單,實則難以言表。下面我們用快問快答的方式,輕松幫你搞懂阻抗!01問:什
    的頭像 發(fā)表于 01-05 10:44 ?1820次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>設(shè)計12問,<b class='flag-5'>輕松</b>帶你搞懂<b class='flag-5'>阻抗</b>!

    PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗!

    阻抗,工程師們都接觸過,但能把阻抗說清楚的工程師少之又少。阻抗看似簡單,實則難以言表。 ? 下面我們用快問快答的方式,輕松幫你搞懂阻抗! 0
    的頭像 發(fā)表于 01-03 08:40 ?1102次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>設(shè)計12問,<b class='flag-5'>輕松</b>帶你搞懂<b class='flag-5'>阻抗</b>!

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?810次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計

    用這份PCB設(shè)計實戰(zhàn)手冊,輕松搞定RK3588

    個完整的PCB產(chǎn)品設(shè)計,其涉及的知識點十分廣泛,比如布局的規(guī)范性、布線、過孔、阻抗設(shè)計、EMI防護設(shè)計、DFM可制造分析等,整個過程
    發(fā)表于 12-25 14:38

    用這份PCB設(shè)計實戰(zhàn)手冊輕松搞定RK3588

    個完整的PCB產(chǎn)品設(shè)計,其涉及的知識點十分廣泛,比如布局的規(guī)范性、布線、過孔、阻抗設(shè)計、EMI防護設(shè)計、DFM可制造分析等,整個過程
    發(fā)表于 12-25 14:32

    DDR電路的阻抗設(shè)計!

    為此困擾,這里推薦款可以鍵智能計算阻抗自動的工具: 華秋DFM軟件 ,使用其阻抗計算功能
    發(fā)表于 12-25 13:48

    DDR電路的阻抗設(shè)計

    為此困擾,這里推薦款可以鍵智能計算阻抗自動的工具: 華秋DFM軟件 ,使用其阻抗計算功能
    發(fā)表于 12-25 13:46

    PCB設(shè)計中的原則

    在進行多層PCB的設(shè)計時,PCB的層疊是其中個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理下多層板層疊的
    的頭像 發(fā)表于 11-13 07:50 ?1608次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中的<b class='flag-5'>疊</b><b class='flag-5'>層</b>原則