0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vitis 統(tǒng)一軟件平臺文檔:應(yīng)用加速開發(fā)

Xilinx賽靈思官微 ? 來源:未知 ? 2023-07-19 08:05 ? 次閱讀

AMD Vitis 統(tǒng)一軟件平臺是面向異構(gòu)應(yīng)用的開發(fā)環(huán)境,這些應(yīng)用支持各種 AMD 器件,如 AMD Alveo 數(shù)據(jù)中心加速器卡、AMD Versal 自適應(yīng) SoC 器件、AMD Kria SOM 和 AMD Zynq MPSoC。在 Vitis 環(huán)境內(nèi),異構(gòu)系統(tǒng)包含在 x86 主機處理器Arm 嵌入式處理器上運行的軟件應(yīng)用、在可編程邏輯( PL )區(qū)域或 Versal AI 引擎陣列中運行的計算內(nèi)核以及能為構(gòu)建和運行異構(gòu)系統(tǒng)奠定基礎(chǔ)的可擴展平臺設(shè)計。Vitis 統(tǒng)一軟件平臺由下列要素構(gòu)成:

軟件開發(fā)工具棧,例如,用于構(gòu)建軟件應(yīng)用的編譯器和交叉編譯器。

有助于您在自己的系統(tǒng)設(shè)計中查找和修復(fù)任何問題的調(diào)試器。

允許您對應(yīng)用性能進行剖析和分析的程序分析器。

Xilinx Runtime( XRT )可以提供 API 和驅(qū)動程序,供您的軟件程序與目標(biāo)平臺相連,并處理軟件應(yīng)用與硬件設(shè)計之間的傳輸事務(wù)和數(shù)據(jù)傳輸。

Vitis 加速庫可提供性能優(yōu)化的硬件函數(shù),僅需最低限度的代碼更改,且無需重新實現(xiàn)算法即可充分發(fā)揮 AMD 自適應(yīng)計算的所有優(yōu)勢。Vitis 加速庫可用于常用數(shù)學(xué)、統(tǒng)計數(shù)據(jù)、線性代數(shù)和 DSP 的常用函數(shù),并且可用于特定領(lǐng)域的應(yīng)用,例如,視覺和圖像處理、計量金融、數(shù)據(jù)庫、數(shù)據(jù)分析以及數(shù)據(jù)壓縮等。

Vitis 統(tǒng)一軟件平臺為軟硬件組件使用標(biāo)準(zhǔn) C/C++,將 AMD 軟硬件開發(fā)的方方面面都全部集成到單個統(tǒng)一環(huán)境內(nèi)。Vitis 工具可在各種不同的設(shè)計流程內(nèi)為異構(gòu)系統(tǒng)提供編譯、鏈接、剖析和調(diào)試功能,這些設(shè)計流程包括數(shù)據(jù)中心應(yīng)用加速、RTL 內(nèi)核設(shè)計、嵌入式系統(tǒng)設(shè)計和傳統(tǒng)嵌入式軟硬件設(shè)計。

文檔導(dǎo)航

第一部分:Vitis 入門

第二部分:Vitis 流程簡介

第三部分:開發(fā)應(yīng)用

第四部分:構(gòu)建和運行應(yīng)用

第五部分:利用仿真流程進行應(yīng)用仿真

第六部分:應(yīng)用剖析和調(diào)試

第八部分:使用“Analysis”試圖(VitisAnalyzer)

第九部分:使用Vitis IDE

第十部分:使用 Vitis 嵌入式平臺

如果您希望獲取完整版用戶指南

《Vitis 統(tǒng)一軟件平臺文檔:應(yīng)用加速開發(fā)》

請掃描下方二維碼進行下載

d78d285e-25c7-11ee-962d-dac502259ad0.png


原文標(biāo)題:Vitis 統(tǒng)一軟件平臺文檔:應(yīng)用加速開發(fā)

文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131126
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2155

    瀏覽量

    120850

原文標(biāo)題:Vitis 統(tǒng)一軟件平臺文檔:應(yīng)用加速開發(fā)

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    AMD Vitis統(tǒng)一軟件平臺2024.1全新發(fā)布

    通過新版本,系統(tǒng)架構(gòu)師和開發(fā)者可以進步優(yōu)化設(shè)計開發(fā)流程,同時提升整體系統(tǒng)性能。
    的頭像 發(fā)表于 09-18 09:34 ?301次閱讀

    使用MATLAB、Simulink和Polyspace加速軟件定義汽車開發(fā)

    開發(fā)軟件定義汽車 (SDV) 時,開發(fā)團隊必須具備新的能力,例如進行連續(xù)的軟件發(fā)布,減少軟件更改的交付周期以及盡可能減少部署失敗。同時,平臺
    的頭像 發(fā)表于 09-05 09:57 ?315次閱讀
    使用MATLAB、Simulink和Polyspace<b class='flag-5'>加速</b><b class='flag-5'>軟件</b>定義汽車<b class='flag-5'>開發(fā)</b>

    統(tǒng)一多云管理平臺怎么用?

     統(tǒng)一多云管理平臺的使用主要涉及資源納管、費用控制和智能運維等方面。統(tǒng)一多云管理平臺種能夠同時管理多種公有云、私有云以及傳統(tǒng)IT環(huán)境的資
    的頭像 發(fā)表于 08-14 11:28 ?176次閱讀

    瑞薩電子發(fā)布R-Car Open Access平臺,加速軟件定義汽車開發(fā)

    全球半導(dǎo)體解決方案領(lǐng)域的佼佼者瑞薩電子近日宣布,正式推出全新的軟件定義汽車(SDV)開發(fā)平臺——R-Car Open Access(RoX)。該平臺以全面整合的形式,為車輛
    的頭像 發(fā)表于 06-22 14:10 ?772次閱讀

    個更適合工程師和研究僧的FPGA提升課程

    Xilinx AI解決方案; ● 基于邊緣端的AMD Xilinx AI解決方案; ● 利用Vitis 統(tǒng)一軟件環(huán)境加速應(yīng)用; ● 利用Vitis AI
    發(fā)表于 06-05 10:09

    AMD Vitis?設(shè)計工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設(shè)計工具是 Vitis 設(shè)計工具變化較大的個版本,設(shè)計流程和界面都發(fā)生了變化。
    的頭像 發(fā)表于 05-29 09:50 ?497次閱讀
    AMD <b class='flag-5'>Vitis</b>?設(shè)計工具中的Libraries新功能介紹

    在Windows 10上創(chuàng)建并運行AMD Vitis?視覺庫示例

    本篇文章將演示創(chuàng)建個使用 AMD Vitis? 視覺庫的 Vitis HLS 組件的全過程。此處使用的是 Vitis Unified IDE。如果您使用的是舊版 AMD
    的頭像 發(fā)表于 05-08 14:02 ?626次閱讀
    在Windows 10上創(chuàng)建并運行AMD <b class='flag-5'>Vitis</b>?視覺庫示例

    AMD Vitis? Embedded嵌入式軟件開發(fā)套件的功能和特性概述

    Vitis Embedded 是款獨立的嵌入式軟件開發(fā)套件,主要用于為 AMD 自適應(yīng) SoC 和 FPGA 中的 AMD 嵌入式處理子系統(tǒng)(基于 ARM 的子系統(tǒng)和 AMD MicroBlaze)
    的頭像 發(fā)表于 04-08 10:50 ?799次閱讀
    AMD <b class='flag-5'>Vitis</b>? Embedded嵌入式<b class='flag-5'>軟件開發(fā)</b>套件的功能和特性概述

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    章聊了vitis2023.2怎樣使用classic Vitis IDE,這章我們來說說基于classic
    發(fā)表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    Vitis 已經(jīng)更新到2023.2了,新版本相較于舊版本更新了嵌入式平臺,新版平臺增加了Versal? AI 引擎 DSP 設(shè)計的增強功能,全新的獨立 Vitis 嵌入式
    發(fā)表于 03-24 16:15

    為何高端FPGA都非常重視軟件

    不僅使軟件工程師能夠開發(fā)在嵌入式處理子系統(tǒng)上運行的代碼,而且還使這些軟件工程師能夠創(chuàng)建利用FPGA架構(gòu)來加速其應(yīng)用程序的加速器。 正如我們
    發(fā)表于 03-23 16:48

    Cadence宣布與Arm合作,提供基于芯粒的參考設(shè)計和軟件開發(fā)平臺

    中國上海,2024 年 3 月 19 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與 Arm 公司合作,提供基于芯粒的參考設(shè)計和軟件開發(fā)平臺,以加速軟件
    的頭像 發(fā)表于 03-19 11:41 ?655次閱讀

    恩智浦與MicroEJ共同開發(fā)平臺加速

    恩智浦與MicroEJ共同開發(fā)的新平臺加速器,利用具有標(biāo)準(zhǔn)API的軟件容器,為工業(yè)和物聯(lián)網(wǎng)邊緣應(yīng)用帶來與智能手機類似的軟件設(shè)計靈活性,幫助客
    的頭像 發(fā)表于 01-22 10:16 ?669次閱讀

    Vitis2023.2全新GUI的功能特性介紹

    Vitis2023.2之前就安裝過了,vivado 2023.2相比于2023.1區(qū)別不明顯,但嵌入式平臺vitis2023.2的變化很大,有種vscode的既視感,更符合軟件開發(fā)人員
    的頭像 發(fā)表于 01-05 09:42 ?1213次閱讀
    <b class='flag-5'>Vitis</b>2023.2全新GUI的功能特性介紹

    Vitis 統(tǒng)一軟件平臺文檔

    AMD Vitis 軟件平臺開發(fā)環(huán)境,主要用于開發(fā)包括 FPGA 架構(gòu)、Arm 處理器子系
    的頭像 發(fā)表于 12-20 10:00 ?482次閱讀
    <b class='flag-5'>Vitis</b> <b class='flag-5'>統(tǒng)一軟件</b><b class='flag-5'>平臺</b><b class='flag-5'>文檔</b>