0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速AD9172 AD9689 2通道 14bit 2GS/s FMC子卡

jf_60352890 ? 來(lái)源:jf_60352890 ? 作者:jf_60352890 ? 2023-09-09 19:28 ? 次閱讀

概要

QT7331是一款高分辨率、高采樣率的ADC+DAC FMC子板。它同時(shí)支持2路14位3.0/2.6/2.0GS/s的A/D通道輸入和2路16位12.6GS/s的D/A通道輸出,全功率模擬-3dB輸入帶寬可達(dá)9GHz。QT7331A為3GSPS采樣率,QT7331B為2.6GSPS采樣率,QT7331C為2GSPS采樣率。本板卡支持觸發(fā)輸入或者輸出;內(nèi)參考、外參考、外時(shí)鐘三種時(shí)鐘方式,可通過(guò)SPI總線實(shí)現(xiàn)時(shí)鐘源選擇。通過(guò)參考時(shí)鐘可實(shí)現(xiàn)多個(gè)板卡的同步。

wKgZomT8VqSAW1cfAADiekWGIyI297.png

QT7331板卡的電氣機(jī)械設(shè)計(jì)依據(jù)FMC標(biāo)準(zhǔn)(ANSI/VITA 57.1),通過(guò)一個(gè)高密度連接器(HPC)連接至FPGA載板。前面板I/O裝配6個(gè)SSMC同軸連接器。QT7331設(shè)計(jì)了風(fēng)冷和導(dǎo)冷版本,可適應(yīng)于多種FPGA載板,如 Xilinx和Altera等通用載板,以進(jìn)行高性能的算法計(jì)算。

整體架構(gòu)流程

wKgZomT8VqqAImHiAAC1Ch67ucU953.png


更多信息請(qǐng)加weixin-pt890111獲取

技術(shù)指標(biāo)

? 6個(gè)SSMC的連接器,其中2個(gè)分別為模擬信號(hào)輸入1(AD0)和模擬信號(hào)輸入2(AD1);2個(gè)分別為模擬信號(hào)輸出1(DA0)和模擬信號(hào)輸出2(DA1);一個(gè)為外部時(shí)鐘輸入(CLK);一個(gè)為觸發(fā)輸入或者輸出(TRG)
? 采樣頻率:2通道16bits 12.6GS/s DA和
QT7331A:2通道 14bit 3GS/s AD;
QT7331B:2通道 14bit 2.6GS/s AD;
QT7331C:2通道 14bit 2GS/s AD;
? 輸入帶寬:全功率模擬輸入帶寬(-3 dB):9GHz
? ADC輸出和DAC輸入均為JESD204B標(biāo)準(zhǔn)數(shù)字接口
? 適應(yīng)范圍:完全符合Vita57.1規(guī)范,包括結(jié)構(gòu)件,子卡尺寸,面板連接器,正反面器件的限高等,大大提供了子卡的通用性和適配性
? 多種散熱方式:風(fēng)冷或?qū)Ю?br /> ? 模擬輸入和輸出均為AC耦合
? 板載溫度監(jiān)控電路
? 時(shí)鐘選擇靈活:內(nèi)部時(shí)鐘、外部時(shí)鐘選擇可由載板控制
? HPC高引腳數(shù)連接器
? 工作溫度:商業(yè)級(jí)0℃~ +70℃ ,工業(yè)級(jí) -40℃~ +85℃

其他支持

提供Verilog bit文件
JESD204B Core,可包括BSP

性能與指標(biāo)

模擬輸入:
(1)輸入耦合方式:交流耦合;
(2)ADC芯片數(shù)量:1片;
(3)全功率帶寬 (-3 dB):9.0GHz;
(4)滿量程輸入電壓:
QT7331A、1.13Vpp ~2.04Vpp,典型值1.7Vpp ;
QT7331B/C、1.1Vpp ~2.0Vpp,典型值1.7Vpp ;
(5)輸入阻抗:50 Ohm;
(6)連接器: SSMC;

模擬輸出:
(1)輸出耦合方式:交流耦合;
(2)DAC芯片數(shù)量:1片;
(3)全功率輸出帶寬:6GHz ;
(4)滿量程輸出電流:16~26mA可調(diào);
(5)輸出阻抗:50 Ohm;
(6)連接器: SSMC ;

時(shí)鐘:
(1) 支持內(nèi)參考或外部參考:
10MHz,功率-5~10dBm
(2) 支持外部采樣時(shí)鐘最高:
3 GHz; 功率-5~10dBm
(3) 輸入阻抗:50 Ohm;
(4) 耦合方式:交流耦合;
(5) 連接器: SSMC ;

觸發(fā):
(1)觸發(fā)輸入:3.3V CMOS/TTL;
(2)觸發(fā)輸出:3.3V CMOS/TTL;
(3)最大頻率:200MHz;
(4)連接器: SSMC ;

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 連接器
    +關(guān)注

    關(guān)注

    98

    文章

    14238

    瀏覽量

    135965
  • FMC
    FMC
    +關(guān)注

    關(guān)注

    0

    文章

    89

    瀏覽量

    19648
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FMC 設(shè)計(jì)原理圖:154-基于FMC 八路SFP+萬(wàn)兆光纖

    圖像處理 , 高速圖像處理 , FMC , 萬(wàn)兆光纖
    的頭像 發(fā)表于 10-23 09:55 ?179次閱讀
    <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計(jì)原理圖:154-基于<b class='flag-5'>FMC</b> 八路SFP+萬(wàn)兆光纖<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC原理圖設(shè)計(jì):四通道1.25G/14bit數(shù)據(jù)采集

    UD FMC-705 支持四通道1250M/14bit中頻采集,FMC模塊滿足VITA57.1/FMC57.4單寬、導(dǎo)冷規(guī)范。ADC支持國(guó)
    發(fā)表于 10-17 16:43

    9129板卡設(shè)計(jì)原理圖:303-兩路5.6Gsps 14bit DA FMC

    DA FMC , FMC , 工業(yè)定制化儀器 , 圖像分析
    的頭像 發(fā)表于 10-12 17:19 ?202次閱讀
    9129板卡設(shè)計(jì)原理圖:303-兩路5.6Gsps <b class='flag-5'>14bit</b> DA <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    PXIe模塊:任意波形發(fā)生器,±10V電壓輸出,14bit分辨率

    支持±10V寬幅電壓輸出;支持14bit分辨率;
    的頭像 發(fā)表于 08-30 11:58 ?260次閱讀
    PXIe模塊:任意波形發(fā)生器,±10V電壓輸出,<b class='flag-5'>14bit</b>分辨率

    ADS8578S 14位、高速8通道同步采樣ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS8578S 14位、高速8通道同步采樣ADC數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-30 13:50 ?0次下載
    ADS8578<b class='flag-5'>S</b> <b class='flag-5'>14</b>位、<b class='flag-5'>高速</b>8<b class='flag-5'>通道</b>同步采樣ADC數(shù)據(jù)表

    AD9689為什么無(wú)法與fpga同步?

    按照這個(gè)配置運(yùn)行AD9689,觀察到SYNC信號(hào)反復(fù)上下推,一直在申請(qǐng)同步,但一直沒(méi)有同步。你能回答為什么它沒(méi)有同步嗎? PS:采樣時(shí)鐘和gt時(shí)鐘正確。
    發(fā)表于 07-05 07:08

    昊量新品|20GS/s采樣率、14bit任意波形發(fā)生器震撼上市

    昊量光電推出全新一代ARBRiderAWG-7000是世界上最快的14位任意波形發(fā)生器:20GS/s實(shí)時(shí)更新速率和14位垂直分辨率。ArbRiderAWG-7000提供
    的頭像 發(fā)表于 06-20 08:16 ?328次閱讀
    昊量新品|20<b class='flag-5'>GS</b>/<b class='flag-5'>s</b>采樣率、<b class='flag-5'>14bit</b>任意波形發(fā)生器震撼上市

    PCIe3.0寬帶中頻采集板卡 1GS/s 14bit 4通道 AC耦合

    PCIe3.0寬帶中頻采集板卡 1GS/s 14bit 4通道 AC耦合
    的頭像 發(fā)表于 06-19 14:00 ?429次閱讀
    PCIe3.0寬帶中頻采集板卡 1<b class='flag-5'>GS</b>/<b class='flag-5'>s</b> <b class='flag-5'>14bit</b> 4<b class='flag-5'>通道</b> AC耦合

    FMC設(shè)計(jì)原理圖: FMC150-兩路250Msps AD、兩路600Msps DA FMC

    兩路250Msps AD、兩路600Msps DA FMC
    的頭像 發(fā)表于 05-29 10:54 ?681次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設(shè)計(jì)原理圖: <b class='flag-5'>FMC</b>150-兩路250Msps AD、兩路600Msps DA <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    AD9249每次輸出14bit是按順序產(chǎn)生的14bit PN9序列從高到低排列的嗎?

    of the PN9 sequencein MSBaligned form。 我的理解是每次輸出14bit,這14bit就是按順序產(chǎn)生的14位PN9序列從高到低排列,第一個(gè)14bit
    發(fā)表于 12-18 07:25

    AD9689芯片DDC抽取濾波器進(jìn)行多芯片同步時(shí)使用什么信號(hào)進(jìn)行復(fù)位同步?

    AD9689芯片 DDC抽取濾波器進(jìn)行多芯片同步時(shí)使用什么信號(hào)進(jìn)行復(fù)位同步?是sysref信號(hào)還是什么?datasheet沒(méi)有提供說(shuō)明。
    發(fā)表于 12-07 06:43

    請(qǐng)問(wèn)AD9689中的可編程FIR濾波器起什么作用?

    請(qǐng)問(wèn)一下AD9689官方文檔中提到的可編程FIR濾波器有什么作用,為什么要在adc內(nèi)核輸出數(shù)字信號(hào)后加一個(gè)FIR然后再進(jìn)入下級(jí)的DDC?文章中只給出了不同的模式以及如何設(shè)置,并沒(méi)有給出詳細(xì)介紹
    發(fā)表于 12-06 08:22

    ad9172的最低工作頻率是多少?

    ad9172的手冊(cè)中提到Minimum DAC UPDATE RATE 是2.91GSPS,我想知道這個(gè)參數(shù)是不是說(shuō)ad9172的DAC的頻率不能低于2.91GSPS,否則工作不正常。
    發(fā)表于 12-05 08:24

    請(qǐng)問(wèn)如何正確配置AD9689來(lái)實(shí)現(xiàn)時(shí)間戳模式?

    SendCmdToAD9689(ADCSCel, 0x058F, 0x8D); //N=14 CS*2 SendCmdToAD9689(ADCSCel, 0x0559, 0x50);
    發(fā)表于 12-05 07:30

    AD9172在單通道模式下,默認(rèn)輸出通道為DAC0,能否切換成DAC1輸出?

    大家好: AD9172在單通道模式下,默認(rèn)輸出通道為DAC0,能否切換成DAC1輸出?如果可以,該如何修改呢?
    發(fā)表于 12-05 07:23