0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD Vivado Design Suite 2023.2的優(yōu)勢

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 2023-11-23 15:09 ? 次閱讀

本文作者 Suhel Dhanani

AMD 自適應(yīng) SoC 與 FPGA 事業(yè)部軟件市場營銷總監(jiān)

由于市場環(huán)境日益復(fù)雜、產(chǎn)品競爭日趨激烈,為了加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計(jì),硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的開發(fā)環(huán)境和強(qiáng)大的工具,有助于加速大型自適應(yīng) SoC 和 FPGA 等系列產(chǎn)品的設(shè)計(jì)與上市。

現(xiàn)在,我很高興為大家詳細(xì)介紹 AMD 最新發(fā)布的Vivado Design Suite 2023.2 ,以及它的更多優(yōu)勢——將幫助設(shè)計(jì)人員快速實(shí)現(xiàn)目標(biāo) Fmax,在實(shí)現(xiàn)之前精確估算功耗需求,并輕松滿足設(shè)計(jì)規(guī)范。

使用新的布局和布線特性快速實(shí)現(xiàn)目標(biāo) Fmax

基于Vivado Design Suite 的智能設(shè)計(jì)運(yùn)行 (IDR)、報(bào)告 QoR 評估 (RQA) 和報(bào)告 QoR 建議 (RQS) 等差異化功能,2023.2 版本提供的新特性可幫助設(shè)計(jì)人員和架構(gòu)師快速實(shí)現(xiàn) Fmax 目標(biāo)。

舉例來說,Versal SSIT 器件中的超級邏輯區(qū)域 (SLR) 交叉布局和布線目前已通過新算法實(shí)現(xiàn)自動化,從而將最大限度地提高性能。我們針對 AMD Versal 設(shè)計(jì)添加了多線程器件鏡像生成支持,有助于加速比特流生成。

上述改進(jìn)旨在幫助設(shè)計(jì)人員快速實(shí)現(xiàn)其性能目標(biāo)。

使用更新的 Power Design Manager 工具改進(jìn)功耗估算

需要特別指出的是,我們在 2023.2 版本中擴(kuò)展了 Power Design Manager (PDM) 工具的可用性,從僅支持 Versal 器件擴(kuò)展到同時支持大多數(shù) UltraScale+ 器件,使設(shè)計(jì)人員在專注于設(shè)計(jì)實(shí)現(xiàn)方案之前,能夠比以往任何時候都要更輕松地精確估算功耗。

PDM 可提供易于使用的界面和增強(qiáng)的向?qū)?,支持針對最?AMD 自適應(yīng) SoC 和 FPGA 中的硬 IP 塊進(jìn)行功耗估算。它使用最新的特性描述模型確保功耗估算準(zhǔn)確性,并幫助平臺為未來的熱能及供電做好準(zhǔn)備。

此外,CSV 文件也可導(dǎo)入和導(dǎo)出,而 PDM 數(shù)據(jù)則能輕松轉(zhuǎn)換為可讀取的文本報(bào)告。

上述變化支持 Xilinx Power Estimator (XPE) 能夠無縫直觀地過渡到 PDM。

使用新增功能輕松創(chuàng)建和調(diào)試設(shè)計(jì)

與此同時,我們還添加了其它特性,使復(fù)雜設(shè)計(jì)的創(chuàng)建、仿真和調(diào)試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強(qiáng)的 DFX 平面圖可視化,以及在相同設(shè)計(jì)中新增了對 Tandem 配置和 DFX 的支持,所有這些新特性都將為簡化設(shè)計(jì)過程提供助力。

其它關(guān)鍵更新包括:擴(kuò)展了對 SystemC 測試臺的 VCD 支持,以協(xié)助調(diào)試功能;此外還添加了 STAPL 支持,以在編程環(huán)境中針對 UltraScale+ 和 Versal 設(shè)計(jì)驗(yàn)證 JTAG鏈。利用最新版解決方案,設(shè)計(jì)人員能夠更輕松地設(shè)計(jì) UltraScale+ 和 Versal 器件。

使用 Vivado Design Suite 高效實(shí)現(xiàn)自適應(yīng) SoC 和 FPGA 設(shè)計(jì)

我們相信,Vivado Design Suite 2023.2 所包含的更新將幫助硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師更輕松快速地跟進(jìn)不斷變化的市場需求,同時還能將高性能與快速產(chǎn)品上市進(jìn)程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進(jìn)優(yōu)化設(shè)計(jì)工具,幫助您充分發(fā)揮 AMD 自適應(yīng) SoC 和 FPGA 產(chǎn)品解決方案的強(qiáng)大功能。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601231
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5420

    瀏覽量

    133806
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    26465
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    804

    瀏覽量

    66221

原文標(biāo)題:AMD Vivado? Design Suite 2023.2——新版本助力加速自適應(yīng) SoC 和 FPGA 產(chǎn)品設(shè)計(jì)

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    使用Vivado通過AXI Quad SPI實(shí)現(xiàn)XIP功能

    本博客提供了基于2023.2 Vivado的參考工程,展示如何使用Microblaze 地執(zhí)行(XIP)程序,并提供一個簡單的bootloader。
    的頭像 發(fā)表于 10-29 14:23 ?141次閱讀
    使用<b class='flag-5'>Vivado</b>通過AXI Quad SPI實(shí)現(xiàn)XIP功能

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級可擴(kuò)展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE
    的頭像 發(fā)表于 10-28 10:46 ?124次閱讀
    AMBA AXI4接口協(xié)議概述

    Vivado使用小技巧

    有時我們對時序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對應(yīng)的時序報(bào)告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?169次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    MicroBlaze V軟核處理器的功能特性

    本指南提供了有關(guān) AMD Vivado Design Suite 中包含的 32 位和 64 位 MicroBlaze V 軟核處理器的信息。該文檔旨在用作為處理器硬件架構(gòu)的指南,隨附
    的頭像 發(fā)表于 10-16 09:17 ?359次閱讀
    MicroBlaze V軟核處理器的功能特性

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并
    的頭像 發(fā)表于 09-18 09:41 ?405次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    設(shè)計(jì); ● UltraFast 設(shè)計(jì)方法; ● 使用UltraScale和UltraScale+架構(gòu)進(jìn)行設(shè)計(jì); ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09

    淺談Pango_Design_Suite工具的安裝

    聯(lián)系了小眼睛FPGA官方客服,獲取了基于PGX-Mini 4K開發(fā)板的SDK包,這里有包含了兩個版本的Pango_Design_Suite安裝文件,筆者
    發(fā)表于 05-30 00:43

    AMD Vitis?設(shè)計(jì)工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設(shè)計(jì)工具是 Vitis 設(shè)計(jì)工具變化較大的一個版本,設(shè)計(jì)流程和界面都發(fā)生了變化。
    的頭像 發(fā)表于 05-29 09:50 ?495次閱讀
    <b class='flag-5'>AMD</b> Vitis?設(shè)計(jì)工具中的Libraries新功能介紹

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設(shè)計(jì)CED示例

    本文可讓開發(fā)者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CP
    的頭像 發(fā)表于 05-10 09:39 ?488次閱讀
    <b class='flag-5'>AMD</b> Versal? Adaptive SoC CPM PCIE PIO EP設(shè)計(jì)CED示例

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應(yīng)的 DFX 非工程模式的步驟,這樣才能更好地理解整個流程的運(yùn)行
    的頭像 發(fā)表于 04-17 09:28 ?710次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b>? <b class='flag-5'>Design</b> Tool中用工程模式使用DFX流程?

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    上一章聊了一下vitis2023.2怎樣使用classic Vitis IDE,這章我們來說一說基于classic Vitis IDE的工程怎么樣更新到新版本的Vitis Unified IDE
    發(fā)表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    AMD官網(wǎng)下載全系統(tǒng)安裝包,或下載網(wǎng)頁版安裝包,安裝好vitis全套組件。打開vivado建一個測試工程編譯好后,在tcl命令輸入框子輸入命令 vitis –classic 即可打開傳統(tǒng)的GUI界面
    發(fā)表于 03-24 16:15

    Vitis2023.2全新GUI的功能特性介紹

    Vitis2023.2之前就安裝過了,vivado 2023.2相比于2023.1區(qū)別不明顯,但嵌入式平臺vitis2023.2的變化很大,有種vscode的既視感,更符合軟件開發(fā)人員
    的頭像 發(fā)表于 01-05 09:42 ?1212次閱讀
    Vitis<b class='flag-5'>2023.2</b>全新GUI的功能特性介紹

    Vivado 2023.2版本的新增功能

    Vivado在前一段時間更新了2023.2版本,經(jīng)過一段時間的使用這個版本還是很絲滑的,用起來挺舒服。
    的頭像 發(fā)表于 01-02 09:39 ?2781次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>2023.2</b>版本的新增功能

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設(shè)計(jì)

    至 ZYNQ 的 S_AXI_GP0,以訪問 PS QSPI 控制器。 BD 中需要分配 XDMA 的 M_AXI 地址如下,可以用 AMD Vivado? 的自動地址分配工具完成
    發(fā)表于 11-30 18:49