0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

奇異摩爾聚焦高速互聯(lián):Chiplet互聯(lián)架構(gòu)分析及其關(guān)鍵技術(shù)

奇異摩爾 ? 來(lái)源:奇異摩爾 ? 2023-12-13 10:39 ? 次閱讀

日前,由中國(guó)計(jì)算機(jī)互連技術(shù)聯(lián)盟(CCITA聯(lián)盟)、深圳市連接器行業(yè)協(xié)會(huì)共同主辦的“第三屆中國(guó)互連技術(shù)與產(chǎn)業(yè)大會(huì)”開(kāi)幕。奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁??|在《Chiplet互聯(lián)架構(gòu)分析及其關(guān)鍵技術(shù)》主題演講中,分享了Chiplet主流技術(shù)路線(xiàn)與應(yīng)用趨勢(shì),同時(shí)也介紹了奇異摩爾解決方案的最新進(jìn)展。

12d0331c-973c-11ee-8b88-92fbcf53809c.jpg

受到數(shù)據(jù)中心基礎(chǔ)設(shè)施、芯片底層技術(shù)、創(chuàng)新應(yīng)用的推動(dòng),芯片內(nèi)、芯片間、服務(wù)器間,互連設(shè)備數(shù)量和數(shù)據(jù)量呈爆發(fā)式增長(zhǎng),多模塊、多設(shè)備、多場(chǎng)景的數(shù)據(jù)傳輸已成為重要的挑戰(zhàn)。

??|認(rèn)為,隨著全球數(shù)據(jù)中心處理器正式邁進(jìn)Chiplet時(shí)代,各種處理器架構(gòu)趨向三種模式:以Intel Sapphire Rapids、Emerald Rapids為代表的 Multi-Die-Architecture;AMD Bergama、Genoa 為代表的Central-IO-Die-Architecture;以AWS Graviton 4為代表的Side-Interface-Die-Architecture。這三種模式分別對(duì)應(yīng)著不同的架構(gòu)和不同的互聯(lián)解決方案,各有優(yōu)勢(shì)。

Central-IO-Die-Architecture 模式基于先進(jìn)封裝,讓所有計(jì)算單元通過(guò)IO Die集中互聯(lián),能顯著提升芯片的互聯(lián)性能;將IO Die與計(jì)算單元分離,有效壓縮計(jì)算單元面積,同時(shí)通過(guò)高帶寬、低延遲的通信實(shí)現(xiàn)更低的總體功耗。此外,IO Die中的互聯(lián)模塊對(duì)制程提升不敏感,可選擇采用不同于計(jì)算單元的成熟制程,從而降低量產(chǎn)成本。更為重要的是,這種設(shè)計(jì)允許采用在上一代產(chǎn)品中驗(yàn)證過(guò)的IO Die,只需對(duì)計(jì)算單元進(jìn)行深度優(yōu)化即可將下一代產(chǎn)品快速推向市場(chǎng)。

今年6月,AMD 所推出的用于云原生應(yīng)用的 Bergamo 處理器和全新的 Zen 4c核心,正是IO Die復(fù)用的典型案例。Bergamo 通過(guò)采用與上一代Genoa相同的IO Die,使Zen 4c 在Bergamo客戶(hù)端的集成變得更簡(jiǎn)單,有效降低設(shè)計(jì)、量產(chǎn)成本,縮短上市時(shí)間。

IO Die在AMD Zen系列的應(yīng)用,具有非同尋常的意義。不但開(kāi)啟了全新的互聯(lián)紀(jì)元,更為AMD在與Intel在處理器市場(chǎng)的競(jìng)爭(zhēng)中贏得了成本與TTM的關(guān)鍵優(yōu)勢(shì)。隨著先進(jìn)封裝技術(shù)的成熟與處理器Chiplet化的加速,IO Die逐漸拓展到了更為廣闊的應(yīng)用場(chǎng)景。在通用IO Die領(lǐng)域,奇異摩爾所自研的2.5D Die,能在多場(chǎng)景下,有效增強(qiáng)片內(nèi)互聯(lián)效率,降低設(shè)計(jì)和量產(chǎn)成本。

而以 Intel Sapphire Rapids為代表的Multi-Die架構(gòu)設(shè)計(jì)更為簡(jiǎn)單,經(jīng)由Die2Die接口連接多個(gè)相同的芯粒,可以實(shí)現(xiàn)高性?xún)r(jià)比的芯粒整合。

據(jù)祝俊東介紹,奇異摩爾基于Chiplet架構(gòu),建立了一整套由Die2Die IP、2.5D interposer、2.5D IO Die、3D Base Die組成的完整互聯(lián)產(chǎn)品體系。截至目前,公司所自研的一系列產(chǎn)品均已進(jìn)入發(fā)布階段。未來(lái),奇異摩爾將基于自身產(chǎn)品體系,為數(shù)據(jù)中心、自動(dòng)駕駛等多行業(yè)提供更高效的互聯(lián)解決方案。

12e92c6e-973c-11ee-8b88-92fbcf53809c.jpg

未來(lái),隨著數(shù)據(jù)中心芯片模塊化步伐不斷加快,互連性能將會(huì)變得愈發(fā)重要。奇異摩爾作為國(guó)內(nèi)乃至全球較早聚焦于互聯(lián)芯粒的企業(yè),致力于從互聯(lián)層面解決復(fù)雜芯片內(nèi)部的通信挑戰(zhàn)。奇異摩爾希望能通過(guò)自身的互聯(lián)技術(shù)優(yōu)勢(shì)和 Chiplet 產(chǎn)業(yè)鏈資源,研發(fā)出更具通用化的互聯(lián)芯粒產(chǎn)品解決方案,幫助客戶(hù)迎接今天乃至未來(lái)的互聯(lián)挑戰(zhàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    416

    瀏覽量

    12541
  • 奇異摩爾
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    3316
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    1

    文章

    366

    瀏覽量

    206
  • 芯粒
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    116

原文標(biāo)題:聚焦高速互聯(lián):Chiplet互聯(lián)架構(gòu)分析及其關(guān)鍵技術(shù)

文章出處:【微信號(hào):奇異摩爾,微信公眾號(hào):奇異摩爾】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    回顧:奇異摩爾@ ISCAS 2024 :聚焦互聯(lián)技術(shù)與創(chuàng)新實(shí)踐

    )電路與系統(tǒng)國(guó)際研討會(huì)在新加坡召開(kāi)。ISCAS 是IEEE電路與系統(tǒng)學(xué)會(huì)(Circuits and Systems, CAS)下規(guī)模最大的旗艦會(huì)議。 奇異摩爾模擬設(shè)計(jì)技術(shù)專(zhuān)家王彧博士,作為IEEE
    的頭像 發(fā)表于 11-05 18:29 ?210次閱讀
    回顧:<b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>@ ISCAS 2024 :<b class='flag-5'>聚焦</b><b class='flag-5'>互聯(lián)</b><b class='flag-5'>技術(shù)</b>與創(chuàng)新實(shí)踐

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    與底層基礎(chǔ)芯片封裝在一起,形成一個(gè)系統(tǒng)級(jí)芯片。 ? ? 在單個(gè)芯片內(nèi)部,基于Chiplet架構(gòu)的IO Die、Die-to-Die互聯(lián)技術(shù)是增強(qiáng)單個(gè)芯片性能和性?xún)r(jià)比的
    的頭像 發(fā)表于 11-05 11:39 ?484次閱讀
    最新<b class='flag-5'>Chiplet</b><b class='flag-5'>互聯(lián)</b>案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    智原科技與奇異摩爾2.5D封裝平臺(tái)量產(chǎn)

    近日,ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷(xiāo)售廠(chǎng)商智原科技(Faraday Technology Corporation)與AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商奇異摩爾宣布,雙方共同合作的2.5D封裝平臺(tái)已成功邁入量產(chǎn)階段。
    的頭像 發(fā)表于 10-14 16:43 ?322次閱讀

    奇異摩爾賦能萬(wàn)卡集群互聯(lián)

    的八家公司宣布他們已經(jīng)為人工智能數(shù)據(jù)中心的網(wǎng)絡(luò)制定了新的互聯(lián)技術(shù)UALink(Ultra Accelerator Link),以打破英偉達(dá)NVLink技術(shù)壟斷的消息受到了廣泛的關(guān)注。
    的頭像 發(fā)表于 09-19 13:03 ?481次閱讀

    工業(yè)互聯(lián)網(wǎng)關(guān)鍵技術(shù)的三大功能要素

    、智能化轉(zhuǎn)型。本文將詳細(xì)介紹工業(yè)互聯(lián)網(wǎng)關(guān)鍵技術(shù)的三大功能要素:網(wǎng)絡(luò)、平臺(tái)和安全。 一、工業(yè)互聯(lián)網(wǎng)的網(wǎng)絡(luò)功能要素 1.1 工業(yè)互聯(lián)網(wǎng)網(wǎng)絡(luò)的定義與特點(diǎn) 工業(yè)互聯(lián)網(wǎng)網(wǎng)絡(luò)是指在工業(yè)生產(chǎn)過(guò)程中,
    的頭像 發(fā)表于 07-02 09:38 ?862次閱讀

    奇異摩爾上??偛窟M(jìn)駐上海浦東科海大樓

    。 三年風(fēng)雨兼程? 三年春華秋實(shí) 奇異摩爾于2021年在上海創(chuàng)立,依托于Chiplet和RDMA高性能網(wǎng)絡(luò)互聯(lián)技術(shù),旨在打造了一整套全棧式A
    的頭像 發(fā)表于 07-01 18:57 ?1844次閱讀
    <b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>上??偛窟M(jìn)駐上海浦東科海大樓

    英特爾推出集成光學(xué)計(jì)算互聯(lián)OCI Chiplet芯片

    在全球信息技術(shù)飛速發(fā)展的今天,數(shù)據(jù)傳輸速度和效率成為了決定科技競(jìng)爭(zhēng)力的關(guān)鍵因素之一。英特爾,作為全球領(lǐng)先的半導(dǎo)體公司,始終站在技術(shù)革新的前沿。近日,英特爾宣布了一項(xiàng)具有劃時(shí)代意義的里程碑成果——集成光學(xué)計(jì)算
    的頭像 發(fā)表于 06-28 10:55 ?788次閱讀

    奇異摩爾攜手SEMiBAY Talk 邀您暢談互聯(lián)與計(jì)算

    2024年5月25日(本周六)19:30,由深圳市半導(dǎo)體與集成電路產(chǎn)業(yè)聯(lián)盟(SICA)主辦的 SEMiBAY Talk“Chiplet 與先進(jìn)封裝技術(shù)和市場(chǎng)趨勢(shì)”將在線(xiàn)上舉行。奇異摩爾
    的頭像 發(fā)表于 05-20 18:31 ?923次閱讀
    <b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>攜手SEMiBAY Talk 邀您暢談<b class='flag-5'>互聯(lián)</b>與計(jì)算

    數(shù)字孿生關(guān)鍵技術(shù)及體系架構(gòu)

    的可行思路。首先介紹了數(shù)字孿生的演進(jìn)與價(jià)值,然后給出了數(shù)字孿生典型特征及其體系架構(gòu),并基于該架構(gòu)介紹了多項(xiàng)數(shù)字孿生關(guān)鍵技術(shù),最后對(duì)數(shù)字孿生進(jìn)行了展望,包括其面臨的挑戰(zhàn)與未來(lái)發(fā)展趨勢(shì)。
    的頭像 發(fā)表于 04-02 14:21 ?704次閱讀

    奇異摩爾互聯(lián)解決方案,共建可持續(xù)、開(kāi)放的芯粒生態(tài)

    集成電路、計(jì)算機(jī)、數(shù)學(xué)、物理、化學(xué)等跨學(xué)科的探討,探索構(gòu)建自主創(chuàng)新的集成芯片和芯粒關(guān)鍵共性技術(shù)和可持續(xù)發(fā)展生態(tài)新路徑。 ? ? 奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁祝俊東受邀,在
    的頭像 發(fā)表于 12-21 11:13 ?1430次閱讀
    <b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>以<b class='flag-5'>互聯(lián)</b>解決方案,共建可持續(xù)、開(kāi)放的芯粒生態(tài)

    Chiplet 互聯(lián):生于挑戰(zhàn),贏于生態(tài)

    12月13日,第七屆中國(guó)系統(tǒng)級(jí)封裝大會(huì)(SiP China 2023)在上海舉辦,奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁??|發(fā)表了《Chiplet和網(wǎng)絡(luò)加速,互連定義計(jì)算時(shí)代的兩大關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-19 11:12 ?3620次閱讀
    <b class='flag-5'>Chiplet</b> <b class='flag-5'>互聯(lián)</b>:生于挑戰(zhàn),贏于生態(tài)

    奇異摩爾與潤(rùn)欣科技加深戰(zhàn)略合作開(kāi)創(chuàng)Chiplet互聯(lián)芯粒未來(lái)

    模式的創(chuàng)新,就多種 Chiplet 互聯(lián)產(chǎn)品和互聯(lián)芯粒的應(yīng)用領(lǐng)域拓展合作空間。 在摩爾定律持續(xù)放緩與最大化計(jì)算資源需求的矛盾下,Chiplet
    的頭像 發(fā)表于 11-30 11:06 ?3532次閱讀

    互聯(lián)chiplet技術(shù)與生態(tài)同行

    作為近十年來(lái)半導(dǎo)體行業(yè)最火爆、影響最深遠(yuǎn)的技術(shù),Chiplet 在本質(zhì)上是一種互聯(lián)方式。在微觀層面,當(dāng)開(kāi)發(fā)人員將大芯片分割為多個(gè)芯粒單元后,假如不能有效的連接起來(lái),Chiplet 也就
    的頭像 發(fā)表于 11-25 10:10 ?911次閱讀

    奇異摩爾??|:Chiplet和網(wǎng)絡(luò)加速 互聯(lián)時(shí)代兩大關(guān)鍵技術(shù)

    科技的迭代如同多米諾骨牌,每一次重大技術(shù)突破,總是伴隨著系列瓶頸與機(jī)遇的連鎖反應(yīng)。近些年,在半導(dǎo)體行業(yè),隨著算力需求與摩爾定律增長(zhǎng)的鴻溝加劇,技術(shù)突破所帶來(lái)的影響也愈發(fā)顯著。Chiplet
    的頭像 發(fā)表于 11-14 09:26 ?1168次閱讀
    <b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>??|:<b class='flag-5'>Chiplet</b>和網(wǎng)絡(luò)加速 <b class='flag-5'>互聯(lián)</b>時(shí)代兩大<b class='flag-5'>關(guān)鍵技術(shù)</b>

    奇異摩爾與智原科技聯(lián)合發(fā)布 2.5D/3DIC整體解決方案

    作為全球領(lǐng)先的互聯(lián)產(chǎn)品和解決方案公司,奇異摩爾期待以自身 Chiplet 互聯(lián)芯粒、網(wǎng)絡(luò)加速芯粒產(chǎn)品及全鏈路解決方案,結(jié)合智原全面的先進(jìn)封裝
    的頭像 發(fā)表于 11-12 10:06 ?848次閱讀