據(jù)報道,臺積電在近期舉行的IEDM 2023會議上制定了芯片封裝計劃,其中包括提供擁有萬億晶體管能力的封裝產(chǎn)品,該計劃與早前英特爾所披露的規(guī)劃相似。然而,需要注意的是,這個萬億晶體管并非指單個芯片封裝的總量,而是源于多個3D封裝小芯片。盡管如此,臺積電仍在全力以赴提高單片芯片的制造潛能,爭取開發(fā)出含有兩千億晶體管的封裝芯片。
為達成此目標(biāo),公司正加緊推進N2和N2P級別的2nm制造節(jié)點研究,并同步發(fā)展A14和A10級別的1.4nm加工工藝,預(yù)計到2030年可以實現(xiàn)。此外,臺積電預(yù)計封裝技術(shù),如CoWoS、InFO、SoIC等會不斷優(yōu)化升級,使他們有望在2030年前后打造出超萬億晶體管的大規(guī)模封裝解決方案。
值得一提的是,臺積電在本次會議中還透露他們已全面啟動1.4nm級制作流程研發(fā)工作。同樣,該公司再次確認(rèn),按照原定計劃,2nm級制造流程將從2025年起進入大規(guī)模商業(yè)化。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
電子發(fā)燒友網(wǎng)(文/吳子鵬)根據(jù)臺灣媒體的最新消息,臺積電1nm制程將落腳嘉義科學(xué)園區(qū),臺積
發(fā)表于 01-23 00:14
?4636次閱讀
近日,臺積電在美股市場的表現(xiàn)令人矚目。其股價在開盤后持續(xù)上漲,最高達到了194.25美元,創(chuàng)下了歷史新高。這一漲勢使得臺積
發(fā)表于 10-16 17:39
?390次閱讀
近日,新思科技(Synopsys)宣布了一項重大的技術(shù)突破,成功推出了1.6納米背面電源布線項目。這一技術(shù)將成為未來萬億晶體管芯片制造過程中的關(guān)鍵所在。
發(fā)表于 09-30 16:11
?329次閱讀
來源:半導(dǎo)體芯聞綜合 臺積電高效能封裝整合處處長侯上勇3 日在Semicon Taiwan 2024 中舉行專題演講,表示被視為是三種CoWoS 產(chǎn)品中,能滿足所有條件的最佳解決方案,
發(fā)表于 09-06 10:53
?318次閱讀
近日,業(yè)界傳來重要消息,臺積電已正式組建專注于扇出型面板級封裝(FOPLP)的團隊,并規(guī)劃建立小型試產(chǎn)線(mini line),標(biāo)志著這家全
發(fā)表于 07-16 16:51
?858次閱讀
張曉強強調(diào),半導(dǎo)體產(chǎn)業(yè)的黃金時代已然來臨,未來AI芯片的發(fā)展幾乎99%都依賴于臺積電的先進邏輯技術(shù)和先進封裝技術(shù)。
發(fā)表于 05-24 15:09
?738次閱讀
來源:臺積電 封裝使用硅光子技術(shù)來改善互連 圖片來源: ISSCC 芯片巨頭臺
發(fā)表于 02-25 10:28
?438次閱讀
臺積電推出更先進封裝平臺,晶體管可增加到1萬億個。
發(fā)表于 02-23 10:05
?1154次閱讀
臺積電高級研發(fā)副總裁張曉強指出,本項新技術(shù)主要針對AI芯片性能增強。新型HBM高帶寬存儲器與Chiplet架構(gòu)小芯片的引入需求大量組件及IC
發(fā)表于 02-22 14:04
?493次閱讀
臺積電的2nm技術(shù)是3nm技術(shù)的延續(xù)。一直以來,臺積電堅定地遵循著每一步一個工藝節(jié)點的演進
發(fā)表于 01-25 14:14
?413次閱讀
臺積電在上月早些時候的IEDM 2023大會中宣布,計劃推出包含高達1萬億個晶體管的
發(fā)表于 01-23 10:35
?2206次閱讀
因為AI芯片需求的大爆發(fā),臺積電先進封裝產(chǎn)能供不應(yīng)求,而且產(chǎn)能供不應(yīng)求的狀況可能延續(xù)到2025年;這是臺
發(fā)表于 01-22 18:48
?918次閱讀
1納米尺寸的芯片制造面臨著物理極限的挑戰(zhàn),可能導(dǎo)致晶體管的性能下降甚至失效。作為半導(dǎo)體行業(yè)的重要參與者之一,臺積
發(fā)表于 01-22 14:18
?770次閱讀
臺積電預(yù)計封裝技術(shù)(CoWoS、InFO、SoIC 等)將取得進步,使其能夠在 2030 年左右構(gòu)建封裝超過一
發(fā)表于 12-29 10:35
?267次閱讀
12月9日,英特爾在IEDM 2023(2023 IEEE 國際電子器件會議)上展示了使用背面電源觸點將晶體管縮小到1納米及以上范圍的關(guān)鍵技術(shù)。英特爾表示將在2030年前實現(xiàn)在單個封裝內(nèi)集成1
發(fā)表于 12-28 13:58
?678次閱讀
評論