0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

axpro ? 來(lái)源:axpro ? 作者:axpro ? 2024-02-21 15:15 ? 次閱讀

PCIe-AXI-Controller

PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶(hù)接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASICFPGA。

PCIe接口

PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1

可與PIPE兼容的PHY集成

AXI接口:

1個(gè)AXI4-Lite Master接口:訪問(wèn)外部寄存器

1個(gè)AXI4-Lite Slave接口:訪問(wèn)內(nèi)部Bridge配置寄存器

1個(gè)AXI4-MM Master描述符接口:訪問(wèn)AXI域的SGDMA描述符

4個(gè)AXI4-MM Master接口:訪問(wèn)AXI4 Slave設(shè)備,比如內(nèi)存;C2H和H2C傳輸

4個(gè)AXI4-MM Slave接口:被AXI4 Master設(shè)備訪問(wèn)

4個(gè)AXI4-Stream Master接口:訪問(wèn)AXI4 Stream Slave設(shè)備,比如FIFO;H2C傳輸

4個(gè)AXI4-Stream Slave接口:被AXI4 Stream Master設(shè)備訪問(wèn),C2H傳輸

PCIe特性:

支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)

支持PCIe x16,x8,x4,x2和x1

支持Endpoint和Rootport模式

支持最大4KB payload size

1個(gè)Virtual Channel,最多32個(gè)Physical Functions

可配置的接收和發(fā)送緩沖區(qū)大小

支持SR-IOV功能,VF可達(dá)512個(gè)

支持32個(gè)MSI和INT消息

支持MSI-X

支持ASPM:L0s和L1

DMA特性:

8個(gè)獨(dú)立的DMA引擎

支持CDMA和SGDMA

最大128個(gè)outstanding write和read request

可配置的DMA Source、Destination和Descriptor Type

DMA長(zhǎng)度無(wú)限制

可交付資料

詳細(xì)的用戶(hù)手冊(cè)

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技術(shù)支持:郵件,電話,現(xiàn)場(chǎng),培訓(xùn)服務(wù)

Email:neteasy163z@163.com

PCIe-AXI-Controller結(jié)構(gòu)框圖

wKgZomXVomuAWA5hAADiDHK4KfA998.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1200

    瀏覽量

    82352
  • dma
    dma
    +關(guān)注

    關(guān)注

    3

    文章

    556

    瀏覽量

    100344
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    127

    瀏覽量

    16575
  • 控制器
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    3274
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Xilinx NVMe AXI4主機(jī)控制器AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無(wú)需CPU,自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫(xiě)入和讀取AXI4接口,不但適用
    的頭像 發(fā)表于 07-18 09:17 ?446次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機(jī)<b class='flag-5'>控制器</b>,<b class='flag-5'>AXI</b>4接口高性能版本介紹

    FPGAPCIE接口應(yīng)用需要注意哪些問(wèn)題

    決定了其邏輯單元、內(nèi)存塊和輸入/輸出端口的數(shù)量。這些資源的限制會(huì)影響PCIe的配置,如通道數(shù)量和速度等級(jí)。 不同FPGA的內(nèi)部架構(gòu)差異可能導(dǎo)致性能不同。例如,數(shù)據(jù)傳輸路徑的寬度、時(shí)鐘頻率以及串行收發(fā)
    發(fā)表于 05-27 16:17

    高性能NVMe主機(jī)控制器,Xilinx FPGA PCIe 3

    ,Ultrascale,7 Series FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無(wú)需CPU和外部存儲(chǔ)
    發(fā)表于 04-20 14:41

    高性能NVMe主機(jī)控制器,Xilinx FPGA NVMe Host Accelerator IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無(wú)需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)
    發(fā)表于 04-10 22:55

    基于安路PCIe SGDMA高速數(shù)據(jù)傳輸方案

    安路科技提供基于PCIe 硬核控制器開(kāi)發(fā)的SGDMA IP。SGDMA可作為一個(gè)PCIe2AXI4系列接口的橋或者一個(gè)高性能DMA使用。
    的頭像 發(fā)表于 04-08 14:29 ?609次閱讀
    基于安路<b class='flag-5'>PCIe</b> SGDMA高速數(shù)據(jù)傳輸方案

    Xilinx FPGA高性能NVMe SSD主機(jī)控制器,NVMe Host Controller IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無(wú)需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)
    發(fā)表于 03-27 17:23

    Xilinx FPGA NVMe主機(jī)控制器IP,高性能版本介紹應(yīng)用

    SSD?無(wú)需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、NVMe控制器識(shí)別和NVMe隊(duì)列設(shè)置?支持對(duì)PCIe SSD
    發(fā)表于 03-09 13:56

    Xilinx FPGA 1/4/8通道PCIe-DMA控制器IP,高性能應(yīng)用介紹

    32?每個(gè)DMA引擎支持DMA Ring緩沖,Ring緩沖深度和個(gè)數(shù)可配置?RDMA的超低延時(shí)和超低抖動(dòng)性?H2C DMA支持視頻顯示定時(shí)時(shí)序輸入控制?AXI4-Lite Master接口允許PCIe通信繞過(guò)
    發(fā)表于 03-07 13:54

    Xilinx高性能PCIe DMA控制器IP,8個(gè)DMA通道

    基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem實(shí)現(xiàn)了使用DMA地址隊(duì)列的獨(dú)立多通道、高性能Continous
    的頭像 發(fā)表于 02-22 11:11 ?1311次閱讀
    Xilinx高性能<b class='flag-5'>PCIe</b> DMA<b class='flag-5'>控制器</b>IP,8個(gè)DMA通道

    PCIe-AXI-Cont用戶(hù)手冊(cè)

    Transaction layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶(hù)接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASIC
    發(fā)表于 02-22 09:15 ?3次下載

    Xilinx FPGA NVMe Host Controller IP,NVMe主機(jī)控制器

    對(duì)PCIe SSD的高性能存儲(chǔ)控制器,不但提供對(duì)PCIe SSD的配置管理功能,而且提供對(duì)PCIe SSD的IO(Page)讀寫(xiě)以及DMA讀寫(xiě)功能。NVMe Host
    發(fā)表于 02-21 10:16

    Xilinx FPGA NVMe控制器,NVMe Host Controller IP

    NVMe Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無(wú)需CPU和外部存儲(chǔ),自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫(xiě)入AXI4-Stream/F
    的頭像 發(fā)表于 02-18 11:27 ?828次閱讀
    Xilinx <b class='flag-5'>FPGA</b> NVMe<b class='flag-5'>控制器</b>,NVMe Host <b class='flag-5'>Controller</b> IP

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設(shè)計(jì)

    的內(nèi)部資源包括 DDR 控制器,QSPI 控制器,OCM,IIC,SPI 等。 本教程提供一個(gè)最小的參考設(shè)計(jì),使上位機(jī)可以通過(guò) PCIE 端口,通過(guò) S_AXI_GP0 端口訪問(wèn) ZY
    發(fā)表于 11-30 18:49

    體驗(yàn)紫光PCIE之使用WinDriver驅(qū)動(dòng)紫光PCIE

    后,如果鏈接成功(可通過(guò)兩個(gè)link_up信號(hào)指示燈快速判斷),打開(kāi)設(shè)備管理,可以看到一個(gè)PCI內(nèi)存控制器的其他設(shè)備,如果沒(méi)有鏈接成功,可重新下載固件或者檢測(cè)硬件連接,注意流程是先下載后開(kāi)機(jī)。 (4
    發(fā)表于 11-17 14:35

    基于安路PCIe SGDMA 高速數(shù)據(jù)傳輸方案

    科技提供基于PCIe 硬核控制器開(kāi)發(fā)的SG DMA ? IP。SGDMA可作為一個(gè)PCIe2AXI4系列接口的橋或者一個(gè)高性能DM
    的頭像 發(fā)表于 11-16 14:45 ?644次閱讀