0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity RISC-V IDE入門使用-3

XL FPGA技術(shù)交流 ? 來源:易靈思FPGA技術(shù)交流 ? 作者:易靈思FPGA技術(shù)交流 ? 2024-07-09 08:46 ? 次閱讀

9c473d9c-3d8c-11ef-82a0-92fbcf53809c.png

自從新版本的Efinity RISC-V IDE發(fā)布之后,這直沒有時間操作一下,它為RISC-V ' C '和' c++ '軟件開發(fā)提供了一個完整、無縫的環(huán)境;今天終于安裝了,但安裝自不必多說,一路點擊下去就可以了。來體驗一把。

打開IDE自帶工程。
(1)首先打開軟件。

step1:選擇工程的工作空間。如果工作空間長時間不變可以勾選Use this as the default and do not ask agin。

與老版本的區(qū)別是,新版本可以將該選擇到任何地方。

9c63f662-3d8c-11ef-82a0-92fbcf53809c.png

step2:生成sapphire的example。

step2: Import工程。選擇Import Projectes... 或者在Project Explorer中右擊,然后選擇Import... 或者File -> Import.

9c7ed388-3d8c-11ef-82a0-92fbcf53809c.png

9c974ae4-3d8c-11ef-82a0-92fbcf53809c.png

step3:在打開的Import對話框中選擇Efinix Projects-> Efinix Makefile Project可以導(dǎo)入。

9ca8edf8-3d8c-11ef-82a0-92fbcf53809c.png

step4:選擇bsp位置,這里我選擇

D:FPGA_Prj9_T120F3241_RISCV_DEMOT120F324_devkitembedded_swefx_socbsp

如果是FreeRTOS的話,兩個都要輸入。

9cbaace6-3d8c-11ef-82a0-92fbcf53809c.png

setp5:選擇下一步,然后勾選相應(yīng)工程前面的方框,點擊finish即可以導(dǎo)入相應(yīng)的demo工程。

9cdff500-3d8c-11ef-82a0-92fbcf53809c.png

step6:右鍵選擇build Project.

step7:run或者debug。這里以gpioDemo為例。

9cff2d9e-3d8c-11ef-82a0-92fbcf53809c.png

進入debug調(diào)試界面。

9d19c50a-3d8c-11ef-82a0-92fbcf53809c.png

其實在Debug時經(jīng)常會報出以下問題:

Error:nodevicefound

Error:unabletoopenftdidevicewithvid0403,pid6014,description'ELITES-232DL',serial'*'atbuslocation'*'

9d37f534-3d8c-11ef-82a0-92fbcf53809c.png

這個錯誤其實并不陌生,文檔也有一個相關(guān)的記錄.

目前易靈思的下載器主要使用的是FTDI的 FT232,FT2232和FT4232方案。下圖是FT2232和FT4232芯片的原理圖,F(xiàn)T2232有channel 0,1兩個通道,在下圖已經(jīng)標(biāo)出。FT4234有channel 0,1,2,3共4個通道;而ELITES-232DL使用的是FT232,它只有channel 0.所以在使用不同的下載噐方案時,尤其是在對RISCV進行debug時就是使用不同的配置參數(shù);否則就會報上面的錯誤。

9d435ea6-3d8c-11ef-82a0-92fbcf53809c.png

9d5683e6-3d8c-11ef-82a0-92fbcf53809c.png

那么怎么區(qū)別下載器使用的是什么芯片方案及對應(yīng)的JTAG channel號呢?這個在打開programmer之后,就可以看到相應(yīng)的ID.位置如下圖所示。而channel號是由易靈思的驅(qū)動來指定的,下表中列出JTAG使用的channel號。

9d7be5be-3d8c-11ef-82a0-92fbcf53809c.png

FTDI器件 ID JTAG channel
FT232 0403:6014 0
FT2232 0403:6010 1
FT4232 0403:6011 1

在上面的圖中我們還把USB Target用紅色框框了出來,因為不同的下載器名字是不一樣的,也是要修改的。

知道了上面的信息之后,我們就可以很清楚的知道我們的下載器使用的器件情況。

到現(xiàn)在我們可以對上面的報錯進行修改了,出現(xiàn)上面的報錯時應(yīng)該怎么樣修改呢?這里還要分兩種情況,一種是hard jtag,另一種是soft的JTAG。區(qū)別在于修改的文件不同。

對于hard jtag,我們需要把embedded_swsoc_xxbspefinixEfxSapphireSocopenocdftdi.cfg(或者ftdi_ti.cfg,其中ftdi.cfg用于trion系列,而ftdi_ti.cfg 用于鈦金系列)修改成下載器讀出來的名字,這里包括ftdi_device_desc,ftdi_vid_pid及ftdi_channel三個參數(shù),只需要按照上面的說明配置即可。

9dafcbcc-3d8c-11ef-82a0-92fbcf53809c.png

比如以YLS_DL下載器為例,

9dd84584-3d8c-11ef-82a0-92fbcf53809c.png它使用的是FT2232的方案。修改結(jié)果如圖。

9ee14106-3d8c-11ef-82a0-92fbcf53809c.png

對于soft jtag,老版本的EFinity修改的是c232hm_ddhsl_0.cfg文件,而在2023.1版本的RISCV中已經(jīng)沒有c232hm_ddhsl_0.cfg文件了。代之的是一個external.cfg文件。里面的內(nèi)部與上面的是一樣的。

另外也遇到過修改了上面的問題還是存在問題的,經(jīng)過確認客戶安裝的驅(qū)動是libusb-win32,可以用zadig的libusbk試試。

9f08511a-3d8c-11ef-82a0-92fbcf53809c.png

二、新建工程

File -> New -> Project...

9f1934d0-3d8c-11ef-82a0-92fbcf53809c.png

可以選擇Standalone也可以選擇FreeRTOS

9f3249c0-3d8c-11ef-82a0-92fbcf53809c.png

邏輯文件與RISCV工程文件合并燒寫到flash

在programmer中點擊Combine Multiple Image Files。打開Combine Multiple Image Files對話框,

9f4d5b7a-3d8c-11ef-82a0-92fbcf53809c.png

選擇Generic Image Combination.并選擇右側(cè)的“*”添加文件,邏輯文件是生成的hex文件,RISCV工程生成的是bin文件。

9f6ad1d2-3d8c-11ef-82a0-92fbcf53809c.png

輸入output file 文件名。指定地址,邏輯文件地址為0,

軟核的起始地址是大工程中指定的起始文件,最后點擊Aplly。

9f82bb6c-3d8c-11ef-82a0-92fbcf53809c.png

把合成的文件燒寫到flash。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FlaSh
    +關(guān)注

    關(guān)注

    10

    文章

    1614

    瀏覽量

    147657
  • IDE
    IDE
    +關(guān)注

    關(guān)注

    0

    文章

    334

    瀏覽量

    46614
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2208

    瀏覽量

    45959
收藏 人收藏

    評論

    相關(guān)推薦

    Efinity RISC-V IDE入門使用-4

    原文標(biāo)題:Efinity RISC-V IDE入門使用-4
    的頭像 發(fā)表于 11-01 11:06 ?134次閱讀

    RISC-V,即將進入應(yīng)用的爆發(fā)期

    我們會迎來前所未見的AI軟件應(yīng)用,而RISC-V有望打造出下一代的AI引擎?!?達摩院院長張建鋒此前在3月2024玄鐵RISC-V生態(tài)大會表示,隨著新型算力需求激增,RISC-V發(fā)展迎
    發(fā)表于 10-31 16:06

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?281次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?1327次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    更好的使用體驗: 1. 青稞RISC-V首先針對高速數(shù)據(jù)傳輸場景,通過免表中斷提升了MCU的響應(yīng)速度; 2. 針對藍牙和以太網(wǎng)等協(xié)議棧應(yīng)用,擴展自定義指令提升了代碼密度; 3. 率先設(shè)計的兩線調(diào)試
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領(lǐng)域的一次重要盛會
    的頭像 發(fā)表于 08-26 18:33 ?780次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會:華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    ://t.elecfans.com/live/2457.html 2024 RISC-V 中國峰會 Day 3 主會場A:https://t.elecfans.com/live/2458.html 2024 RISC-V 中國
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    ,該研究團隊成立了一個四人小組,僅用了3個月的時間就完成了RISC-V指令集的開發(fā)。 二、公開與標(biāo)準(zhǔn)化 2014年:RISC-V架構(gòu)正式對外公開,并成立了RISC-V基金會(
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    實際應(yīng)用中有所體現(xiàn),并可能對RISC-V的推廣和應(yīng)用造成一定障礙。 3. 市場份額和認可度 市場份額有限:雖然RISC-V在國際上獲得了廣泛的關(guān)注和認可,但在某些市場或應(yīng)用領(lǐng)域中的市場份額仍然有限。這可
    發(fā)表于 07-29 17:18

    RISC-V有哪些優(yōu)點和缺點

    RISC-V作為一種開源的指令集架構(gòu)(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點: 開源與開放性:RISC-V是開源的,這意味著任何人都可以獲取、修改
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?

    RISC-V作為一種開源的指令集架構(gòu)(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點 : 開源與開放性 :RISC-V是開源的,這意味著任何人都可以獲取
    發(fā)表于 04-28 08:51

    解鎖RISC-V技術(shù)力量丨曹英杰:RISC-V與大模型探索

    4月12日,第二期“大家來談芯|解鎖RISC-V技術(shù)力量”在上海臨港新片區(qū)頂科永久會址舉辦,本期沙龍聚焦RISC-V技術(shù),圍繞AI時代的RISC-V市場機會、RISC-V在汽車領(lǐng)域的應(yīng)
    的頭像 發(fā)表于 04-16 08:16 ?607次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術(shù)力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大模型探索

    什么是RISC-V?RISC-V的關(guān)鍵技術(shù)

    RISC-V不僅僅是一個流行語;它建立在堅實的技術(shù)基礎(chǔ)之上,使其有別于其他指令集架構(gòu) (ISA)。RISC-V的核心是基于精簡指令集計算(RISC)原則,強調(diào)效率和性能。
    發(fā)表于 03-26 09:34 ?3372次閱讀

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工
    發(fā)表于 02-02 10:41

    賽昉科技重磅亮相RISC-V Summit 2023

    近日,賽昉科技重磅亮相RISC-VSummit2023(2023年RISC-V北美峰會),并連續(xù)三年發(fā)表主題演講,展現(xiàn)賽昉科技推動RISC-V軟件生態(tài)的最新成果。RISC-VSummi
    的頭像 發(fā)表于 11-22 08:19 ?545次閱讀
    賽昉科技重磅亮相<b class='flag-5'>RISC-V</b> Summit 2023