0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

尖峰電流詳解及PCB布局時(shí)去耦電容的擺放教程

6lJx_gh_d145c20 ? 2017-11-27 16:08 ? 次閱讀

對(duì)于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對(duì)該芯片去耦的電容都盡量靠近芯片。

尖峰電流的形成

數(shù)字電路輸出高電平時(shí)從電源拉出的電流Ioh和低電平輸出時(shí)灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門(mén)為例說(shuō)明尖峰電流的形成:

輸出電壓如上圖(a)所示,理論上電源電流的波形如中圖(b),而實(shí)際的電源電流保險(xiǎn)如下圖(c)。由圖(c)可以看出在輸出由低電平轉(zhuǎn)換到高電平時(shí)電源電流有一個(gè)短暫而幅度很大的尖峰。尖峰電源電流的波形隨所用器件的類(lèi)型和輸出端所接的電容負(fù)載而異。

產(chǎn)生尖峰電流的主要原因

輸出級(jí)的T3、T4管短設(shè)計(jì)內(nèi)同時(shí)導(dǎo)通。在與非門(mén)由輸出低電平轉(zhuǎn)向高電平的過(guò)程中,輸入電壓的負(fù)跳變?cè)赥2和T3的基極回路內(nèi)產(chǎn)生很大的反向驅(qū)動(dòng)電流,由于T3的飽和深度設(shè)計(jì)得比T2大,反向驅(qū)動(dòng)電流將使T2首先脫離飽和而截止。T2截止后,其集電極電位上升,使T4導(dǎo)通??墒谴藭r(shí)T3還未脫離飽和,因此在極短得設(shè)計(jì)內(nèi)T3和T4將同時(shí)導(dǎo)通,從而產(chǎn)生很大的ic4,使電源電流形成尖峰電流。圖中的R4正是為了限制此尖峰電流而設(shè)計(jì)。

低功耗型TTL門(mén)電路中的R4較大,因此其尖峰電流較小。當(dāng)輸入電壓由低電平變?yōu)楦唠娖綍r(shí),與非門(mén)輸出電平由高變低,這時(shí)T3、T4也可能同時(shí)導(dǎo)通。但當(dāng)T3開(kāi)始進(jìn)入導(dǎo)通時(shí),T4處于放大狀態(tài),兩管的集-射間電壓較大,故所產(chǎn)生的尖峰電流較小,對(duì)電源電流產(chǎn)生的影響相對(duì)較小。

產(chǎn)生尖峰電流的另一個(gè)原因是負(fù)載電容的影響。與非門(mén)輸出端實(shí)際上存在負(fù)載電容CL,當(dāng)門(mén)的輸出由低轉(zhuǎn)換到高時(shí),電源電壓由T4對(duì)電容CL充電,因此形成尖峰電流。

當(dāng)與非門(mén)的輸出由高電平轉(zhuǎn)換到低電平時(shí),電容CL通過(guò)T3放電。此時(shí)放電電流不通過(guò)電源,故CL的放電電流對(duì)電源電流無(wú)影響。

尖峰電流的抑制方法

1、在電路板布線(xiàn)上采取措施,使信號(hào)線(xiàn)的雜散電容降到最小;

2、另一種方法是設(shè)法降低供電電源的內(nèi)阻,使尖峰電流不至于引起過(guò)大的電源電壓波動(dòng);

3、通常的作法是使用去耦電容來(lái)濾波,一般是在電路板的電源入口處放一個(gè)1uF~10uF的去耦電容,濾除低頻噪聲;在電路板內(nèi)的每一個(gè)有源器件的電源和地之間放置一個(gè)0.01uF~0.1uF的去耦電容(高頻濾波電容),用于濾除高頻噪聲。濾波的目的是要濾除疊加在電源上的交流干擾,但并不是使用的電容容量越大越好,因?yàn)閷?shí)際的電容并不是理想電容,不具備理想電容的所有特性。

去耦電容的選取可按C=1/F計(jì)算,其中F為電路頻率,即10MHz取0.1uF,100MHz取0.01uF。一般取0.1~0.01uF均可。

放置在有源器件旁的高頻濾波電容的作用有兩個(gè),其一是濾除沿電源傳導(dǎo)過(guò)來(lái)的高頻干擾,其二是及時(shí)補(bǔ)充器件高速工作時(shí)所需的尖峰電流。所以電容的放置位置是需要考慮的。

實(shí)際的電容由于存在寄生參數(shù),可等效為串聯(lián)在電容上的電阻和電感,將其稱(chēng)為等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)。這樣,實(shí)際的電容就是一個(gè)串聯(lián)諧振電路,其諧振頻率為:

實(shí)際的電容在低于Fr的頻率呈現(xiàn)容性,而在高于Fr的頻率上則呈現(xiàn)感性,所以電容更象是一個(gè)帶阻濾波器。

10uF的電解電容由于其ESL較大,F(xiàn)r小于1MHz,對(duì)于50Hz這樣的低頻噪聲有較好的濾波效果,對(duì)上百兆的高頻開(kāi)關(guān)噪聲則沒(méi)有什么作用。

電容的ESR和ESL是由電容的結(jié)構(gòu)和所用的介質(zhì)決定的,而不是電容量。通過(guò)使用更大容量的電容并不能提高抑制高頻干擾的能力,同類(lèi)型的電容,在低于Fr的頻率下,大容量的比小容量的阻抗小,但如果頻率高于Fr,ESL決定了兩者的阻抗不會(huì)有什么區(qū)別。

電路板上使用過(guò)多的大容量電容對(duì)于濾除高頻干擾并沒(méi)有什么幫助,特別是使用高頻開(kāi)關(guān)電源供電時(shí)。另一個(gè)問(wèn)題是,大容量電容過(guò)多,增加了上電及熱插拔電路板時(shí)對(duì)電源的沖擊,容易引起如電源電壓下跌、電路板接插件打火、電路板內(nèi)電壓上升慢等問(wèn)題。

PCB布局時(shí)去耦電容擺放

對(duì)于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對(duì)該芯片去耦的電容都盡量靠近芯片。

下圖就是一個(gè)擺放位置的例子。本例中的電容等級(jí)大致遵循10倍等級(jí)關(guān)系。

還有一點(diǎn)要注意,在放置時(shí),最好均勻分布在芯片的四周,對(duì)每一個(gè)容值等級(jí)都要這樣。通常芯片在設(shè)計(jì)的時(shí)候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在芯片的四個(gè)邊上的。因此,電壓擾動(dòng)在芯片的四周都存在,去耦也必須對(duì)整個(gè)芯片所在區(qū)域均勻去耦。如果把上圖中的680pF電容都放在芯片的上部,由于存在去耦半徑問(wèn)題,那么就不能對(duì)芯片下部的電壓擾動(dòng)很好的去耦。

電容的安裝

在安裝電容時(shí),要從焊盤(pán)拉出一小段引出線(xiàn),然后通過(guò)過(guò)孔和電源平面連接,接地端也是同樣。這樣流經(jīng)電容的電流回路為:電源平面——過(guò)孔——引出線(xiàn)——焊盤(pán)——電容——焊盤(pán)——引出線(xiàn)——過(guò)孔——地平面,下圖直觀的顯示了電流的回流路徑。

第一種方法從焊盤(pán)引出很長(zhǎng)的引出線(xiàn)然后連接過(guò)孔,這會(huì)引入很大的寄生電感,一定要避免這樣做,這是最糟糕的安裝方式。

第二種方法在焊盤(pán)的兩個(gè)端點(diǎn)緊鄰焊盤(pán)打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

第三種在焊盤(pán)側(cè)面打孔,進(jìn)一步減小了回路面積,寄生電感比第二種更小,是比較好的方法。

第四種在焊盤(pán)兩側(cè)都打孔,和第三種方法相比,相當(dāng)于電容每一端都是通過(guò)過(guò)孔的并聯(lián)接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,盡量用這種方法。

最后一種方法在焊盤(pán)上直接打孔,寄生電感最小,但是焊接是可能會(huì)出現(xiàn)問(wèn)題,是否使用要看加工能力和方式。

推薦使用第三種和第四種方法。

需要強(qiáng)調(diào)一點(diǎn):有些工程師為了節(jié)省空間,有時(shí)讓多個(gè)電容使用公共過(guò)孔,任何情況下都不要這樣做。最好想辦法優(yōu)化電容組合的設(shè)計(jì),減少電容數(shù)量。

由于印制線(xiàn)越寬,電感越小,從焊盤(pán)到過(guò)孔的引出線(xiàn)盡量加寬,如果可能,盡量和焊盤(pán)寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線(xiàn)。引出線(xiàn)和過(guò)孔安裝如圖5所示,注意圖中的各種尺寸。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4314

    文章

    22926

    瀏覽量

    395427
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    315

    瀏覽量

    22293

原文標(biāo)題:PCB布局時(shí)如何擺放及安裝去耦電容?

文章出處:【微信號(hào):gh_d145c2054c9d,微信公眾號(hào):RF與EMC小助手】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB布局時(shí)電容擺放經(jīng)驗(yàn)分享

    對(duì)于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對(duì)該芯片
    發(fā)表于 02-09 09:36 ?8813次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>時(shí)<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b><b class='flag-5'>擺放</b>經(jīng)驗(yàn)分享

    理解尖峰電流pcb布局時(shí)的電容

    )所示,理論上電源電流的波形如右圖(b),而實(shí)際的電源電流保險(xiǎn)如右圖(c)。由圖(c)可以看出在輸出由低電平轉(zhuǎn)換到高電平時(shí)電源電流有一個(gè)短暫而幅度很大的尖峰。
    的頭像 發(fā)表于 01-12 09:05 ?7140次閱讀
    理解<b class='flag-5'>尖峰</b><b class='flag-5'>電流</b>與<b class='flag-5'>pcb</b><b class='flag-5'>布局</b>時(shí)的<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>

    詳解電容電容PCB布局布線(xiàn)

    從電源上看,沒(méi)有電容的時(shí)候如左側(cè)的波形,加上了電容之后變成了右側(cè)的樣子,供電電壓的波形變
    的頭像 發(fā)表于 03-27 14:08 ?3077次閱讀
    <b class='flag-5'>詳解</b><b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線(xiàn)

    PCB布線(xiàn)技巧:電容擺放

    為什么設(shè)計(jì)PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能找到一個(gè)很全方面講解的。下面這些內(nèi)容是我轉(zhuǎn)載的一篇關(guān)于電容
    發(fā)表于 07-26 11:30 ?5784次閱讀

    PCB布板時(shí)電容的就近擺放

    大多數(shù)資料都沒(méi)有提及,那就是電容半徑問(wèn)題。如果電容擺放離芯片過(guò)遠(yuǎn),超出了它的
    發(fā)表于 09-12 10:46

    PCB布線(xiàn)技巧及電容擺放問(wèn)題

    大多數(shù)資料都沒(méi)有提及,那就是電容半徑問(wèn)題。如果電容擺放離芯片過(guò)遠(yuǎn),超出了它的
    發(fā)表于 09-17 17:40

    PCB布局時(shí)電容擺放

    就不能對(duì)芯片下部的電壓擾動(dòng)很好的。電容的安裝在安裝電容時(shí),要從焊盤(pán)拉出一小段引出線(xiàn),然后通過(guò)過(guò)孔和電源平面連接,接地端也是同樣。這樣流經(jīng)電容
    發(fā)表于 09-18 15:56

    設(shè)計(jì)技巧#老司機(jī) PCB打樣布線(xiàn)電容擺放技巧

    重要的原因大多數(shù)資料都沒(méi)有提及,那就是電容半徑問(wèn)題。如果電容擺放離芯片過(guò)遠(yuǎn),超出了它的
    發(fā)表于 09-06 18:13

    PCB布線(xiàn)技巧之電容擺放

    PCB布線(xiàn)技巧之電容擺放,學(xué)習(xí)資料,感興趣的可以看看。
    發(fā)表于 10-26 15:28 ?0次下載

    尖峰電流的形成與抑制和PCB布局時(shí)電容擺放

    數(shù)字電路輸出高電平時(shí)從電源拉出的電流Ioh和低電平輸出時(shí)灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門(mén)為例說(shuō)明尖峰電流的形成。
    的頭像 發(fā)表于 01-08 10:45 ?4536次閱讀
    <b class='flag-5'>尖峰</b><b class='flag-5'>電流</b>的形成與抑制和<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>時(shí)<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的<b class='flag-5'>擺放</b>

    電容應(yīng)該如何擺放詳細(xì)問(wèn)題分析

    資料都沒(méi)有提及,那就是電容半徑問(wèn)題。如果電容擺放離芯片過(guò)遠(yuǎn),超出了它的
    發(fā)表于 08-15 17:32 ?5次下載
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>應(yīng)該如何<b class='flag-5'>擺放</b>詳細(xì)問(wèn)題分析

    PCB布局時(shí)電容擺放經(jīng)驗(yàn)分享

    對(duì)于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對(duì)該芯片
    發(fā)表于 02-10 12:05 ?20次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>時(shí)<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b><b class='flag-5'>擺放</b>經(jīng)驗(yàn)分享

    電容PCB設(shè)計(jì)和布局詳解

    今天給大家分享的是:電容,電容PCB設(shè)計(jì)和
    發(fā)表于 07-05 09:37 ?1384次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b><b class='flag-5'>PCB</b>設(shè)計(jì)和<b class='flag-5'>布局</b><b class='flag-5'>詳解</b>

    濾波電容怎么布局擺放,到底是先大后小還是先小后大?

    濾波電容怎么布局擺放,到底是先大后小還是先小后大?
    的頭像 發(fā)表于 12-04 15:43 ?2247次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b>濾波<b class='flag-5'>電容</b>怎么<b class='flag-5'>布局</b><b class='flag-5'>擺放</b>,到底是先大后小還是先小后大?

    電容擺放位置和作用

    電容(Decoupling Capacitor)在電子電路設(shè)計(jì)中扮演著至關(guān)重要的角色,它們用于減少電源線(xiàn)上的噪聲,確保電路的穩(wěn)定性和性能。
    的頭像 發(fā)表于 09-19 10:54 ?369次閱讀