0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

1200字徹底掌握運算放大器電路的關(guān)鍵參數(shù)選型計算:共模抑制比 CMRR

硬件那點事兒 ? 來源:硬件那點事兒 ? 作者:硬件那點事兒 ? 2024-10-21 11:12 ? 次閱讀

Part 01

前言

運放的共模抑制比 (CMRR) 是一個重要參數(shù),它表示運放抑制共模信號對運放輸出影響的能力。理想的運算放大器應(yīng)具有無限大的CMRR,也就是說當運放的兩個輸入具有相同的電壓時,則放大器的輸出應(yīng)該為零,但是事實上,由于運放的差分輸入級中晶體管參數(shù)的不匹配,導(dǎo)致當運放的兩個輸入具有相同的電壓時,在運放的差分輸入級中也會產(chǎn)生偏移電壓,經(jīng)過電路放大以后,會在運放輸出端產(chǎn)生較大的輸出偏移電壓。

c56ef62e-8e77-11ef-a79e-92fbcf53809c.png

Part 02

共模抑制比的定義

關(guān)于共模抑制比的定義,我們經(jīng)常會看到兩種不同的定義方式,第一種是下面的定義,其中Ad是運放的差模輸入電壓增益,Ac是運放的共模輸入電壓增益。運算放大器對+輸入端和-輸入端的電壓差進行放大,但實際運算放大器中由于共模輸入電壓的變化,運放輸入級電路的直流工作點會發(fā)生發(fā)生變化,因此差模電壓增益和共模電壓增益會發(fā)生變化。理想運放的共模增益為0,差模增益為無窮大,但是實際的運放差模增益是有限的,共模增益由于上面的原因也不為0,為了表征運放共模增益的大小,所以就有了CMRR的概念,它表示的就是運放對共模信號抑制能力的大小,Ac越小,Ad越大,CMRR也就越大。

c5839386-8e77-11ef-a79e-92fbcf53809c.png

從上面第一種對于CMRR的定義,我們可以理解CMRR存在的意義是什么,從實用性的角度來說下面這種定義方式將可以讓我們方便的定量計算CMRR對于輸出偏移電壓的計算:

c58a5a0e-8e77-11ef-a79e-92fbcf53809c.png

這個公式是如何推理得到的呢?

1.運放的輸出電壓Vout可以通過以下公式計算:

c5986fd6-8e77-11ef-a79e-92fbcf53809c.png

2.基于CMRR=Ad/Ac,帶入上面的式子就能得到:

c59eb5da-8e77-11ef-a79e-92fbcf53809c.png

3.整合一下上面的式子可以得到:

c5a2742c-8e77-11ef-a79e-92fbcf53809c.png

這樣就能得到輸入共模電壓在運放輸入端以及輸出端產(chǎn)生的偏移電壓:

輸入端:偏移電壓=Vcm/CMRR

輸出端:偏移電壓=Ad*Vcm/CMRR

通過上面的推導(dǎo)可以看出較高的CMRR會顯著降低共模信號對輸出的干擾。

比如運放的共模輸入電壓為20V,CMRR為100dB,運放電路放大倍數(shù)為100,那么在運放輸入端的偏移電壓為:

100dB=20*log(Ac) ->Ac=10^5

輸入端偏移電壓=20V/10^5=0.2mV

輸出端偏移電壓=0.2mV*100=20mV

所以雖然共模電壓在運放輸入端引起的偏移電壓不大,但是經(jīng)過徑路放大之后可就不小了。

c5a615d2-8e77-11ef-a79e-92fbcf53809c.png

Part 03

如何得到運放電路的共模抑制比

1.規(guī)格書查閱,比如下圖中運放的共模抑制比最小為80dB。

c5c861aa-8e77-11ef-a79e-92fbcf53809c.png

2.需要注意的是運放的共模抑制比會受到輸入信號頻率的影響,比如下面是運放規(guī)格書中給出的CMRR-頻率曲線,頻率越高,CMRR越小。

c5fbb8fc-8e77-11ef-a79e-92fbcf53809c.png

簡單說一下運放的CMRR為什么會受到輸入信號頻率的影響,下圖是運放輸入級的拓撲電路,如果你能想起模擬電路課本里的知識,Re電阻的作用就是降低輸入級兩個晶體管不對稱(參數(shù)有差異)的影響,所以Re越大越好,但是畢竟是電阻做不到非常大,所以一般是用恒流源來替代Re,因為恒流源來替代(恒流源的高輸出阻抗使得恒流源能夠在負載變化時維持穩(wěn)定的輸出電流),但是恒流源的缺點就是運放中的拖尾恒流源存在寄生電容,進而導(dǎo)致頻率會影響恒流源等效阻抗的大小。

c6102800-8e77-11ef-a79e-92fbcf53809c.png

c619e4da-8e77-11ef-a79e-92fbcf53809c.png

Part 04

留個問題

是不是在規(guī)格書中看到的運放的共模抑制比就是運放電路的實際共模抑制比呢?共模抑制比還受到哪些不可忽視的關(guān)鍵因素的影響呢?知道答案的可以在留言區(qū)回復(fù)哈,下一篇文章我們會詳細說明。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 運算放大器
    +關(guān)注

    關(guān)注

    215

    文章

    4872

    瀏覽量

    172280
  • 運放
    +關(guān)注

    關(guān)注

    47

    文章

    1147

    瀏覽量

    52920
  • 放大器電路
    +關(guān)注

    關(guān)注

    10

    文章

    246

    瀏覽量

    30601
  • 共模抑制比
    +關(guān)注

    關(guān)注

    3

    文章

    78

    瀏覽量

    15918
  • CMRR
    +關(guān)注

    關(guān)注

    0

    文章

    81

    瀏覽量

    14774
收藏 人收藏

    評論

    相關(guān)推薦

    放大器共模抑制比參數(shù)定義及影響電路共模抑制的因素分析

    許多硬件工程師會將放大器共模抑制比視為最難掌握的直流參數(shù),首先因為定義所涉及的因子容易產(chǎn)生混淆;其次,掌握
    發(fā)表于 10-14 16:41 ?1.2w次閱讀
    <b class='flag-5'>放大器</b><b class='flag-5'>共模抑制比</b><b class='flag-5'>參數(shù)</b>定義及影響<b class='flag-5'>電路</b>共模<b class='flag-5'>抑制</b>的因素分析

    一文詳解運算放大器共模抑制比(CMRR)

    實際上,共模電壓的變化會引起輸出變化。 運算放大器共模抑制比(CMRR)是 指共模增益與差模增益的比值。
    發(fā)表于 02-12 17:08 ?4592次閱讀
    一文詳解<b class='flag-5'>運算放大器</b><b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    理解運放電路共模抑制比CMRR

    選型運算放大器時,不少工程師朋友片面追求運放器件自身的CMRR參數(shù),而忽視了電路整體的CMRR
    的頭像 發(fā)表于 05-18 16:45 ?3489次閱讀
    理解運放<b class='flag-5'>電路</b>的<b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>

    共模抑制比(CMRR)儀表放大器電路原理圖講解

    在儀表放大器中,高共模抑制比 (CMRR) 是一個理想的屬性,因為它允許精確的差分信號放大,同時抑制共模噪聲。我們將在這篇文章中討論高
    發(fā)表于 08-09 15:39 ?3317次閱讀
    高<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)儀表<b class='flag-5'>放大器</b><b class='flag-5'>電路</b>原理圖講解

    集成運算放大器電子教案

    、共模抑制比計算。2.理解理想運算放大器的條件;掌握理想運放工作在線性區(qū)的虛斷、虛短的重要概念;熟練運用虛斷、虛短的概念分析各種運算
    發(fā)表于 09-16 09:12

    AD-運算放大器共模抑制比CMRR

    AD-運算放大器共模抑制比CMRR
    發(fā)表于 04-01 10:47

    運算放大器測試基礎(chǔ)之自測試電路與雙運算放大器測試電路配置

    環(huán)路輸出端的失調(diào)電壓。這是 CMRRB。 注意,總電源電壓保持不變,輸出保持在兩個電源的中間位置。CMRR計算方法如下:圖 8.這款測量 CMRR電路配置采用雙
    發(fā)表于 09-07 11:04

    放大器的電源抑制共模抑制比

    現(xiàn)已成為主要誤差源,因此儀表放大器CMRR 和 PSRR 參數(shù)可在較高增益下得到改善。但是,還有一個我們尚未討論的影響。細心的讀者在觀察圖 3 時可能已經(jīng)注意到了:輸出級失調(diào)輸入
    發(fā)表于 09-19 11:00

    零漂移精密運算放大器的相關(guān)資料推薦

    零漂移精密運算放大器是專為由于差分電壓小而要求高輸出精度的應(yīng)用設(shè)計的專用運算放大器。它們不僅具有低輸入失調(diào)電壓,還具有高共模抑制比(CMRR)、高電源
    發(fā)表于 12-31 07:29

    放大器共模抑制比的定義

    放大器共模抑制比的定義 共模抑制比(CMRR)是指差分放大器對同時加到兩個輸入端上的共模信號的抑制
    發(fā)表于 04-22 20:40 ?2270次閱讀

    運算放大器測試基礎(chǔ)第3部分:適用于運算放大器測試的電路配置

    在本系列的第 1 部分中,我們?yōu)榇蠹医榻B了三種運算放大器測試電路:自測試電路、雙運算放大器環(huán)路以及三運算放大器環(huán)路。這些
    發(fā)表于 04-08 06:06 ?5107次閱讀
    <b class='flag-5'>運算放大器</b>測試基礎(chǔ)第3部分:適用于<b class='flag-5'>運算放大器</b>測試的<b class='flag-5'>電路</b>配置

    網(wǎng)絡(luò)變壓器共模抑制比CMRR概念及原理

    ,共模信號電壓放大倍數(shù)Auc越小,則CMRR越大。此時差分放大電路抑制共模信號的能力越強,放大器
    發(fā)表于 02-25 17:55 ?1872次閱讀

    MT-042:運算放大器共模抑制比(CMRR)

    MT-042:運算放大器共模抑制比(CMRR)
    發(fā)表于 03-21 08:57 ?13次下載
    MT-042:<b class='flag-5'>運算放大器</b><b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    儀表放大器共模抑制比怎么計算

    儀表放大器共模抑制比怎么計算? 儀表放大器是一種性能較高的放大器,其主要功能是對信號進行高精度的放大
    的頭像 發(fā)表于 09-05 17:39 ?2571次閱讀

    什么是共模抑制比CMRR?什么是電源抑制PSRR?

    、共模抑制比CMRR共模抑制比是指放大器在相同輸入信號下,對于共模信號(兩個輸入端的電壓相等)的抑制能力和差模信號(兩
    的頭像 發(fā)表于 10-29 11:45 ?5904次閱讀