0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡 高性能數(shù)字計(jì)算卡

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-10-21 15:46 ? 次閱讀
基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡
一、板卡概述
板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴(kuò)展接口,雙路HPC FMC擴(kuò)展高速AD、DA、光纖接口等。是理想應(yīng)用于高性能數(shù)字計(jì)算,光纖加速的板卡。 板卡全工業(yè)級芯片,滿足高低溫要求。
wKgZoWcWBlaAMqZUAACA70R-qVg819.png
二、處理板技術(shù)指標(biāo)
●主FPGA采用XCVU9P-2FLGA2104I; 從FPGA型號為XCZU7EV-2FFVC1156I;
●主 FPGA外掛2組DDR4 ,每組64bit 寬度、8GByte容量;BPI flash加載方式,容量128MByte;1個(gè)I2C的 E2PROM;4個(gè)LED指示燈
●主 FPGA 外掛2組FMC HPC 連接器,都支持LA、HA、HB,8個(gè)GTY接口;
●主FPGA與VPX背板P1互聯(lián)16個(gè)GTY,P2互聯(lián)8個(gè)GTY,P3 互聯(lián)16對LVDS;
●主 FPGA ,前面板 引出1路QSFP28,數(shù)據(jù)速率支持25GbpsX4, 時(shí)鐘支持156.25MHz;
●主FPGA,前面板J30J連接器(J14),JTAG接口,兩收兩發(fā)的GPIO_LVTTL3V3;
●主FPGA(bank70)與從FPGA XCZU7EV(bank68)之間互聯(lián)24對LVDS, 互聯(lián)2個(gè)GTY (H)X 4;
●從FPGA與VPX背板P2 互聯(lián)8個(gè)GTH,P3互聯(lián)16對LVDS,P6互聯(lián)44個(gè)GPIO_LVTTL_3V3;
●從FPGA與VPX背板P6互聯(lián)1路千兆以太網(wǎng)(PL端),1路RS422(PL端);
●從FPGA 板內(nèi)PL端1組DDR4,64bit,2GByte容量;4個(gè)LED指示燈;
●從FPGA 板內(nèi)PS端外掛1組DDR4,64bit,2GByte容量; 2x QFlash,每片64MByte容量;1路EMMC,8GByte容量;1路SD卡,16GByte容量;1路msata接口;
●從FPGA 板內(nèi)PS端出1路調(diào)試RS232Uart0),2路Can接口于連接器J11;
●從FPGA板后PS端出1路USB3.0,1路DP接口(VPX方案不使用);
●從FPGA前面板出1路千兆以太網(wǎng)RJ45(PS端);
●從FPGA前面板J30J連接器(J14),1路RS232或者RS422(PS端), 兩收兩發(fā)的GPIO_LVTTL3V3;JTAG調(diào)試口;
硬件連接支持從FPGA對主FPGA進(jìn)行BPI模式加載。
三、軟件系統(tǒng)
●提供主FPGA的接口測試程序,包括 DDR4、光纖aurora、PCIe、FMC等接口;
●提供從FPGA的裸跑接口測試程序,包括 DDR4、RS232,千兆網(wǎng) 接口。
四、物理特性
●尺寸:6U VPX板卡,大小為160X233.35mm。
●支持導(dǎo)冷,風(fēng)冷散熱結(jié)構(gòu)和把手安裝。
●工作溫度:0℃~ +55℃ ,支持工業(yè)級 -40℃~ +85℃
●工作濕度:10%~80%
五、供電要求
●直流電源供電。整板功耗 120W。
●電壓:+12V 10A,紋波:≤10% 。
●支持外部獨(dú)立電源接口J8;支持風(fēng)扇接口 JP4,12V。
六、應(yīng)用領(lǐng)域
軟件無線電系統(tǒng),基帶信號處理,無線仿真平臺,高速圖像處理,光纖加速計(jì)算等。
wKgaomcWBleAAnuEAAP4D_m7skI385.png




審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601174
  • 信號處理
    +關(guān)注

    關(guān)注

    48

    文章

    992

    瀏覽量

    103153
  • 板卡
    +關(guān)注

    關(guān)注

    3

    文章

    101

    瀏覽量

    16771
  • FMC
    FMC
    +關(guān)注

    關(guān)注

    0

    文章

    89

    瀏覽量

    19647
收藏 人收藏

    評論

    相關(guān)推薦

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理

    板卡基于標(biāo)準(zhǔn)6U VPX 架構(gòu),為通用高性能信號處理平臺,系我公司自主研發(fā)。
    的頭像 發(fā)表于 11-08 16:38 ?38次閱讀
    基于DSP TMS320C6678+FPGA XC<b class='flag-5'>7</b>V690T的<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>卡</b>

    基于6U VPX XCVU9P+XCZU7EVFMC信號處理板卡

    板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)XCVU9P 高性能FPGA,一片XCZU7EV FPGA
    的頭像 發(fā)表于 11-07 11:50 ?101次閱讀
    基于<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> <b class='flag-5'>XCVU9P+XCZU7EV</b>的<b class='flag-5'>雙</b><b class='flag-5'>FMC</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    基于RFSOC 27或47DR 8路ADC + 8路DA 6U VPX板卡

    基于RFSOC 27或47DR 8路ADC + 8路DA 6U VPX板卡
    的頭像 發(fā)表于 10-10 18:18 ?329次閱讀
    基于RFSOC 27或47DR 8路ADC + 8路DA <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>板卡</b>

    基于6U CPCIe的TMS320C6678+KU060的信號處理板卡

    KU060信號處理板 , 車載雷達(dá)信號處理 , 無線電通信 , 芯片驗(yàn)證板卡 , 雷達(dá)信號
    的頭像 發(fā)表于 09-30 11:39 ?214次閱讀
    基于<b class='flag-5'>6U</b> CPCIe的TMS320C6678+KU060的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    圖像信號處理板設(shè)計(jì)原理圖:531-基于3U PXIe 的ZU7EV的通用主控板

    ZU7EV板卡 , 雷達(dá)信號處理 , 視覺處理 , 3U
    的頭像 發(fā)表于 09-30 11:27 ?223次閱讀
    圖像<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板設(shè)計(jì)<b class='flag-5'>原理圖</b>:531-基于3<b class='flag-5'>U</b> PXIe 的ZU<b class='flag-5'>7EV</b>的通用主控板

    基于VU9P的4路 100G光纖 6U VPX板卡

    基于VU9P的4路 100G光纖 6U VPX板卡
    的頭像 發(fā)表于 09-29 09:28 ?232次閱讀
    基于VU<b class='flag-5'>9P</b>的4路 100G光纖 <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>板卡</b>

    智能加速計(jì)算設(shè)計(jì)原理圖:628-基于VU3P路100G光纖加速計(jì)算 XCVU3P板卡

    DA 信號處理板卡 , PCIe 光纖加速計(jì)算 , XCVU3P
    的頭像 發(fā)表于 08-01 11:03 ?241次閱讀
    智能加速<b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:628-基于VU3<b class='flag-5'>P</b>的<b class='flag-5'>雙</b>路100G光纖加速<b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b> <b class='flag-5'>XCVU3P</b><b class='flag-5'>板卡</b>

    高速信號處理板卡設(shè)計(jì)原理圖:519-基于ZU19EG的4路100G光纖的PCIe 雷達(dá)信號處理

    XCZU19EG板卡 , XCZU19EG存儲陣列 , 高速信號處理 , 智能加速計(jì)算
    的頭像 發(fā)表于 06-19 10:48 ?355次閱讀
    高速<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:519-基于ZU19EG的4路100G光纖的PCIe 雷達(dá)<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>卡</b>

    PCIe載板設(shè)計(jì)原理圖:636-基于FMC的Kintex XCKU060高性能PCIe AD采集板卡 AI加速計(jì)

    PCIe載板, AD采集板卡, AI加速計(jì)算, 3U VPX
    的頭像 發(fā)表于 06-17 16:29 ?510次閱讀
    PCIe載板設(shè)計(jì)<b class='flag-5'>原理圖</b>:636-基于<b class='flag-5'>FMC</b>的Kintex XCKU060<b class='flag-5'>高性能</b>PCIe AD采集<b class='flag-5'>板卡</b> AI加速計(jì)<b class='flag-5'>卡</b>

    V7-690T和DSP6678FMC+ 6U VPX 高性能載板

    載 2 塊標(biāo)準(zhǔn) FMC單寬度子,實(shí)現(xiàn)射頻信號采集與處理板。該板卡基于Xilinx 公司V7-6
    的頭像 發(fā)表于 05-25 10:47 ?883次閱讀
    V<b class='flag-5'>7</b>-690T和DSP6678<b class='flag-5'>雙</b><b class='flag-5'>FMC</b>+ <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> <b class='flag-5'>高性能</b>載板

    產(chǎn)品原理圖:619-基于FMC接口 ZU19EG 的6U VPX采集存儲計(jì)算處理

    板卡是采集、存儲、計(jì)算、管理一體的高集成度、加固型的信號處理平臺,北京太速科技本板卡基于Xilinx公司Zynq?UltraScale+
    的頭像 發(fā)表于 04-29 11:35 ?915次閱讀
    產(chǎn)品<b class='flag-5'>原理圖</b>:619-基于<b class='flag-5'>雙</b><b class='flag-5'>FMC</b>接口 ZU19EG 的<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>采集存儲<b class='flag-5'>計(jì)算</b><b class='flag-5'>處理</b><b class='flag-5'>卡</b>

    XCZU15EG設(shè)計(jì)原理圖:523(ZCU102E的pin兼容替代) 基于 XCZU15EG的 FMC通用信號處理

    板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構(gòu),PS端搭載一組64-bit DDR4,容量32Gb,北京太速科技板卡,最高可
    的頭像 發(fā)表于 04-16 10:51 ?778次閱讀
    <b class='flag-5'>XCZU</b>15EG設(shè)計(jì)<b class='flag-5'>原理圖</b>:523(ZCU102E的pin兼容替代<b class='flag-5'>卡</b>) 基于 <b class='flag-5'>XCZU</b>15EG的<b class='flag-5'>雙</b> <b class='flag-5'>FMC</b>通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板

    KU115+ZU19EG+DSP6678的FMC 6U VPX處理

    VPX 數(shù)字處理板是一款高性能6U VPX 載板。主要芯片為 1 片 Xilinx 公司的 Kintex UltraScale 系列 F
    的頭像 發(fā)表于 04-08 11:11 ?553次閱讀
    KU115+ZU19EG+DSP6678的<b class='flag-5'>雙</b><b class='flag-5'>FMC</b> <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>處理</b>板

    KU060板卡設(shè)計(jì)方案:636-基于FMC的KU060高性能 PCIe 載板 AI加速計(jì)算

    AD采集板卡 , KU060板卡 , 光纖擴(kuò)展 , AI加速計(jì)算 , 圖像處理
    的頭像 發(fā)表于 02-21 14:23 ?891次閱讀
    KU060<b class='flag-5'>板卡</b>設(shè)計(jì)方案:636-基于<b class='flag-5'>FMC</b>的KU060<b class='flag-5'>高性能</b> PCIe 載板 AI加速<b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b>

    VPX信號處理設(shè)計(jì)原理圖:18-基于TMS320C6678 DSP的3U VPX信號處理平臺

    板卡是北京太速科技自主研發(fā)的基于3U VPX架構(gòu)的信號處理板,該處理板包含2片TI的TMS32
    的頭像 發(fā)表于 02-17 17:14 ?1038次閱讀
    <b class='flag-5'>VPX</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:18-基于<b class='flag-5'>雙</b>TMS320C6678 DSP的3<b class='flag-5'>U</b> <b class='flag-5'>VPX</b>的<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺