0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

思爾芯亮相IIC Shenzhen,創(chuàng)新解決方案賦能RISC-V芯片設計

思爾芯S2C ? 2024-11-08 01:05 ? 次閱讀

11月6日,為期兩天的2024 國際集成電路展覽會暨研討會(IIC Shenzhen 2024)在深圳圓滿落幕。此次盛會匯聚了眾多企業(yè)領(lǐng)袖與行業(yè)專家,他們就IC設計行業(yè)所面臨的機遇與挑戰(zhàn)進行了深入的探討,并分享了關(guān)于技術(shù)創(chuàng)新、人才培養(yǎng)及投資動向的最新見解。作為國內(nèi)首家數(shù)字EDA供應商,思爾芯受邀參加此次會議,不僅將攜其創(chuàng)新成果進行精彩的演講,還將在展臺上呈現(xiàn)多維的Demo體驗,為與會者帶來一場視覺與智慧的雙重盛宴。

7ccc86ae-9d2a-11ef-8084-92fbcf53809c.jpg


在“EDA/IP與IC設計論壇”上,思爾芯副總裁陳英仁先生發(fā)表了題為《賦能RISC-V:思爾芯數(shù)字EDA加速芯片開發(fā)》的重要演講。他詳細闡述了當前數(shù)字芯片設計所面臨的挑戰(zhàn),特別是RISC-V架構(gòu)的碎片化特征所帶來的設計復雜性和驗證難度增加的問題。陳先生指出,如何在確保RISC-V核心定制化滿足設計規(guī)范、性能要求以及處理器性能、功耗和安全性方面的嚴格驗證的同時,又幫助芯片廠商快速響應市場變化、縮短產(chǎn)品開發(fā)周期,并及時推出新一代產(chǎn)品,是業(yè)界當前亟待解決的主要挑戰(zhàn)。

7cd0d880-9d2a-11ef-8084-92fbcf53809c.jpg


為應對這些挑戰(zhàn),思爾芯提出了圍繞“精準芯策略”(Precision Chip Strategy, PCS),采用異構(gòu)驗證方法,以及并行驅(qū)動和左移周期方法,旨在確保芯片設計正確(Design the Chip Right),也確保設計正確芯片(Design the Right Chip)。尤為值得一提的是,陳英仁先生特別強調(diào)了外設子卡方案的重要性。他介紹,為了促進軟硬件協(xié)同開發(fā)的順暢進行,思爾芯的驗證平臺配備了豐富多樣的外設子卡方案,這些方案不僅支持多種高速接口,還保證了性能的穩(wěn)定性,從而大幅減輕了開發(fā)團隊的工作負擔,提升了調(diào)試效率,為SoC設計的精確性和可靠性奠定了堅實基礎。目前,思爾芯已提供超過90種子卡和配件,覆蓋主流應用領(lǐng)域,且經(jīng)過市場的廣泛驗證,展現(xiàn)出極高的實用性。
此外,思爾芯還與包括Arm、RISC-V在內(nèi)的眾多架構(gòu)生態(tài)伙伴建立了緊密的合作關(guān)系,通過深入洞察各類應用的實際需求,推動了IP的平臺化進程,并成功實現(xiàn)了預集成(pre-integrated)和驗證就緒(verification ready)的標準化子系統(tǒng),這一舉措極大地簡化了設計流程,使得軟件工程師、系統(tǒng)制造商和軟件供應商能夠更加高效地參與到芯片的開發(fā)中來。通過與這些合作伙伴的共同努力,思爾芯打造了一系列符合市場需求的高質(zhì)量參考設計。
此次IIC Shenzhen 2024的成功舉辦,不僅為思爾芯提供了一個展示創(chuàng)新成果、交流行業(yè)經(jīng)驗的寶貴平臺,更為整個IC設計行業(yè)搭建了一個共謀發(fā)展、共創(chuàng)未來的合作橋梁。思爾芯將以此次盛會為契機,繼續(xù)深耕數(shù)字EDA領(lǐng)域,為推動中國乃至全球半導體產(chǎn)業(yè)的繁榮發(fā)展貢獻智慧和力量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設計
    +關(guān)注

    關(guān)注

    15

    文章

    992

    瀏覽量

    54767
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2203

    瀏覽量

    45951
  • 思爾芯
    +關(guān)注

    關(guān)注

    0

    文章

    112

    瀏覽量

    1274
收藏 人收藏

    評論

    相關(guān)推薦

    和半導體邀您相約IIC Shenzhen 2024峰會

    和半導體將于11月5-6日參加在深圳福田會展中心7號館舉辦的國際集成電路展覽會暨研討會(IIC Shenzhen 2024),并在DesignCon專區(qū)中展示其3DIC Chiplet先進封裝一體化EDA設計平臺的最
    的頭像 發(fā)表于 11-01 14:12 ?169次閱讀

    加入甲辰計劃,共推RISC-V生態(tài)

    近日,國內(nèi)領(lǐng)先的數(shù)字EDA解決方案提供商(S2C)宣布了一項重要戰(zhàn)略舉措——正式加入甲辰計劃(RISC-V Prosperity 20
    的頭像 發(fā)表于 09-10 16:38 ?369次閱讀

    加入甲辰計劃,持續(xù)助力共推 RISC-V 生態(tài)

    的高性能RISC-V處理器及IP提供演示平臺,助力業(yè)界開發(fā)符合各類商業(yè)應用的解決方案。“甲辰計劃”由ASE實驗室、PLCT實驗室和算(Sophgo)聯(lián)合發(fā)起,旨
    的頭像 發(fā)表于 09-05 08:05 ?410次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>加入甲辰計劃,持續(xù)助力共推 <b class='flag-5'>RISC-V</b> 生態(tài)

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,RISC-V高效落地

    沁恒在歷屆峰會上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞
    的頭像 發(fā)表于 08-30 18:18 ?1322次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,<b class='flag-5'>賦</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,RISC-V高效落地

    RISC-V中國峰會在杭州圓滿落幕。峰會現(xiàn)場,沁恒圍繞“青稞RISC-V全棧MCU+USB/藍牙/以太網(wǎng)芯片
    發(fā)表于 08-30 17:37

    亮相RISC-V中國峰會,展示架構(gòu)建模與混合仿真驗證方法

    NEWS2024RISC-V中國峰會2024年8月21-23日,亮相第四屆RISC-V中國
    的頭像 發(fā)表于 08-30 12:44 ?184次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b><b class='flag-5'>RISC-V</b>中國峰會,展示架構(gòu)建模與混合仿真驗證方法

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    RISC-V開發(fā)者社區(qū)、構(gòu)建RISC-V技術(shù)商業(yè)生態(tài)圈及RISC-V創(chuàng)新加速器,
    發(fā)表于 08-26 16:46

    數(shù)字EDARISC-V落地演進技術(shù)研討會成功舉辦

    為了推動RISC-V技術(shù)的落地與演進,國家集成電路設計深圳產(chǎn)業(yè)化基地攜手,于2024年6月18日下午成功舉辦了“數(shù)字EDA
    的頭像 發(fā)表于 06-21 08:24 ?358次閱讀
    數(shù)字EDA<b class='flag-5'>賦</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>落地演進技術(shù)研討會成功舉辦

    數(shù)字EDARISC-V落地演進技術(shù)研討會成功舉辦

    為了推動RISC-V技術(shù)的落地與演進, 國家集成電路設計深圳產(chǎn)業(yè)化基地攜手 ,于2024年6月18日下午成功舉辦了“數(shù)字EDA
    的頭像 發(fā)表于 06-20 11:15 ?655次閱讀

    亮相第二屆玄鐵RISC-V生態(tài)大會

    領(lǐng)先的數(shù)字EDA供應商應邀參與此次盛會,并在會場設立展臺,向參會者展示了其針對RISC-V開發(fā)的全面數(shù)字前端解決方案,為
    的頭像 發(fā)表于 03-16 10:11 ?1485次閱讀

    助力RISC-V高效開發(fā)!亮相玄鐵RISC-V生態(tài)大會

    數(shù)字EDA供應商,不僅應邀參與此次盛會,還在會場設立了展臺,向參會者展示了針對RISC-V開發(fā)的全面的數(shù)字前端解決方案,芯片設計。面對
    的頭像 發(fā)表于 03-15 08:22 ?329次閱讀
    助力<b class='flag-5'>RISC-V</b>高效開發(fā)!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會

    亮相玄鐵RISC-V生態(tài)大會 EDA助力RISC-V高效開發(fā)

    數(shù)字EDA供應商,不僅應邀參與此次盛會,還在會場設立了展臺,向參會者展示了針對RISC-V開發(fā)的全面的數(shù)字前端解決方案,芯片設計。 面對
    的頭像 發(fā)表于 03-14 19:02 ?2296次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會 <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>EDA助力<b class='flag-5'>RISC-V</b>高效開發(fā)

    來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領(lǐng)軍企業(yè)——來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護以及加解密功能。
    的頭像 發(fā)表于 03-11 11:01 ?1243次閱讀
    <b class='flag-5'>芯</b>來科技正式發(fā)布基于<b class='flag-5'>RISC-V</b>處理器的HSM子系統(tǒng)<b class='flag-5'>解決方案</b>

    林俊雄:需求驅(qū)動產(chǎn)品創(chuàng)新,提升芯片設計競爭力

    以備受關(guān)注的RISC-V為例,與北京開源芯片研究院聯(lián)手,為其開發(fā)的“香山”高性能RISC-V
    的頭像 發(fā)表于 12-27 10:19 ?568次閱讀

    賽昉科技重磅亮相RISC-V Summit 2023

    近日,賽昉科技重磅亮相RISC-VSummit2023(2023年RISC-V北美峰會),并連續(xù)三年發(fā)表主題演講,展現(xiàn)賽昉科技推動RISC-V軟件生態(tài)的最新成果。
    的頭像 發(fā)表于 11-22 08:19 ?543次閱讀
    賽昉科技重磅<b class='flag-5'>亮相</b><b class='flag-5'>RISC-V</b> Summit 2023