0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過采用FIFO芯片實(shí)現(xiàn)模/數(shù)轉(zhuǎn)換器和ARM處理器的接口設(shè)計(jì)

電子設(shè)計(jì) ? 來源:東華理工大學(xué) ? 作者:陳光成 ? 2020-07-15 08:09 ? 次閱讀

在高速數(shù)據(jù)采集系統(tǒng)中,若A/D轉(zhuǎn)換器直接與微處理器MCU相接,則因高速A/D的轉(zhuǎn)換速率較高,迫使MCU不斷地讀取轉(zhuǎn)換結(jié)果,因而就占用了MCU大部分的I/O帶寬,降低了MCU的工作效率。在此情況下通常都會(huì)加緩存器,這樣“模/數(shù)轉(zhuǎn)換器緩存器一處理器”就成為一種通用模式。下面就介紹如何利用FIFO芯片CY7C4255V實(shí)現(xiàn)高速高精度模/數(shù)轉(zhuǎn)換器AD767l與LPC2200系列ARM處理器的接口。

1 、器件簡(jiǎn)介

1.1 模/數(shù)轉(zhuǎn)換器AD7671

AD767l是采樣速率達(dá)1Msps的16位逐次逼近型高速高精度模/數(shù)轉(zhuǎn)換器,采用5V單電源供電,并能提供單極性和雙極性兩種輸入方式,可適用不同的輸入范圍;它還提供校準(zhǔn)與誤差校正電路、內(nèi)部時(shí)鐘、8位或16位并行口和1個(gè)串行口。AD7671能夠達(dá)到16位分辨率,而且無(wú)失碼,最大積分非線性誤差(INL)僅為2.5 LSB,能夠滿足各種高精度應(yīng)用的要求。

通常情況下,AD7671有兩種數(shù)據(jù)讀取方式:一種是在數(shù)據(jù)轉(zhuǎn)換完成后,讀取轉(zhuǎn)換的數(shù)據(jù);另一種是在數(shù)據(jù)轉(zhuǎn)換的過程中,讀取上一次轉(zhuǎn)換完成的數(shù)據(jù)。圖l中的時(shí)序圖描述了后一種情況,即主控制器發(fā)出CNVST信號(hào)后,檢測(cè)BUSY信號(hào)。當(dāng)BUSY信號(hào)置為高電平時(shí),讀取由上一個(gè)轉(zhuǎn)換過程所轉(zhuǎn)換的數(shù)據(jù)。

1.2 FIFO芯片CY7C4255V

FIFO(First In First Out)簡(jiǎn)單說就是指先進(jìn)先出。作為一種新型大規(guī)模集成電路,F(xiàn)IFO芯片以其靈活、方便、高效的特性,逐漸在高速數(shù)據(jù)采集、高速數(shù)據(jù)處理、高速數(shù)據(jù)傳輸以及多機(jī)處理系統(tǒng)中得到越來越廣泛的應(yīng)用。CY7C455V是Cypress公司的3.3V高速,低功耗的FIFO,芯片容量為8K18位,最高工作速率為100MHz(最短讀/寫時(shí)間為10ns),輸入/輸出端口由單獨(dú)的時(shí)鐘和使能信號(hào)控制,具有“空”、“滿”、“半滿”和可編程的“幾乎空”、“幾乎滿”標(biāo)志。

CY7C4255的18位輸入/輸出端口由單獨(dú)的時(shí)鐘和使能信號(hào)控制。輸入端口由一連續(xù)寫時(shí)鐘(WCLK)和寫使能信號(hào)(WEN)控制,當(dāng)寫使能WEN有效時(shí),數(shù)據(jù)在每個(gè)時(shí)鐘周期WCLK信號(hào)的上升沿被連續(xù)寫入FIFO存儲(chǔ)器中。同樣,輸出端口由一連續(xù)讀時(shí)鐘(RCLK)和讀使能信號(hào)(REN)控制,而且有一個(gè)輸出使能引腳(OE)。如果是單時(shí)鐘操作,則讀/寫時(shí)鐘可連接在一起;在異步讀/寫應(yīng)用中,兩個(gè)時(shí)鐘可以是獨(dú)立的,時(shí)鐘頻率最高可達(dá)100 MHz。利用芯片提供的級(jí)聯(lián)輸入(WXI、RXI)、級(jí)聯(lián)輸出(WXO、RXO)和首先加載(FL)引腳可進(jìn)行深度擴(kuò)展。

通過采用FIFO芯片實(shí)現(xiàn)模/數(shù)轉(zhuǎn)換器和ARM處理器的接口設(shè)計(jì)

1.3 ARM處理器LPC2210

LPC2210是基于一個(gè)支持實(shí)時(shí)仿真嵌入式跟蹤的16/32位144腳ARM7TDMI-S核的微控制器。它內(nèi)部包含ARM7TDMI-S核與片內(nèi)存儲(chǔ)器控制器接口的ARM7局部總線、與中斷控制器接口的AMBA高性能總線(AHB)和連接片內(nèi)外設(shè)功能的VLSI外設(shè)總線(VPBARM AMBA總線的兼容超集)。LPC2210具有16KB片內(nèi)靜態(tài)RAM;片內(nèi)外設(shè)與器件引腳的連接由引腳連接模塊控制,該模塊由軟件進(jìn)行控制以符合外設(shè)功能與引腳在特定應(yīng)用中的需求;通過外部存儲(chǔ)器接口可將存儲(chǔ)器配置成4組,每組的容量高達(dá)16MB,數(shù)據(jù)寬度為8/16/32位;具有2個(gè)32位定時(shí)器(帶4路捕獲和4路比較通道)、PWM單元(6路輸出)、實(shí)時(shí)時(shí)鐘看門狗;多個(gè)串行接口包括2個(gè)16C550工業(yè)標(biāo)準(zhǔn)UART、高速I2C接口(400kb/s)和2個(gè)SPI接口;多達(dá)76個(gè)通用I/O口(可承受5V電壓),12個(gè)獨(dú)立外部中斷引腳EIN和CAP功能。

2 、接口電路

利用FIFO芯片CY7C4255V實(shí)現(xiàn)AD7671與LPC2210的接口電路,如圖2所示。圖中,AD7671的輸入范圍已經(jīng)配置成士5V,其數(shù)據(jù)端口采用高速并行接口;接口的數(shù)據(jù)讀取模式設(shè)置為圖l所示的模式,其中+5V和一5V分別是模擬電壓。由于CY7C11255V與LPC2210的數(shù)據(jù)接口的電壓為3.3V,所以將3.3V數(shù)字電壓輸入到OVDD引腳,這樣AD7671的數(shù)據(jù)接口電壓就可以與FIFO芯片的數(shù)據(jù)接口相兼容。ADR421為AD7671提供了+2.5V的基準(zhǔn)電壓;AD7671的模擬輸入端,采用了由低噪聲系數(shù)的激勵(lì)放大器ADS02l構(gòu)成的驅(qū)動(dòng)電路來驅(qū)動(dòng)A137671。

A/D轉(zhuǎn)換結(jié)果輸出直接與FIFO數(shù)據(jù)輸入端D0~D15相連}轉(zhuǎn)換控制由ARM處理器的一個(gè)PWM輸出端產(chǎn)生所需的采樣頻率的采樣控制信號(hào),該信號(hào)同時(shí)作為 FIFO的輸入使能端的控制。AD767l的BUSY輸出端作為FIFO的輸入時(shí)鐘(WCLK)控制信號(hào),當(dāng)轉(zhuǎn)換結(jié)束時(shí) BUSY(WCLK)由低變高,此時(shí)FIFO寫使能WEN有效,轉(zhuǎn)換數(shù)據(jù)就在WCLK(BUSY)信號(hào)的上升沿被寫入FIFO 存儲(chǔ)器中。LPC2210 ARM處理器總線數(shù)據(jù)寬度配置為 16位,由EMC總線的片選信號(hào)nCS2、輸出使能信號(hào) nOE、時(shí)鐘輸出XCLK來控制FIFO的數(shù)據(jù)讀取。FIFO 的半滿(HF)、全滿(FF)標(biāo)志與ARM的2個(gè)中斷引腳相連,可通過編程在實(shí)際應(yīng)用中選擇使用;EF接ARM的 PO.23引腳作為FIFO的空查詢引腳。

3、結(jié)語(yǔ)

采用FIFO器件作為高速A/D與ARM處理器間的數(shù)據(jù)緩沖,具有電路結(jié)構(gòu)簡(jiǎn)單、性能可靠等優(yōu)點(diǎn);同時(shí)提高了處理器的工作效率,使控制更加方便。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18948

    瀏覽量

    227427
  • 芯片
    +關(guān)注

    關(guān)注

    451

    文章

    49725

    瀏覽量

    417681
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    382

    瀏覽量

    43414
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FIFO存儲(chǔ)實(shí)現(xiàn)AD轉(zhuǎn)換器ARM接口設(shè)計(jì)

    /D芯片AD9283,FIFO選用Cyperss公司的CY7C4261,兩者的最大采樣頻率都是100 MHz。ARM采用Samsung公司的S3C2410
    發(fā)表于 12-28 06:55

    高速/數(shù)轉(zhuǎn)換器AD10242的功能特點(diǎn)與應(yīng)用有哪些?

    高速/數(shù)轉(zhuǎn)換器AD10242的功能特點(diǎn)與應(yīng)用有哪些?如何實(shí)現(xiàn)AD10242與DSP進(jìn)行接口連接?
    發(fā)表于 04-14 06:36

    什么是ADC?/數(shù)轉(zhuǎn)換器有何作用

    的數(shù)字信號(hào)的器件。真實(shí)世界的模擬信號(hào),例如溫度、壓力、聲音或者圖像等,需要轉(zhuǎn)換成更容易儲(chǔ)存、處理和發(fā)射的數(shù)字形式。/數(shù)轉(zhuǎn)換器可以
    發(fā)表于 02-21 07:26

    設(shè)計(jì)AD7574 AD轉(zhuǎn)換器與微處理器接口(該接口用作存儲(chǔ)

    設(shè)計(jì)AD7574 A D轉(zhuǎn)換器與微處理器接口(該接口用作存儲(chǔ)映像輸入設(shè)備) :
    發(fā)表于 06-12 14:21 ?52次下載
    設(shè)計(jì)AD7574 AD<b class='flag-5'>轉(zhuǎn)換器</b>與微<b class='flag-5'>處理器</b>的<b class='flag-5'>接口</b>(該<b class='flag-5'>接口</b>用作存儲(chǔ)

    數(shù)//數(shù)轉(zhuǎn)換器接口

    數(shù)//數(shù)轉(zhuǎn)換器接口:擴(kuò)展I/O電路的功能:1、速度協(xié)調(diào);2、輸出數(shù)據(jù)鎖存;3、輸入數(shù)據(jù)三態(tài)
    發(fā)表于 10-25 11:27 ?35次下載

    多通道數(shù)轉(zhuǎn)換器AD7890與DSP的接口設(shè)計(jì)

    多通道數(shù)轉(zhuǎn)換器AD7890與DSP的接口設(shè)計(jì)     隨著工業(yè)技術(shù)進(jìn)步,對(duì)數(shù)字控制伺服系統(tǒng)中執(zhí)行效率和集成化程度的要求越來越高。比如用單
    發(fā)表于 12-28 17:51 ?1588次閱讀
    多通道<b class='flag-5'>模</b>/<b class='flag-5'>數(shù)</b><b class='flag-5'>轉(zhuǎn)換器</b>AD7890與DSP的<b class='flag-5'>接口</b>設(shè)計(jì)

    采用I2C總線的ADS1100型16位/數(shù)轉(zhuǎn)換器的設(shè)計(jì)

    采用I2C總線的ADS1100型16位/數(shù)轉(zhuǎn)換器的設(shè)計(jì) ADS1100是采用2.7V~5.5V單電源供電的連續(xù)自校準(zhǔn)
    發(fā)表于 02-26 15:01 ?3069次閱讀
    <b class='flag-5'>采用</b>I2C總線的ADS1100型16位<b class='flag-5'>模</b>/<b class='flag-5'>數(shù)</b><b class='flag-5'>轉(zhuǎn)換器</b>的設(shè)計(jì)

    通過USB接口控制數(shù)模轉(zhuǎn)換器的電路設(shè)計(jì)

    在控制系統(tǒng)中經(jīng)常用到一些模擬信號(hào),通常使用數(shù)/轉(zhuǎn)換器輸出所需的模擬信號(hào)。USB接口是常用的微處理器外部總線
    發(fā)表于 09-25 17:25 ?22次下載

    Σ-Δ/數(shù)轉(zhuǎn)換器(ADC)的工作原理

    本文深入介紹/數(shù)轉(zhuǎn)換器(ADC)的工作原理,重點(diǎn)關(guān)注難以理解的數(shù)字概念:過采樣、噪聲整形和抽樣濾波等。同時(shí)包括Σ-Δ轉(zhuǎn)換器的多種應(yīng)用。
    發(fā)表于 10-02 10:26 ?1.1w次閱讀

    _數(shù)轉(zhuǎn)換器設(shè)計(jì)指南

    _數(shù)轉(zhuǎn)換器設(shè)計(jì)指南 第十六版、_數(shù)轉(zhuǎn)換器設(shè)計(jì)指南 第十八版。
    發(fā)表于 03-04 16:03 ?0次下載

    高速模數(shù)轉(zhuǎn)換器與TMS320C6000DSP接口FIFO實(shí)現(xiàn)

    DSP 相連, DSP 通過脈沖觸發(fā)模式從FIFO 中讀取數(shù)據(jù)塊。介紹如何使用SN74ALVC7806 FIFO 實(shí)現(xiàn)TMS320C6201 與模數(shù)
    發(fā)表于 05-31 16:09 ?3次下載
    高速模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b>與TMS320C6000DSP<b class='flag-5'>接口</b>的<b class='flag-5'>FIFO</b><b class='flag-5'>實(shí)現(xiàn)</b>

    單片機(jī)與數(shù)(D/A)轉(zhuǎn)換器接口

    單片機(jī)與數(shù)(D/A)轉(zhuǎn)換器接口
    發(fā)表于 09-22 09:30 ?5次下載
    單片機(jī)與<b class='flag-5'>數(shù)</b>/<b class='flag-5'>模</b>(D/A)<b class='flag-5'>轉(zhuǎn)換器</b>的<b class='flag-5'>接口</b>

    基于12位/數(shù)轉(zhuǎn)換器FIFO芯片的數(shù)據(jù)采集處理系統(tǒng)

    在科學(xué)技術(shù)高度發(fā)展的現(xiàn)代社會(huì),超高速數(shù)據(jù)采集處理系統(tǒng)越來越廣泛地應(yīng)用于雷達(dá)、通訊、圖像、軍工以及醫(yī)療化工等領(lǐng)域。本文介紹的是一種基于12位閃爍式/數(shù)轉(zhuǎn)換器AD9224、大容量
    的頭像 發(fā)表于 01-09 08:51 ?3571次閱讀
    基于12位<b class='flag-5'>模</b>/<b class='flag-5'>數(shù)</b><b class='flag-5'>轉(zhuǎn)換器</b>與<b class='flag-5'>FIFO</b><b class='flag-5'>芯片</b>的數(shù)據(jù)采集<b class='flag-5'>處理</b>系統(tǒng)

    基于FIFO存儲(chǔ)實(shí)現(xiàn)高速AD轉(zhuǎn)換器ARM處理器接口設(shè)計(jì)

    在高頻超聲波數(shù)據(jù)采集系統(tǒng)中,很多高速A/D轉(zhuǎn)換器往往不能直接與處理器相連接,這時(shí)就需要使用FIFO處理器與A/D轉(zhuǎn)換器之間架一座橋梁,
    發(fā)表于 11-05 15:54 ?2375次閱讀
    基于<b class='flag-5'>FIFO</b>存儲(chǔ)<b class='flag-5'>器</b><b class='flag-5'>實(shí)現(xiàn)</b>高速AD<b class='flag-5'>轉(zhuǎn)換器</b>與<b class='flag-5'>ARM</b><b class='flag-5'>處理器</b>的<b class='flag-5'>接口</b>設(shè)計(jì)

    /數(shù)轉(zhuǎn)換器和數(shù)/轉(zhuǎn)換的技術(shù)術(shù)語(yǔ)

    本文匯總和定義/數(shù)轉(zhuǎn)換器(ADC)和數(shù)/轉(zhuǎn)換器(DAC)領(lǐng)域常用的技術(shù)術(shù)語(yǔ)。
    的頭像 發(fā)表于 04-15 12:59 ?2880次閱讀