0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于EPM7128和TMS320C32芯片實(shí)現(xiàn)3/3相雙繞組感應(yīng)發(fā)電機(jī)的系統(tǒng)設(shè)計(jì)

電子設(shè)計(jì) ? 來源:電子技術(shù)應(yīng)用 ? 作者:張波濤;胡安;肖 ? 2020-06-23 08:01 ? 次閱讀

1、系統(tǒng)簡介

3/3相雙繞組感應(yīng)發(fā)電機(jī)帶有兩個(gè)繞組:勵(lì)磁補(bǔ)償繞組和功率繞組,如圖1所示。勵(lì)磁補(bǔ)償繞組上接一個(gè)電力電子變換裝置,用來提供感應(yīng)發(fā)電機(jī)需要的無功功率,使功率繞組上輸出一個(gè)穩(wěn)定的直流電壓。

基于EPM7128和TMS320C32芯片實(shí)現(xiàn)3/3相雙繞組感應(yīng)發(fā)電機(jī)的系統(tǒng)設(shè)計(jì)

圖1中各參數(shù)的含義如下:

isa,isb,isc——補(bǔ)償繞組中的勵(lì)磁電流;

usa,usb,usc——補(bǔ)償繞組相電壓;

ipa,ipb,ipc——功率繞組電流;

upa,upb,upc——功率繞組相電壓;

udc——二極管整流橋直流側(cè)輸出電壓;

uc——變流器直流側(cè)電容電壓。

電力電子變換裝置由功率器件及其驅(qū)動(dòng)電路控制電路兩部分組成。功率器件選用三菱公司智能功率模塊(IPM)PM75CSA120(75A/1200V),驅(qū)動(dòng)電路使用光耦HCPL4502??刂齐娐酚桑模樱校疲校牵翗?gòu)成。

圖2 控制電路的接口電路

2、EPM7128與TMS320C32同外設(shè)之間的接口電路

圖2所示為控制電路的接口電路??刂齐娐肥褂玫模模樱惺牵裕停樱常玻埃茫常?,它是TI公司生產(chǎn)的第三代高性能的CMOS 32位數(shù)字信號(hào)處理器,其憑借強(qiáng)大的指令系統(tǒng)、高速數(shù)據(jù)處理能力及創(chuàng)新的結(jié)構(gòu),已經(jīng)成為理想的工業(yè)控制用DSP器件。其主要特點(diǎn)是:單周期指令執(zhí)行時(shí)間為50ns,具有每秒可執(zhí)行2200萬條指令、進(jìn)行4000萬次浮點(diǎn)運(yùn)算的能力;提供了一個(gè)增強(qiáng)的外部存儲(chǔ)器配置接口,具備更加靈活的存儲(chǔ)器管理與數(shù)據(jù)處理方式??刂齐娐肥褂玫模疲校牵疗骷椋粒蹋裕牛遥凉镜模牛校停罚保玻?,它屬于高密度、高性能的CMOS EPLD器件,與ALTERA公司的MAXPLUS II開發(fā)系統(tǒng)軟件配合,可以100%地模仿高密度的集成有各種邏輯函數(shù)和多種可編程邏輯的TTL器件。采用類似器件作為DSP的專用外圍集成電路ASIC更為經(jīng)濟(jì)靈活,可以進(jìn)一步降低控制系統(tǒng)的成本。

電壓檢測使用三相變壓器,電流檢測使用HL電流傳感器。電平轉(zhuǎn)換電路用來將檢測到的信號(hào)轉(zhuǎn)換為0~5V的電平。A/D轉(zhuǎn)換器選用ADS7862。保護(hù)電路使用電壓比較器311得到過壓/過流故障信號(hào)。

DSP完成以下四項(xiàng)工作:數(shù)據(jù)的采集和處理、控制算法的完成、PWM脈沖值的計(jì)算和保護(hù)中斷的處理。

FPGA完成以下三項(xiàng)工作:管理DSP和各種外部設(shè)備的接口;脈沖的輸出和死區(qū)的產(chǎn)生;保護(hù)信號(hào)的處理。 圖3 FPGA與A/D轉(zhuǎn)換器和DSP之間的接口

3、使用FPGA實(shí)現(xiàn)DSP和ADS7862之間的高速接口

ADS7862是TI公司專為電機(jī)電力系統(tǒng)控制而設(shè)計(jì)的A/D轉(zhuǎn)換器。它的主要特點(diǎn)是:4個(gè)全差分輸入接口,可分成兩組,兩個(gè)通道可同時(shí)轉(zhuǎn)換;12bits并行輸出;每通道的轉(zhuǎn)換速率為500kHz??刂品椒椋河桑粒熬€的值決定哪兩個(gè)通道轉(zhuǎn)換;由Convst線上的脈寬大于250ns的低電平脈沖啟動(dòng)轉(zhuǎn)換;由CS和RD線的低電平控制數(shù)據(jù)的讀出,連續(xù)兩次讀信號(hào)可以得到兩個(gè)通道的數(shù)據(jù)。

系統(tǒng)中使用了兩片ADS7862,它們的控制線使用同樣的接口,數(shù)據(jù)線則分別和DSP的高/低16位數(shù)據(jù)線中的低12位相連接。這樣DSP可以同時(shí)控制兩片A/D轉(zhuǎn)換器:4通道同時(shí)轉(zhuǎn)換;每次讀操作可以得到兩路數(shù)據(jù)。

如圖3所示,將A/D轉(zhuǎn)換器的控制信號(hào)映射為DSP的三個(gè)外部端口:A0、ADCS(和ADRD使用一個(gè)端口)和CONVST。在FPGA中使用邏輯譯碼器對(duì)端口譯碼。利用AHDL語言編寫的譯碼程序如下:

其中,0表示低電平,1表示高電平。RW=1表示讀,RW=0表示寫。

DSP對(duì)這三個(gè)端口進(jìn)行操作就可以控制A/D轉(zhuǎn)換器:寫CONVST端口可以啟動(dòng)A/D轉(zhuǎn)換器;讀ADCS端口可以從A/D轉(zhuǎn)換器中讀到數(shù)據(jù);寫數(shù)據(jù)到A0端口可以設(shè)置不同的通道。 使用上述方法可以實(shí)現(xiàn)DSP和A/D轉(zhuǎn)換器之間的無縫快速連接。

4、使用FPGA實(shí)現(xiàn)PWM脈沖的產(chǎn)生和死區(qū)的注入

FPGA除了管理DSP和外設(shè)的接口外,還完成PWM脈沖的產(chǎn)生和死區(qū)的注入。將PWM芯片和死區(qū)發(fā)生器集成在FPGA中,就可以使DSP專注于復(fù)雜算法的實(shí)現(xiàn),而將PWM處理交給FPGA系統(tǒng),使系統(tǒng)運(yùn)行于準(zhǔn)并行處理狀態(tài)。

5、使用FPGA實(shí)現(xiàn)系統(tǒng)保護(hù)

為了保護(hù)發(fā)電機(jī)和IGBT功率器件,勵(lì)磁控制系統(tǒng)提供了多種保護(hù)功能:變流器直流側(cè)過壓保護(hù);變流器交流電流過流保護(hù);變流器過溫保護(hù);發(fā)電機(jī)輸出過壓保護(hù);IPM錯(cuò)誤保護(hù)。 圖5 穩(wěn)態(tài)時(shí)勵(lì)磁繞組電壓電流及系統(tǒng)直流電壓波形 。

使用如圖4所示的硬件邏輯來實(shí)現(xiàn)保護(hù)功能。當(dāng)FPGA檢測到相應(yīng)的故障信號(hào)時(shí),D觸發(fā)器輸出一個(gè)錯(cuò)誤信號(hào),使與門輸出一個(gè)低電平,此低電平封鎖住所有的PWM脈沖,并觸發(fā)一個(gè)DSP的外部中斷信號(hào)。當(dāng)DSP響應(yīng)外部中斷時(shí),可以使用PRO端口讀到錯(cuò)誤的狀態(tài)位。CLEAR端口用來清除D觸發(fā)器,系統(tǒng)因此可以重復(fù)啟動(dòng)。

圖5給出了本控制系統(tǒng)的實(shí)驗(yàn)波形圖:變流器的輸出電流基本為正弦;變流器側(cè)電容電壓穩(wěn)定在365V;功率繞組側(cè)輸出電壓穩(wěn)定在510V。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7960

    瀏覽量

    347981
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21636

    瀏覽量

    601315
  • 發(fā)電機(jī)
    +關(guān)注

    關(guān)注

    26

    文章

    1612

    瀏覽量

    67484
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    搭建一種基于Simulink的饋式感應(yīng)發(fā)電機(jī)模型

    饋式感應(yīng)發(fā)電機(jī)(DFIG)是在同步電機(jī)和異步電機(jī)的基礎(chǔ)上發(fā)展起來的一種新型發(fā)電機(jī)。DFIG的主要優(yōu)點(diǎn)是其足夠?qū)挼乃俣确秶?,能使組合式風(fēng)力渦
    發(fā)表于 06-29 14:37 ?974次閱讀
    搭建一種基于Simulink的<b class='flag-5'>雙</b>饋式<b class='flag-5'>感應(yīng)發(fā)電機(jī)</b>模型

    繞組感應(yīng)發(fā)電機(jī)實(shí)時(shí)控制系統(tǒng)的設(shè)計(jì)

    繞組感應(yīng)發(fā)電機(jī)定子嵌有兩套極數(shù)相同的繞組,一套為功率繞組,輸出端接勵(lì)磁電容、整流器負(fù)載:另一套為控制
    發(fā)表于 01-13 16:04

    如何利用EPM7128設(shè)計(jì)數(shù)據(jù)合并轉(zhuǎn)換器?

    求大佬分享一款基于CPLD芯片EPM7128設(shè)計(jì)的數(shù)據(jù)合并轉(zhuǎn)換器
    發(fā)表于 04-15 06:34

    AD9764和高速FIFO在TMS320C6701系統(tǒng)中的應(yīng)

    提出了利用數(shù)字信號(hào)處理芯片TMS320C6701 和EPM7128 控制兩片F(xiàn)IFO 和四片AD9764 的接口電路設(shè)計(jì),介紹了AD9764 的基本功能,重點(diǎn)分析了使多片AD9764 和FIFO 在
    發(fā)表于 08-11 08:48 ?56次下載

    基于dSPACE的發(fā)電機(jī)實(shí)時(shí)控制系統(tǒng)研究

    采用dSPACE單板系統(tǒng)DS1104試驗(yàn)平臺(tái)的離散事件勵(lì)磁變換器系統(tǒng)與連續(xù)時(shí)間繞組發(fā)電機(jī)系統(tǒng)解耦的實(shí)時(shí)仿真方法,建立基于DS1104平臺(tái)的
    發(fā)表于 12-14 16:58 ?92次下載
    基于dSPACE的<b class='flag-5'>發(fā)電機(jī)</b>實(shí)時(shí)控制<b class='flag-5'>系統(tǒng)</b>研究

    發(fā)電機(jī)變速恒頻系統(tǒng)

    發(fā)電機(jī)變速恒頻系統(tǒng) 電機(jī)與普通的繞線式感應(yīng)電機(jī)類似,
    發(fā)表于 05-01 10:00 ?1661次閱讀
    <b class='flag-5'>雙</b>饋<b class='flag-5'>發(fā)電機(jī)</b>變速恒頻<b class='flag-5'>系統(tǒng)</b>

    TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)

    TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)機(jī)器人驅(qū)動(dòng)與控制系統(tǒng)中的應(yīng)用
    發(fā)表于 05-06 16:54 ?7次下載

    大型水冷發(fā)電機(jī)轉(zhuǎn)子繞組的中頻感應(yīng)焊接

    大型水冷發(fā)電機(jī)轉(zhuǎn)子繞組的中頻感應(yīng)焊接_沈兵
    發(fā)表于 01-02 16:09 ?0次下載

    電壓跌落時(shí)變速恒頻感應(yīng)發(fā)電機(jī)電磁暫態(tài)過程分析

    電壓跌落時(shí)變速恒頻感應(yīng)發(fā)電機(jī)電磁暫態(tài)過程分析_李俊卿
    發(fā)表于 01-04 17:05 ?12次下載

    大型水冷發(fā)電機(jī)轉(zhuǎn)子繞組的中頻感應(yīng)焊接

    大型水冷發(fā)電機(jī)轉(zhuǎn)子繞組的中頻感應(yīng)焊接_沈兵
    發(fā)表于 01-07 16:52 ?0次下載

    感應(yīng)發(fā)電機(jī)原理_感應(yīng)發(fā)電機(jī)應(yīng)用前景

    本文首先介紹了感應(yīng)發(fā)電機(jī)工作原理特性,其次介紹了感應(yīng)發(fā)電機(jī)的優(yōu)缺點(diǎn),最后介紹了感應(yīng)發(fā)電機(jī)市場應(yīng)用前景。
    發(fā)表于 06-24 15:51 ?6623次閱讀
    <b class='flag-5'>感應(yīng)發(fā)電機(jī)</b>原理_<b class='flag-5'>感應(yīng)發(fā)電機(jī)</b>應(yīng)用前景

    感應(yīng)發(fā)電機(jī)結(jié)構(gòu)圖解

    感應(yīng)發(fā)電機(jī)有臥式和立式之分。下面主要介紹了臥式感應(yīng)發(fā)電機(jī)的結(jié)構(gòu)。臥式感應(yīng)發(fā)電機(jī)感應(yīng)發(fā)電機(jī)一般轉(zhuǎn)速較高,故結(jié)構(gòu)上以臥式居多。
    發(fā)表于 06-24 15:59 ?6267次閱讀
    <b class='flag-5'>感應(yīng)發(fā)電機(jī)</b>結(jié)構(gòu)圖解

    采用DSP和FPGA器件實(shí)現(xiàn)電機(jī)勵(lì)磁控制系統(tǒng)的設(shè)計(jì)

    介紹了針對(duì)3/3繞組感應(yīng)發(fā)電機(jī)設(shè)計(jì)的勵(lì)磁系統(tǒng),該
    發(fā)表于 04-14 10:11 ?1978次閱讀
    采用DSP和FPGA器件<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>電機(jī)</b>勵(lì)磁控制<b class='flag-5'>系統(tǒng)</b>的設(shè)計(jì)

    基于dSPACE單板系統(tǒng)DS1104試驗(yàn)平臺(tái)實(shí)現(xiàn)繞組感應(yīng)發(fā)電機(jī)系統(tǒng)的設(shè)計(jì)

    新型繞組感應(yīng)發(fā)電機(jī)定子嵌有兩套極數(shù)相同的繞組,一套為功率繞組,輸出端接勵(lì)磁電容、整流器負(fù)載:另一套為控制
    發(fā)表于 05-03 10:49 ?2634次閱讀
    基于dSPACE單板<b class='flag-5'>系統(tǒng)</b>DS1104試驗(yàn)平臺(tái)<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>雙</b><b class='flag-5'>繞組</b><b class='flag-5'>感應(yīng)發(fā)電機(jī)系統(tǒng)</b>的設(shè)計(jì)

    發(fā)電機(jī)的原理都有哪些

    。 感應(yīng)發(fā)電機(jī)原理:由旋轉(zhuǎn)的磁場感應(yīng)產(chǎn)生電流,根據(jù)旋轉(zhuǎn)的磁場和線圈的構(gòu)造方式不同,又可分為單相感應(yīng)發(fā)電機(jī)和三感應(yīng)發(fā)電機(jī)。 永磁同步
    的頭像 發(fā)表于 03-23 15:20 ?1w次閱讀