0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA從并加載解決方案的介紹

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-10-30 08:58 ? 次閱讀

現(xiàn)場可編程門陣列(FPGA)作為專用集成電路ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計的需要靈活實現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來越廣泛的使用。FPGA 是基于靜態(tài)隨機(jī)存儲器(SRAM) 結(jié)構(gòu)的,斷電后程序丟失后的每次上電都需要重新加載程序。且隨著FPGA 規(guī)模的升級,加載程序的容量也越來越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加載容量最大可以達(dá)到4.125 MB。

1 FPGA 常用配置方式

FPGA 的配置數(shù)據(jù)通常存放在系統(tǒng)中的存儲器件中,上電后控制器讀取存儲器中的bit 文件并加載到FPGA 中,配置方式有JTAG、從并、從串、主從4 種,不同廠家叫法不同,但實現(xiàn)方式基本都是一樣的。

(1)邊界掃描JTAG 方式。單板調(diào)試階段常用JTAG 模式,該方式需要控制器,F(xiàn)PGA 等芯片JTAG 接口構(gòu)成菊花鏈,且在該模式下,控制器其他功能不能使用。

(2)從串方式。從串加載方式占用資源少,主要是和FPGA 相連的I/O接口較少,但是一個配置時鐘只能傳輸一個bit 數(shù)據(jù),速度相對較低。

(3)主從方式。該方式最主要的缺點是配套使用的FLASH 存儲器必須是FPGA 廠家指定的型號,且這個FLASH 容量不大,不能和控制器的FLASH 共用,使用這種方式,單板上就會有兩個FLASH,增加產(chǎn)品成本,因此該方案使用較少。

(4)從并方式。即文章中探討的FPGA 加載方案。

2 從并加載方式的實現(xiàn)

以Xilinx 公司Spartan - 6 系列FPGA 為例,與從并加載相關(guān)的管腳如表1 所示。

FPGA從并加載解決方案的介紹

表1 從并加載管腳名稱

由表1 可以看出,從并加載接口占用的管腳資源是比較多的,即使加載數(shù)據(jù)總線使用8 位,也要14 個管腳,CPU 一般沒有這么多通用輸入/輸出(GPIO)口,因此從并加載一般和CPLD 配套使用。其加載流程如圖1所示。

FPGA從并加載解決方案的介紹

圖1 SPARTAN-6 從并加載流程

3 基于CPLD 的FPGA 加載方案

3.1 方案介紹

在 設(shè)備端通信產(chǎn)品中,基于CPLD 的FPGA 從并加載框如圖2 所示,配置數(shù)據(jù)存儲在FLASH 中,且在加載數(shù)據(jù)之前,CPU 通過局部總線和雙倍速內(nèi)存(DDR)接口,將配置數(shù)據(jù)從FLASH 中搬移到DDR 顆粒;真正需要加載時,再通過DDR2 接口將配置數(shù)據(jù)搬移到CPU 的緩存中,DDR2接口速度很快,其時鐘頻率可以達(dá)到266 MHz,因此①、②兩步加載時間可以忽略不計。

FPGA從并加載解決方案的介紹

圖2 基于CPLD 的FPGA 從并加載框

之 后CPU 通過和CPLD 的接口③——8 位的局部總線接口,將配置數(shù)據(jù)逐字節(jié)的寫入CPLD 的寄存器中。以MIPS 系列CPU XLS408 為例,XLS408 工作時鐘頻率為66.7 MHz,寫總線周期最快需要10 個工作時鐘周期,即6.67 MHz,這一步受局部總線速度限制。

數(shù)據(jù)寫入到CPLD 后,再通過接口④ ——CPLD 與FPGA 之間的從并接口,將數(shù)據(jù)加載到FPGA,從并接口是同步總線,加載時間受限于總線時鐘CCLK 頻率。

本方案的優(yōu)點為:① 、② 兩條路徑可以在加載之前處理,且運(yùn)行速度快,不占用加載時間。加載時間只受③ 、④ 的限制,而③ 受限于寫總線周期間隔,④受限于從并接口的時鐘。

3.2 程序?qū)崿F(xiàn)

CPLD 從并程序采用verilog 語言實現(xiàn),該加載模塊接口定義如下:

FPGA從并加載解決方案的介紹

FPGA從并加載解決方案的介紹

程序?qū)崿F(xiàn)流如圖3 所示。

FPGA從并加載解決方案的介紹

FPGA從并加載解決方案的介紹

圖3 基于CPLD 從并加載FPGA的程序流程

FPGA 加載片選和寫信號產(chǎn)生部分代碼如下:

FPGA從并加載解決方案的介紹

4 仿真及加載結(jié)果分析

基于modelsim 6.5SE 仿真波形可以看出CPU 每加載1 字節(jié)數(shù)據(jù)需要向CPLD 寫1 次加載數(shù)據(jù),這共需花費(fèi)一個局部總線周期,局部總線頻率最快為6.67 MHz。因此CPU 加載4.125 MB 數(shù)據(jù)到CPLD 共需時間為:

FPGA從并加載解決方案的介紹

CPLD 需要1 個CCLK 周期寫1 字節(jié)數(shù)據(jù)到 FPGA,CCLK 則是利用CPU局部總線的寫信號產(chǎn)生,可以實現(xiàn)CCLK 和數(shù)據(jù)的同步,因此CCLK 時鐘速率為6.67 MHz,因此加載4.125 MB數(shù)據(jù)到FPGA,共需時間為:

FPGA從并加載解決方案的介紹

FPGA 上電需要1 ms,因此當(dāng)FPGA 使用SPARTAN-6 系列最高端的6SLX150T 時,采用基于CPLD 的從并加載方式,共需要的加載時間為1.221 s,滿足通信產(chǎn)品FPGA 加載時間小于2 s 的要求。而如果采用從串等加載方式,使用ARM7 處理器作為控制器,對于CycloneII 系列中的EP2C35,配置文件大小1.16 MB,加載時間需要1.30 min;采用基于CPLD的從串加載方式,加載同樣4.125 MB的FPGA 數(shù)據(jù),CPLD 加載時鐘33MHz,則加載時間需要3.8 s,F(xiàn)PGA加載時間過長,則會影響系統(tǒng)的啟動時間。

表2 是常用加載方式加載6SLX150T 型號FPGA 芯片數(shù)據(jù)所需時間比較。

FPGA從并加載解決方案的介紹

表2 FPGA 加載時間對比

從上述分析可以得出結(jié)論,如果提高CPU 的局部總線寫速度,加載FPGA 的時間就會更快。

5 結(jié)束語

使用基于CPLD 的FPGA 從并加載方案,相對于其它幾種加載方式,雖然加載管腳增多,但加載時間大大縮短,并且如果提高CPU 局部總線的寫速度,加載速度有進(jìn)一步提高空間,滿足通信系統(tǒng)快速啟動的要求,具有很高的實用價值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21624

    瀏覽量

    601245
  • 集成電路
    +關(guān)注

    關(guān)注

    5377

    文章

    11314

    瀏覽量

    360405
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1246

    瀏覽量

    169152
收藏 人收藏

    評論

    相關(guān)推薦

    基于CPLD的FPGA快速加載方案

    現(xiàn)場可編程門陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計的需要靈活實現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來越廣泛的使用。##在設(shè)備端通信產(chǎn)品中,基于CPLD 的FPGA
    發(fā)表于 01-30 16:54 ?3176次閱讀

    #硬聲創(chuàng)作季 #FPGA Xilinx入門-16 亞穩(wěn)態(tài)現(xiàn)象原理與解決方案-1

    fpgaXilinx解決方案
    水管工
    發(fā)布于 :2022年10月09日 01:44:30

    #硬聲創(chuàng)作季 #FPGA Xilinx入門-16 亞穩(wěn)態(tài)現(xiàn)象原理與解決方案-2

    fpgaXilinx解決方案
    水管工
    發(fā)布于 :2022年10月09日 01:45:00

    #硬聲創(chuàng)作季 #FPGA Xilinx入門-16 亞穩(wěn)態(tài)現(xiàn)象原理與解決方案-3

    fpgaXilinx解決方案
    水管工
    發(fā)布于 :2022年10月09日 01:45:22

    #硬聲創(chuàng)作季 #FPGA Xilinx入門-16 亞穩(wěn)態(tài)現(xiàn)象原理與解決方案-4

    fpgaXilinx解決方案
    水管工
    發(fā)布于 :2022年10月09日 01:45:54

    #硬聲創(chuàng)作季 #FPGA Xilinx入門-16 亞穩(wěn)態(tài)現(xiàn)象原理與解決方案-5

    fpgaXilinx解決方案
    水管工
    發(fā)布于 :2022年10月09日 01:46:24

    #硬聲創(chuàng)作季 #FPGA FPGA-17-02 按鍵抖動現(xiàn)象介紹解決方案分析-1

    fpga解決方案
    水管工
    發(fā)布于 :2022年10月29日 02:13:54

    #硬聲創(chuàng)作季 #FPGA FPGA-17-02 按鍵抖動現(xiàn)象介紹解決方案分析-2

    fpga解決方案
    水管工
    發(fā)布于 :2022年10月29日 02:14:15

    #硬聲創(chuàng)作季 #FPGA FPGA-17-02 按鍵抖動現(xiàn)象介紹解決方案分析-3

    fpga解決方案
    水管工
    發(fā)布于 :2022年10月29日 02:14:41

    FPGA加載解決方案的實現(xiàn)

    1 SPARTAN-6 加載流程3]4]5 結(jié)束語使用基于CPLD 的FPGA
    發(fā)表于 06-14 06:00

    FPGA加載解決方案

    使用的FLASH](4)方式。即文章中探討的FPGA 加載方案。2]以Xilinx 公司Spartan - 6 系列
    發(fā)表于 07-12 07:00

    簡化FPGA的電源解決方案

    我不得不承認(rèn),隨著時間的推移為 FPGA 供電變得越來越復(fù)雜,本文提供一些建議,希望可以幫助簡化 FPGA 的電源解決方案,使用戶能夠創(chuàng)建出快速便捷的解決方案。在為
    發(fā)表于 11-23 07:14

    基于多片FPGA自動加載系統(tǒng)的設(shè)計

    介紹了一種基于SRAM技術(shù)的FPGA可編程邏輯器件的編程方法,能在系統(tǒng)復(fù)位或上電時自動對器件編程。有效地解決了基于SRAM的FPGA器件掉電易失性問題,針對當(dāng)前系統(tǒng)規(guī)模的日益增大,本文提出了一種用單片機(jī)對多片
    發(fā)表于 03-15 16:41 ?21次下載

    FPGA的配置/加載方式

    FPGA有多種配置/加載方式。粗略可以分為主動和被動兩種。主動加載是指由FPGA控制配置流程,被動加載是指
    的頭像 發(fā)表于 10-05 10:12 ?1.8w次閱讀

    集成電源解決方案-Altera FPGA應(yīng)用介紹

    電子發(fā)燒友網(wǎng)站提供《集成電源解決方案-Altera FPGA應(yīng)用介紹.pdf》資料免費(fèi)下載
    發(fā)表于 11-28 09:21 ?0次下載
    集成電源<b class='flag-5'>解決方案</b>-Altera <b class='flag-5'>FPGA</b>應(yīng)用<b class='flag-5'>介紹</b>