0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

針對DSP、ASIC與FPGA三種產(chǎn)品平臺的H.264編碼器方案

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-10-29 08:21 ? 次閱讀

基于DSP方案

目前的視頻監(jiān)控行業(yè),基于DSP的H.264編碼器解決方案占有絕對優(yōu)勢的市場份額,這是由DSP方案開發(fā)周期相對較短的特性決定的。在ASICFPGA方案仍處于研發(fā)階段時,DSP方案已捷足先登,并較好地解決了視頻監(jiān)控行業(yè)中H.264編碼器方案從無到有的過程,為H.264在監(jiān)控應(yīng)用中走向成熟立下了汗馬功勞。但是由于DSP運算能力本身的制約,考慮到H.264標(biāo)準(zhǔn)實現(xiàn)的高復(fù)雜度,要達(dá)到未來對編碼器高性價比的要求,DSP方案會非常困難。為從低碼率的實時通信系統(tǒng)或無線環(huán)境到高碼率的HDTV和數(shù)字存儲系統(tǒng)提供一個優(yōu)良的視頻壓縮編碼通用工具。但H.264標(biāo)準(zhǔn)優(yōu)異的性能表現(xiàn)是以編碼運算復(fù)雜度和運算量大為代價,在通用的PC機(jī)平臺實現(xiàn)會占用較大的CPU和內(nèi)存資源。隨著數(shù)字信號處理器(DSP)技術(shù)的高速發(fā)展,DSP的處理速度和能力飛速提高。同時,雖然DSP方案具有非常好的可編程性能,但由于其硬件接口和架構(gòu)均已固定,很難滿足產(chǎn)品架構(gòu)靈活性的要求,也相對增加了靈活提供對多通道編碼支持的實現(xiàn)難度。

基于ASIC方案

在目前階段基于ASIC的H.264編碼成熟方案在監(jiān)控領(lǐng)域的應(yīng)用還相對較少,這和芯片設(shè)計研發(fā)周期較長,成本較高的特點緊密相關(guān)。ASIC方案的最大優(yōu)勢就是一旦量產(chǎn)后,成本和其他方案相比將非常低廉,同時由于是硬件編碼實現(xiàn),通常可以較容易滿足行業(yè)對高編碼性能的要求。同時一款成熟的ASIC芯片和DSP實現(xiàn)方案相比通常具有更高的穩(wěn)定性。監(jiān)控市場相對多變的客戶需求則使得建立在ASIC平臺上的產(chǎn)品方案在未來有著更大的產(chǎn)品不確定性和市場風(fēng)險。

基于FPGA方案

FPGA作為一個可編程的硬件邏輯實現(xiàn)平臺很好地融合了DSP架構(gòu)的可編程可升級性和ASIC架構(gòu)的由硬件實現(xiàn)方式而帶來的高編碼性能。FGPA方案的靈活性不僅僅體現(xiàn)在具有和DSP平臺一樣的可編程性和可升級性,而且還體現(xiàn)在可以提供更高的系統(tǒng)架構(gòu)上的靈活性。以XilinxSpartan3系列芯片為例,首先提供了不同規(guī)格能力的芯片選擇,其次對于同一規(guī)格的芯片又提供了不同的封裝,以提供不同的管腳數(shù)目的選擇,同時,每一款FPGA芯片其管腳都可以根據(jù)用戶的要求重新定義功能,提供非常靈活的接口控制。通過和系統(tǒng)設(shè)計的有效配合,基于FPGA的方案有可能大幅降低產(chǎn)品的BOM成本。FPGA這種架構(gòu)上的靈活性非常有利于采用同一個H.264編碼內(nèi)核靈活支持不同應(yīng)用、不同規(guī)格的產(chǎn)品方向。同時架構(gòu)上的靈活性使得設(shè)計者可以充分發(fā)揮創(chuàng)造性,開發(fā)出個性化風(fēng)格的產(chǎn)品,這是基于DSP或ASIC的方案難以做到的。

FPGA是現(xiàn)場編程門陣列器件。它和DSP集成在一塊芯片上,可實現(xiàn)寬帶信號處理,大大提高信號處理速度。據(jù)報道,Xilinx 公司的Virtex-II FPGA對快速傅立葉變換(FFT)的處理可提高30倍以上。它的芯片中有自由的FPGA可供編程。Xilinx公司開發(fā)出一種稱作Turbo卷積編譯碼器的高性能內(nèi)核。設(shè)計者可以在FPGA中集成一個或多個Turbo內(nèi)核,它支持多路大數(shù)據(jù)流,以滿足第三代(3G)WCDMA無線基站和手機(jī)的需要,同時大大WCDMA無線基站節(jié)省開發(fā)時間,使功能的增加或性能的改善非常容易。因此在無線通信、多媒體等領(lǐng)域?qū)⒂袕V泛應(yīng)用。

FPGA方案與前兩種方案相比,其結(jié)合DSP方案和ASIC方案的部分優(yōu)勢,彌補(bǔ)一些固有不足。如FGPA方案的可編程可升級性能大大降低了系統(tǒng)集成商在選用ASIC芯片方案時可能會遇到的一些后期風(fēng)險,同時FPGA接近ASIC的強(qiáng)運算能力則有效彌補(bǔ)了DSP方案在編碼性能上的瓶頸。另一方面,F(xiàn)PGA類似于ASIC的實現(xiàn)方式也使得FPGA平臺有可能提供比DSP方案更高的產(chǎn)品穩(wěn)定性。

FPGA方案從產(chǎn)品角度來考量的話,最主要的難度是如何既考慮到產(chǎn)品的成本需要,又考慮其性能需求,為市場提供高性價比的編碼解決方案。

目前市場上針對以上三種產(chǎn)品平臺的都已有成熟的編碼器方案,其中基于DSP的主要是TI的DM642和DAVINCI媒體處理器,以及NXP的PNX15xx和PNX17xx?;贏SIC方案的相對較少,主要用的比較多的是海思的HI3510?;贔PGA的目前主要是XILINXSPARTAN3ADSP3400采用DVMICRO硬件IP核提供的編碼器方案。

H.264在監(jiān)控的應(yīng)用

1 TOYA SDVR 7IV 系統(tǒng)簡介

TOYA SDVR 7IV 是采用止前最為先進(jìn)H.264視頻壓縮算法的專業(yè)數(shù)字監(jiān)控產(chǎn)品,具有強(qiáng)大的視頻/音頻壓縮引擎,與MPEG-4壓縮方式的硬盤錄像機(jī)相比,壓縮比可提高近30%,大大提高了存儲和網(wǎng)絡(luò)傳輸帶寬,同理采用新的算法極大地抑制了由于攝像機(jī)噪聲導(dǎo)致的圖像失真,背景流動現(xiàn)象,便圖像質(zhì)量更加清晰。H.264產(chǎn)品的推出無疑又使我國的數(shù)字監(jiān)控技術(shù)上了一個新的臺階。

系統(tǒng)采用最先進(jìn)的H264視頻壓縮技術(shù)和G。729的音頻壓縮技術(shù),實現(xiàn)超大無損壓縮。具備本地實時監(jiān)視、音視頻同步壓縮存儲、組合報警、有線或無線網(wǎng)絡(luò)傳輸、管理權(quán)限設(shè)置等多種功能,單個本地系統(tǒng)可完成顯示16路監(jiān)控畫面、每路可單獨放大和切換,查詢錄象記錄及進(jìn)行回放。每個本地系統(tǒng)均可通過不同的網(wǎng)絡(luò)方式組成有線或無線數(shù)字監(jiān)控系統(tǒng)。

2 TOYA SDVR 7IV 系統(tǒng)主要特點:

采用時間最先進(jìn)的H.264視頻編碼技術(shù),具有高清晰度的畫質(zhì);

在壓縮處理過程中使用多種專用技術(shù),保證以最低碼流達(dá)到最佳畫質(zhì),采用幀內(nèi)壓縮,絕無馬賽克出現(xiàn);

提供多種圖象處理方法,加強(qiáng)噪音信號的過濾,畫面更平滑。

可同時支持H.264、MPEG-4壓縮格式;

實時壓縮、實時預(yù)覽、實時回放;

支持I\B\P幀多種組合/量化模式,圖象壓縮比更大;

在壓縮過程中,可動態(tài)抽幀,可隨時恢復(fù),進(jìn)一步減少存儲空間;

預(yù)覽、壓縮不占用CPU時間,互不干擾;

可動態(tài)精確設(shè)置多種視音頻壓縮參數(shù),達(dá)到最佳視聽效果;

碼流可調(diào),占用硬盤空間最少可達(dá)40兆每小時;

工藝精良,結(jié)構(gòu)穩(wěn)定;低功耗,發(fā)熱少,系統(tǒng)可靠性、穩(wěn)定性高;

3 主要技術(shù)規(guī)格

壓縮畫面以及分辨,支持CIF/QCIF,圖象分辨率352X288,圖象壓縮

壓縮格式:支持H.264、MPEG-4壓縮格式;

壓縮幀率:1-25幀可調(diào)

壓縮碼率:64K~2Mbit/秒,支持CBR\VBR\Hybrid

三種碼率控制方式:變碼流、動碼流、混合碼流

網(wǎng)絡(luò)傳輸

支持PSTN/DDN/LAN/WAN等網(wǎng)絡(luò)遠(yuǎn)程傳輸與控制

每個服務(wù)器支持32路TCP/UDP傳輸,組播無限制

4系統(tǒng)功能

多畫面分割:單路、四路、九路、十六路、全屏顯示等多種畫面分割;

采用錄象方式;常規(guī)錄象,動態(tài)錄象,視頻移動報警錄象,定時錄象;

字符/時間疊加功能:可以在每一路視頻上疊加地點信息,便于查詢;

多用戶管理:可設(shè)置多級管理員權(quán)限;

工作日志:詳細(xì)記錄系統(tǒng)工作狀態(tài),方便用戶管理;

報警:具有報警輸入/輸出功能,單獨設(shè)置報警區(qū)域和靈敏度

圖象亮度/對比度/色度/飽和度隨時可調(diào)

支持G.729標(biāo)準(zhǔn)音頻壓縮,線性音頻輸入,音質(zhì)好,占硬盤空間少

回放檢索:根據(jù)時間、日期、攝象機(jī)編號分別回放檢索

5 TOYA SDVR 7IV系統(tǒng)應(yīng)用

技術(shù)的成熟和不斷人性化的設(shè)計,使得本系統(tǒng)得以全方位進(jìn)入金融、保險等特殊領(lǐng)域,而且在全能樓宇、文化教育、醫(yī)學(xué)研究、交通指揮管制、在建工程管理、惡劣工況管理、海關(guān)及公、檢、法商業(yè)貿(mào)易等諸多領(lǐng)域得到了廣泛的應(yīng)用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19100

    瀏覽量

    228814
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601238
  • 編碼器
    +關(guān)注

    關(guān)注

    45

    文章

    3573

    瀏覽量

    133980
收藏 人收藏

    評論

    相關(guān)推薦

    怎么設(shè)計基于DSPH.264編碼器電路?

    H.264標(biāo)準(zhǔn)的編解碼運算速度要求。因此,在穩(wěn)定的媒體處理平臺上實現(xiàn)H.264標(biāo)準(zhǔn)有著較好的工程意義和應(yīng)用前景。
    發(fā)表于 09-04 06:19

    如何去實現(xiàn)并優(yōu)化一H.264視頻編碼器?

    什么是H.264視頻編碼技術(shù)?如何去實現(xiàn)并優(yōu)化一H.264視頻編碼器
    發(fā)表于 06-03 07:00

    怎么實現(xiàn)基于ADSP-BF561的H.264編碼器設(shè)計?

    DSP平臺上進(jìn)行視頻產(chǎn)品開發(fā)有什么優(yōu)勢?怎么實現(xiàn)基于ADSP-BF561的H.264編碼器設(shè)計?
    發(fā)表于 06-07 06:46

    h.264編碼器下載

    Changes for Version JM7.3 to JM 7.2h.264編碼器源代碼,帶有H.264編碼器流程圖。Bug fixes- encoder: DPB for fie
    發(fā)表于 06-25 11:46 ?164次下載

    H.264大開源編碼器的評測報告

    H.264大開源編碼器之評測報告Peter Lee 2005.6.19 Outline1、大開源編碼器介紹2、實驗條件3、實驗結(jié)果4、實
    發(fā)表于 08-25 13:07 ?51次下載

    H.264視頻編碼在DM642上的實現(xiàn)與優(yōu)化

    設(shè)計并實現(xiàn)了基于DSP 芯片TMS320DM642 的H.264 編碼器。詳細(xì)介紹了H.264 算法在DSP上的移植和優(yōu)化。為使
    發(fā)表于 09-03 14:30 ?23次下載

    基于DSP平臺的快速H.264編碼算法的設(shè)計

    本文的思路是:一方面提高硬件處理速度和能力,采用TI 公司最新的數(shù)字媒體處理DavinciTMS320DM6446 DSP 芯片作為H.264 編碼器實現(xiàn)的硬件
    發(fā)表于 12-02 16:27 ?25次下載

    基于ASICH.264編碼器設(shè)計及其ADSP驗證策略

    提出了H.264/AVC 硬件編碼器的一3 級流水結(jié)構(gòu),以此來提高硬件加速電路的處理能力和利用效率。鑒于H.264 編碼芯片驗證的復(fù)雜性,
    發(fā)表于 12-15 14:28 ?18次下載

    基于TMS320DM642平臺H.264編碼器優(yōu)化

    H.264 實時編碼器的研究和實現(xiàn)是目前視頻通信研究領(lǐng)域的一個熱點問題,本文介紹了基于TMS320DM642 平臺H.264 編碼器的優(yōu)化
    發(fā)表于 12-18 12:13 ?19次下載

    基于ADSP-BF561的H.264視頻編碼器的實現(xiàn)

    基于ADSP-BF561的H.264視頻編碼器的實現(xiàn) H.264/AVC是ITU-T VCEG和ISO/IECMPEG聯(lián)合制定的最新視頻編碼國際標(biāo)準(zhǔn),是目前圖像通信研究領(lǐng)域
    發(fā)表于 12-26 14:43 ?764次閱讀

    H.264中二進(jìn)制化編碼器FPGA實現(xiàn)

    H.264中二進(jìn)制化編碼器FPGA實現(xiàn) 1 引言    隨著數(shù)字電視及視頻會議的發(fā)展以及應(yīng)用,H.264由于其更高的壓縮比、更好的圖像質(zhì)量和良好的網(wǎng)絡(luò)
    發(fā)表于 11-04 10:27 ?1627次閱讀
    <b class='flag-5'>H.264</b>中二進(jìn)制化<b class='flag-5'>編碼器</b>的<b class='flag-5'>FPGA</b>實現(xiàn)

    Jointwave發(fā)布的H.264編碼器可實現(xiàn)1080p

    Jointwave發(fā)布的H.264編碼器可實現(xiàn)1080p Jointwave發(fā)布的H.264編碼器技術(shù)提供了單芯片HD和超低功耗廣播級視頻— 針對
    發(fā)表于 01-04 08:41 ?1191次閱讀

    H.264視頻編碼器DSP上的實現(xiàn)與優(yōu)化

    摘要:在DM642 EVM平臺上實現(xiàn)了 H.264視頻編碼器,并從內(nèi)存分配、Cache優(yōu)化、代碼優(yōu)化以及匯編程序級優(yōu)化等幾個方面對編碼
    發(fā)表于 01-10 14:12 ?3347次閱讀
    <b class='flag-5'>H.264</b>視頻<b class='flag-5'>編碼器</b>在<b class='flag-5'>DSP</b>上的實現(xiàn)與優(yōu)化

    基于TMS320DM3730的H.264編碼器移植與優(yōu)化方法

    提出了一在TI公司高性能數(shù)字信號處理TMS320DM3730上進(jìn)行H.264編碼器(即x264編碼器
    發(fā)表于 01-08 18:27 ?69次下載

    基于PowerPC的H.264編碼器中斷處理程序解析

    基于PowerPC的H.264編碼器中斷處理程序解析
    發(fā)表于 01-04 15:26 ?6次下載