0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

邏輯或功能真值表

模擬對(duì)話 ? 來(lái)源:xx ? 2019-06-22 09:32 ? 次閱讀

邏輯或功能輸出僅在其一個(gè)或多個(gè)輸入為真時(shí)才為真,否則輸出為假

邏輯或功能功能表明如果任何一個(gè)“OR”事件為TRUE,則輸出操作將變?yōu)門RUE,但它們發(fā)生的順序并不重要,因?yàn)樗粫?huì)影響最終結(jié)果。

例如, A + B = B + A 。在布爾代數(shù)中,邏輯或函數(shù)遵循交換定律與邏輯AND函數(shù)相同,允許改變?nèi)我蛔兞康奈恢谩?/p>

OR 函數(shù)有時(shí)被稱為“Inclusive OR”的全名,與我們將在后面的教程六中看到的Exclusive-OR函數(shù)形成對(duì)比。

邏輯或布爾值給出邏輯 OR 門的表達(dá)式是邏輯加法的表達(dá)式,用加號(hào)表示( + )。因此,2輸入( AB )邏輯或門具有由布爾表達(dá)式表示的輸出項(xiàng): A + B = Q 。

OR函數(shù)的切換表示

這里有兩個(gè)開關(guān) A 和 B 并聯(lián)連接,可以關(guān)閉Switch AORSwitch B 以便把燈打開。換句話說(shuō),任何一個(gè)開關(guān)都可以閉合,或者在邏輯“1”時(shí)燈可以“接通”。

然后這種類型的邏輯門只在其輸入的“任意”輸出時(shí)產(chǎn)生并輸出。當(dāng)存在且在布爾代數(shù)項(xiàng)中,當(dāng)其任何輸入 TRUE 時(shí),輸出將 TRUE 。在電氣方面,邏輯OR功能等于并聯(lián)電路。

與 AND 功能一樣,有兩個(gè)開關(guān),每個(gè)開關(guān)有兩個(gè)可能的位置打開或關(guān)閉,因此將有4種不同的方式來(lái)安排開關(guān)。

或功能真值表

邏輯或門可用作標(biāo)準(zhǔn)ic諸如普通TTL 74LS32四路2輸入正或門之類的封裝。與之前的 AND 門一樣, OR 也可以“級(jí)聯(lián)”在一起以產(chǎn)生具有更多輸入的電路,例如安全警報(bào)系統(tǒng)(A區(qū)或B區(qū)或C區(qū))等等。)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯門
    +關(guān)注

    關(guān)注

    1

    文章

    139

    瀏覽量

    24015
  • 邏輯
    +關(guān)注

    關(guān)注

    2

    文章

    831

    瀏覽量

    29428
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    怎么利用QuartuesII查元件真值表

    最近學(xué)這款軟件,教材上說(shuō),打開幫助文件macrofunction,選messages項(xiàng),繼而選Macrofunction項(xiàng)和old_style macrofunction項(xiàng),最后選Decoder中的74138,即可見(jiàn)到其真值表。哪位大神幫幫忙吧,最好截個(gè)圖,非常感謝
    發(fā)表于 11-15 20:15

    74LS00芯片資料及真值表

    74LS00芯片資料及真值表
    發(fā)表于 12-07 13:03

    怎么利用QuartusII查元件真值表

    本帖最后由 gk320830 于 2015-3-8 20:32 編輯 QuartusII 7.2版本,想知道真值表,比如74ls138,7ls39
    發(fā)表于 12-20 13:53

    求常用單片機(jī)的功能表、引腳圖、真值表

    各位大神:本人菜鳥一枚,剛開始接觸單片機(jī)。想請(qǐng)問(wèn)大神們,求常用單片機(jī)的功能表、引腳圖、真值表。請(qǐng)發(fā)郵箱中164810174@qq.com 謝謝!
    發(fā)表于 04-25 18:18

    關(guān)于多位輸入真值表的問(wèn)題

    在復(fù)雜的數(shù)字電路中,用真值表的方法化簡(jiǎn)邏輯表達(dá)式很復(fù)雜,很麻煩,請(qǐng)問(wèn)諸位高手有沒(méi)有簡(jiǎn)單的方法化簡(jiǎn)邏輯表達(dá)式???小弟在這里不勝感激
    發(fā)表于 07-11 15:20

    幫忙看下,我仿真出來(lái)的怎么和真值表不一樣啊,是不是.....

    幫忙看看啊,是不是哪里出問(wèn)題啊,和真值表完全不一樣啊
    發(fā)表于 10-08 12:10

    LUT真值表在實(shí)施期間發(fā)生了變化

    你好我使用了VIVADO 2016.1,但我遇到了一個(gè)問(wèn)題。我找到一些關(guān)鍵的真值表& nbsp;在實(shí)現(xiàn)后,LUT被更改,因此導(dǎo)致我不希望的邏輯錯(cuò)誤。我怎樣才能避免這種情況發(fā)生?有什么辦法可以
    發(fā)表于 11-01 16:13

    門電路的計(jì)算方式 門電路工作原理真值計(jì)算

    。4.“與非”門 同時(shí)具有“與”門和“非”門功能的電路叫做“與非”門。其邏輯 圖如圖 1-4。其邏輯表達(dá)式為 其真值表 1-4。5.“
    發(fā)表于 12-25 17:04

    LUT與真值表有何關(guān)系

    LUT與真值表有何關(guān)系?FPGA是如何通過(guò)兩個(gè)相同輸入的LUT5和一個(gè)MUX組成LUT6的?
    發(fā)表于 11-02 06:12

    構(gòu)建自己的邏輯門學(xué)習(xí)套件

    描述邏輯門學(xué)習(xí)套件在這個(gè)項(xiàng)目中,您將學(xué)習(xí)如何構(gòu)建自己的邏輯門學(xué)習(xí)套件并了解所有關(guān)于不同邏輯門的知識(shí)。不是非門用于反轉(zhuǎn)信號(hào)。下面是邏輯門的真值表
    發(fā)表于 09-08 07:42

    7406的引腳功能真值表

    7406的引腳功能真值表
    發(fā)表于 02-28 17:35 ?2.1w次閱讀
    7406的引腳<b class='flag-5'>功能</b>及<b class='flag-5'>真值表</b>

    真值表,真值表是什么意思

    真值表,真值表是什么意思 把變量的各種可能取值與想對(duì)應(yīng)的函數(shù)值,用表格的形式一一列舉出來(lái),這種表格就叫做真值表。設(shè)一個(gè)變量均有0、1兩
    發(fā)表于 03-08 11:03 ?2.9w次閱讀

    與門真值表

    本文是74ls175的真值表及74ls175功能描述
    發(fā)表于 03-20 17:00 ?2.7w次閱讀
    與門<b class='flag-5'>真值表</b>

    怎么理解邏輯真值表_真值表如何推出邏輯表達(dá)式

    表征邏輯事件輸入和輸出之間全部可能狀態(tài)的表格。列出命題公式真假值的。通常以1表示真,0 表示假。命題公式的取值由組成命題公式的命題變?cè)娜≈岛兔}聯(lián)結(jié)詞決定,命題聯(lián)結(jié)詞的真值表給出了真假值的算法。
    發(fā)表于 01-30 15:16 ?6.7w次閱讀
    怎么理解<b class='flag-5'>邏輯</b><b class='flag-5'>真值表</b>_<b class='flag-5'>真值表</b>如何推出<b class='flag-5'>邏輯</b>表達(dá)式

    與門真值表和與非門真值表的區(qū)別

    與門真值表和與非門真值表的區(qū)別,與門真值表:有0出0,全1出1。與非門真值表:有0出1,全1出0。
    發(fā)表于 01-30 15:37 ?12.1w次閱讀
    與門<b class='flag-5'>真值表</b>和與非門<b class='flag-5'>真值表</b>的區(qū)別