0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

Xilinx賽靈思官微 ? 2019-07-26 15:43 ? 次閱讀

產(chǎn)品優(yōu)勢

Zynq UltraScale+ RFSoC 在一款 SoC 架構(gòu)中集成數(shù)千兆采樣 RF 數(shù)據(jù)轉(zhuǎn)換器和軟判決前向糾錯 (SD-FEC)。最新產(chǎn)品系列在一款 Zynq UltraScale+ 器件中提供 ARM Cortex-A53 處理子系統(tǒng)、UltraScale+ 可編程邏輯和最高信號處理帶寬,能夠提供綜合 RF 信號鏈,滿足無線、有線電視接入、測量測試、早期預(yù)警/雷達以及其它高性能 RF 應(yīng)用需求。

系統(tǒng)性能和吞吐量

無需分立式 ADCDAC,可減少封裝尺寸

可增加 RF 通道數(shù)的可擴展增長路徑

集成 SD-FEC 集成型內(nèi)核

無與倫比的集成、高性能和低功耗

取消了 ADC/DAC 組件,可降低功耗

消除了 FPGA模擬接口功耗

符合嚴格的 5G 及 DOCSIS3.1 LDPC FEC 散熱要求

與軟實現(xiàn)方案相比,電源效率 SD-FEC 提高 80%

業(yè)經(jīng)驗證的高效生產(chǎn)力

數(shù)千兆采樣 RF 數(shù)據(jù)轉(zhuǎn)換器 RF 設(shè)計可提高靈活性

可消除艱難的 JESD204B/C 模擬接口設(shè)計

包含更少組件的簡化系統(tǒng)和 PCB 設(shè)計

對數(shù)字波束形成和信號調(diào)節(jié)的統(tǒng)一控制

工具與示例設(shè)計

各種解決方案可供開發(fā)人員輕松評估和調(diào)試基于 ZynqUltraScale + RFSoC 器件的設(shè)計。這些解決方案包括工具、IP 和參考設(shè)計,當(dāng)用戶設(shè)計在硬件中運行時,其可實現(xiàn)從性能評估到系統(tǒng)級調(diào)試的大量功能。

這些工具可作為一個平臺,高效配置和監(jiān)控 Zynq UltraScale+ RFSoC 特性并加速產(chǎn)品設(shè)計進程。

產(chǎn)品列表

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 吞吐量
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    12317
  • 系統(tǒng)性能
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    6456
收藏 人收藏

    評論

    相關(guān)推薦

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? <b class='flag-5'>Zynq</b>?<b class='flag-5'>UltraScale</b>?<b class='flag-5'>系列</b>多處理器中的VCCINT_VCU軌供電

    一個更適合工程師和研究僧的FPGA提升課程

    Suite 1 設(shè)計 FPGA; 嵌入式設(shè)計課程 02 ● 設(shè)計 Zynq UltraScale+ RFSoC; ● 面向軟件開發(fā)者的Zynq
    發(fā)表于 06-05 10:09

    Xilinx ZYNQ 動手實操演練

    邏輯部分基于28nm7系列FPGA,因此該系列產(chǎn)品的名稱中添加了“7000”,以保持與7系列
    發(fā)表于 05-03 19:28

    Zynq-7000為何不是FPGA?

    Zynq-7000可擴展處理平臺是采用新一代FPGA(Artix-7與Kintex-7FPGA)所采用的同一28nm可編程技術(shù)的最新產(chǎn)品系列
    發(fā)表于 04-26 11:30 ?1046次閱讀
    <b class='flag-5'>Zynq</b>-7000為何不是FPGA?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+
    發(fā)表于 03-18 10:40 ?332次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> FPGA<b class='flag-5'>系列</b>

    AMD進軍低成本FPGA市場,滿足邊緣應(yīng)用需求

    雖然主攻高端FPGA市場,但其對低成本FPGA市場的投入也不容小覷。此次發(fā)布的Spartan UltraScale+正是AMD進軍低成本FPGA市場的重要戰(zhàn)術(shù)。
    的頭像 發(fā)表于 03-10 10:06 ?1022次閱讀

    AMD 擴展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    股票代碼:AMD)今日宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應(yīng) SoC 產(chǎn)品組合的最新成員。Spartan
    發(fā)表于 03-07 15:17 ?431次閱讀

    AMD發(fā)布全新FPGA:升級16nm、功耗驟降60%

    收購已經(jīng)整整兩年,AMD FPGA產(chǎn)品和業(yè)務(wù)也一直在不斷取得新的進步,今天又正式發(fā)布了全新的FPGA產(chǎn)品“Spartan
    的頭像 發(fā)表于 03-07 11:46 ?1107次閱讀
    AMD發(fā)布全新FPGA:升級16nm、功耗驟降60%

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最
    的頭像 發(fā)表于 03-07 10:15 ?620次閱讀

    AMD 擴展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    股票代碼:AMD)今日宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應(yīng) SoC 產(chǎn)品組合的最新成員。Spartan
    發(fā)表于 03-06 11:17 ?326次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用
    的頭像 發(fā)表于 03-06 11:09 ?759次閱讀

    網(wǎng)絡(luò)研討會預(yù)告 | 《如何使用Zynq Ultrascale+ RFSoC實現(xiàn)軟件定義無線電》

    本次研討會添加中文字幕的全部視頻,方便感興趣的伙伴們回看和保存。)在線直播《如何使用ZynqUltrascale+RFSoC實現(xiàn)軟件定義無線電》的網(wǎng)絡(luò)研討會。En
    的頭像 發(fā)表于 02-27 08:08 ?433次閱讀
    網(wǎng)絡(luò)研討會預(yù)告 | 《如何使用<b class='flag-5'>Zynq</b> <b class='flag-5'>Ultrascale+</b> <b class='flag-5'>RFSoC</b>實現(xiàn)軟件定義無線電》

    采用UltraScale/UltraScale+芯片的DFX設(shè)計注意事項

    采用UltraScale/UltraScale+芯片進行DFX設(shè)計時,建議從以下角度對設(shè)計進行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?840次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設(shè)計注意事項

    針對UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(2)

    UltraScale/UltraScale+芯片開始支持BUFG_*、PLL和MMCM出現(xiàn)在動態(tài)區(qū),在7系列FPGA中這些時鐘資源只能在靜態(tài)區(qū)。
    的頭像 發(fā)表于 12-21 09:12 ?904次閱讀
    針對<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應(yīng)考慮的因素有哪些(2)

    針對UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(1)

    對于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
    的頭像 發(fā)表于 12-14 16:16 ?629次閱讀
    針對<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應(yīng)考慮的因素有哪些(1)