0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB線路板打樣

文章:2796 被閱讀:1235.1w 粉絲數(shù):452 關(guān)注數(shù):1 點(diǎn)贊數(shù):241

華秋--為電子產(chǎn)業(yè)增效降本:PCB生產(chǎn)、電子元器件BOM配單、PCBA加工一站式服務(wù)!PCB加急打樣,4層20元/款、48小時(shí)發(fā)貨(www.hqpcb.com),SMT全貼只要50元(smt.hqchip.com);華秋DFM(dfm.elecfans.com)--PCB、SMT可制造性設(shè)計(jì)分析,終身免費(fèi)用,一鍵秒殺“PCB、SMT”設(shè)計(jì)隱患,從源頭防堵設(shè)計(jì)問題流入生產(chǎn)環(huán)節(jié),做最合理的設(shè)計(jì),掙最高額的利潤,分析一下,更安心!

廣告

基于體系結(jié)構(gòu)和基于流的DFT方法

基于架構(gòu)和基于流的DFT方法 ASIC設(shè)計(jì)平均門數(shù)的增加迫使設(shè)計(jì)團(tuán)隊(duì)花費(fèi)20%到50%的ASIC開發(fā)....
的頭像 PCB線路板打樣 發(fā)表于 11-10 17:01 ?504次閱讀

無矢量測試:高速I/O的最佳選擇

無矢量測試:高速I/O的最佳選擇 大批量制造商必須解決如何經(jīng)濟(jì)高效地測試多個(gè)多線高速I的難題/O接口....
的頭像 PCB線路板打樣 發(fā)表于 11-10 16:57 ?636次閱讀

開放式架構(gòu)ATE解決了測試?yán)Ь?/a>

開放式架構(gòu)ATE解決測試?yán)Ь?片上系統(tǒng)(SoC)測試提出了無與倫比的挑戰(zhàn),需要對IC制造商和測試人員....
的頭像 PCB線路板打樣 發(fā)表于 11-10 16:55 ?422次閱讀

單線鍵盤接口可釋放微控制器I / O引腳

在大多數(shù)鍵盤中,按一個(gè)鍵會(huì)關(guān)閉一個(gè)橋接xy矩陣中兩條線的觸點(diǎn)。如果使用微控制器檢測鍵閉合,則檢查(x....
的頭像 PCB線路板打樣 發(fā)表于 11-10 16:51 ?467次閱讀

面向嵌入式系統(tǒng)的自診斷API

邁向嵌入式系統(tǒng)的自診斷API 隨著嵌入式系統(tǒng)需求的增長和開發(fā)周期的縮小,開發(fā)人員越來越多地集成商業(yè)應(yīng)....
的頭像 PCB線路板打樣 發(fā)表于 11-10 15:46 ?469次閱讀

保持混合信號ASIC中的安靜

高密度數(shù)字CMOS工藝提供的低晶圓成本使其成為混合信號ASIC的首選,特別是對于片上系統(tǒng)設(shè)計(jì)。能夠在....
的頭像 PCB線路板打樣 發(fā)表于 11-10 15:41 ?404次閱讀

IC關(guān)閉的更好途徑

IC設(shè)計(jì)人員非常清楚“兩周到出帶模式”實(shí)際上可能持續(xù)數(shù)月,導(dǎo)致錯(cuò)過里程碑和失去市場窗口。盡管使用了先....
的頭像 PCB線路板打樣 發(fā)表于 11-10 15:29 ?296次閱讀

連接器通常是EMI問題

在減少EMI問題時(shí),大多數(shù)同軸電纜表現(xiàn)相同。它們都是普通電流的良好天線,可以輻射并通過FCC認(rèn)證類型....
的頭像 PCB線路板打樣 發(fā)表于 11-10 14:58 ?321次閱讀

OMAP3530 CUS封裝的PCB設(shè)計(jì)方案

OMAP3530 CUS 封裝采用稱為 Via Channel? 陣列的新技術(shù)設(shè)計(jì)。該技術(shù)允許使用標(biāo)....
的頭像 PCB線路板打樣 發(fā)表于 06-17 10:31 ?8526次閱讀
OMAP3530 CUS封裝的PCB設(shè)計(jì)方案

淺談使用 0.1 W MMIC的高增益驅(qū)動(dòng)放大器

Avago Technologies 的 MGA-31389 和 MGA-31489 是 0.1 瓦....
的頭像 PCB線路板打樣 發(fā)表于 06-16 17:29 ?2602次閱讀
淺談使用 0.1 W MMIC的高增益驅(qū)動(dòng)放大器

淺談柔性 PCB 增強(qiáng) EV 設(shè)計(jì)

作者:Maurizio Di Paolo Emilio 由于勞斯萊斯的要求,Trackwise 最初....
的頭像 PCB線路板打樣 發(fā)表于 06-14 04:13 ?7723次閱讀

什么是PCB陣列?如何計(jì)算數(shù)組的大???

此過程稱為“逐出”單個(gè)板。它通常被稱為“逐步重復(fù)”。用于描述陣列的其他術(shù)語有:鑲板、分步、托盤化和潰....
的頭像 PCB線路板打樣 發(fā)表于 06-14 03:46 ?8472次閱讀
什么是PCB陣列?如何計(jì)算數(shù)組的大???

通用輸入隔離反激式 CC/CV LED 驅(qū)動(dòng)器設(shè)計(jì)

交流電通過橋式整流器BR1整流。電感器 L1、L2 和電容器 C1、C2 形成一個(gè) pi (π) 濾....
的頭像 PCB線路板打樣 發(fā)表于 05-31 04:37 ?8552次閱讀

淺談Avago的高功率LED發(fā)射器

ASMT-Mxxx / ASMT-Axxx / ASMTJxxx是Avago的高功率LED發(fā)射器,可....
的頭像 PCB線路板打樣 發(fā)表于 05-25 05:29 ?9480次閱讀
淺談Avago的高功率LED發(fā)射器

淺談保護(hù)印刷電路板(PCB)免受ESD破壞的方法

出于顯而易見的原因,EOS和ESD可能會(huì)在制造,封裝組裝和測試過程中損壞零件。但更重要的是,這些負(fù)力....
的頭像 PCB線路板打樣 發(fā)表于 05-21 06:24 ?9743次閱讀
淺談保護(hù)印刷電路板(PCB)免受ESD破壞的方法

基于功率MOSFET的H橋PWM DC電機(jī)驅(qū)動(dòng)器

H橋(全橋)驅(qū)動(dòng)器在驅(qū)動(dòng)有刷直流電機(jī)等負(fù)載方面非常流行,并且已廣泛用于機(jī)器人技術(shù)和工業(yè)中。使用H橋驅(qū)....
的頭像 PCB線路板打樣 發(fā)表于 05-20 06:55 ?7675次閱讀
基于功率MOSFET的H橋PWM DC電機(jī)驅(qū)動(dòng)器

HDI設(shè)計(jì)在高速中的應(yīng)用以及仿真方法

HDI設(shè)計(jì)在高速中的應(yīng)用以及仿真方法 高速串行總線技術(shù)的發(fā)展,信號傳輸速率繼續(xù)提升,過孔寄生參數(shù)帶來....
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:55 ?3204次閱讀
HDI設(shè)計(jì)在高速中的應(yīng)用以及仿真方法

PCB設(shè)計(jì):任意層過孔技術(shù)特點(diǎn)及設(shè)計(jì)挑戰(zhàn)

如果還是需要設(shè)置不同層的過孔,會(huì)增加管理難度。需要設(shè)計(jì)工具具備智能化打孔的能力,同時(shí)能隨意的進(jìn)行組合....
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:31 ?9044次閱讀
PCB設(shè)計(jì):任意層過孔技術(shù)特點(diǎn)及設(shè)計(jì)挑戰(zhàn)

淺談PCB設(shè)計(jì)產(chǎn)生EMI的問題

PCB設(shè)計(jì)盡量讓電源平面和地平面緊耦合,讓鄰近的兩個(gè)面之間形成耦合平面電容。
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:23 ?5780次閱讀
淺談PCB設(shè)計(jì)產(chǎn)生EMI的問題

PCB設(shè)計(jì)如何處理這個(gè)反諧振點(diǎn)

添加封裝寄生電感和Die電容的參數(shù),準(zhǔn)確仿真整個(gè)PDN路徑的阻抗。這個(gè)方法困難的地方在于很多時(shí)候拿不....
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:14 ?8122次閱讀
PCB設(shè)計(jì)如何處理這個(gè)反諧振點(diǎn)

埋容的PCB設(shè)計(jì)仿真的案例解析

從仿真結(jié)果可以看到,隨著電源地之間的間距減小,加入埋容材料,平面諧振點(diǎn)向低頻偏移,同時(shí)低頻的阻抗也大....
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:09 ?4347次閱讀
埋容的PCB設(shè)計(jì)仿真的案例解析

PCB設(shè)計(jì)埋容設(shè)計(jì)和仿真的方法

一個(gè)良好的層疊,正常情況下已經(jīng)考慮了平板間電容,所謂埋容設(shè)計(jì)只是采用特殊的材料來加大這個(gè)平板間電容。
的頭像 PCB線路板打樣 發(fā)表于 04-20 11:00 ?3716次閱讀
PCB設(shè)計(jì)埋容設(shè)計(jì)和仿真的方法

淺談3W原則與對走線之間的串?dāng)_估值

據(jù)說數(shù)學(xué)家很痛恨物理學(xué)家,因?yàn)閿?shù)學(xué)家辛辛苦苦推導(dǎo)出來的結(jié)論居然和物理學(xué)家猜出來的結(jié)論是一樣的。當(dāng)然這....
的頭像 PCB線路板打樣 發(fā)表于 04-17 09:53 ?4630次閱讀
淺談3W原則與對走線之間的串?dāng)_估值

PCB設(shè)計(jì)軟件輸出IPC-D-356A文件作用

PCB電測是一種有效的印制板最終檢驗(yàn)方法。 大家都知道我們成品PCB在交貨之前都要100%進(jìn)行電測,....
的頭像 PCB線路板打樣 發(fā)表于 04-17 09:36 ?15826次閱讀
PCB設(shè)計(jì)軟件輸出IPC-D-356A文件作用

PCB設(shè)計(jì)中開短路的比較

設(shè)計(jì)與制造是產(chǎn)品生命周期中最重要的兩個(gè)環(huán)節(jié),隨著電子業(yè)及PCB制造業(yè)的蓬勃發(fā)展,行業(yè)內(nèi)的競爭達(dá)到白熾....
的頭像 PCB線路板打樣 發(fā)表于 04-17 09:24 ?3730次閱讀
PCB設(shè)計(jì)中開短路的比較

PCB設(shè)計(jì)中耦合的松緊有何影響?

在PCB設(shè)計(jì)初期,確定差分信號線寬間距時(shí),我們會(huì)面對這么個(gè)選擇:相同的阻抗管控,對應(yīng)著不同的線寬間距....
的頭像 PCB線路板打樣 發(fā)表于 04-16 17:56 ?4314次閱讀
PCB設(shè)計(jì)中耦合的松緊有何影響?

PCB制造質(zhì)量控制中需要哪些檢查事項(xiàng)?

應(yīng)在制造后自動(dòng)或手動(dòng)檢查電路板。通過自動(dòng)檢查可以識別的一些缺陷包括走線尺寸和間距違規(guī)、缺失或短路的焊....
的頭像 PCB線路板打樣 發(fā)表于 04-15 14:43 ?1778次閱讀
PCB制造質(zhì)量控制中需要哪些檢查事項(xiàng)?

PCB設(shè)計(jì):仿真分析為什么需要IBIS模型

在數(shù)字電路中,芯片與芯片之間傳輸?shù)氖菙?shù)字信號,數(shù)字信號是0、1這樣的脈沖信號。完美的數(shù)字信號應(yīng)該是圖....
的頭像 PCB線路板打樣 發(fā)表于 04-14 10:21 ?4871次閱讀
PCB設(shè)計(jì):仿真分析為什么需要IBIS模型

PCB設(shè)計(jì):時(shí)鐘與地址/控制信號波形之間的位置關(guān)系

高速先生前幾期的自媒體文章里多次提到了時(shí)序,并且也寫了很多時(shí)序方面的文章,這些文章都從不同的角度對時(shí)....
的頭像 PCB線路板打樣 發(fā)表于 04-13 17:28 ?5652次閱讀
PCB設(shè)計(jì):時(shí)鐘與地址/控制信號波形之間的位置關(guān)系

pcb等長設(shè)計(jì)為什么會(huì)出現(xiàn)時(shí)延差異?

1倍線寬的蛇形繞線帶來的延時(shí)差異是-10ps,比參考線快了10ps,造成延時(shí)差異的主要原因是信號的自....
的頭像 PCB線路板打樣 發(fā)表于 04-13 10:21 ?4810次閱讀
pcb等長設(shè)計(jì)為什么會(huì)出現(xiàn)時(shí)延差異?