Megvii Face++面部識(shí)別技術(shù)介紹
Megvii是一家在全球舞臺(tái)上崛起的中國(guó)創(chuàng)業(yè)公司,擁有Face ++面部識(shí)別技術(shù),該技術(shù)已被部署在阿....
Xilinx 7系列FPGA GTZ高速串行收發(fā)器性能與兼容性演示
展示7系列GTZ(高達(dá)28.05Gb / s)高速串行收發(fā)器的性能;
與Luxtera公司的不重定....
Xilinx如何通過(guò)機(jī)器學(xué)習(xí)加速實(shí)時(shí)高清視頻的應(yīng)用
演示Xilinx如何通過(guò)機(jī)器學(xué)習(xí)加速實(shí)時(shí)高清視頻應(yīng)用的開(kāi)發(fā)和部署。
針對(duì)OTN的以太網(wǎng)和SDN的All Programmable解決方案介紹
突出我們針對(duì)OTN,以太網(wǎng)和SDN的All Programmable解決方案
iVeia自動(dòng)駕駛汽車(chē)的駕駛平臺(tái)
iVEia推出面向自動(dòng)駕駛汽車(chē)的駕駛平臺(tái),該平臺(tái)由Perrone Robotics和Xilinx聯(lián)合....
如何運(yùn)行內(nèi)存接口生成器GUI以生成RTL
通過(guò)使用流量生成器創(chuàng)建示例設(shè)計(jì),運(yùn)行綜合和實(shí)現(xiàn)以及查看摘要報(bào)告(利用率,功率等),了解如何運(yùn)行內(nèi)存接....
如何在AWS云中加速Xilinx FPGA
亞馬遜網(wǎng)絡(luò)服務(wù)公司的Gadi Hutt于2018年1月9日在法蘭克福舉行了Xilinx開(kāi)發(fā)者論壇的開(kāi)....
如何在小型集群中部署Xilinx FPGA卡
Xilinx FPGA是支持OpenStack的第一個(gè)(也是目前唯一的)FPGA。
該視頻快速介紹....
System Monitor配置和構(gòu)建設(shè)計(jì)
了解如何使用SYSTEM Management Wizard使用System Monitor配置和構(gòu)....
Virtex UltraScale器件上的150Gb/s操作演示
UltraScale FPGA現(xiàn)在集成了Interlaken模塊,能夠通過(guò)12通道12.5Gb / ....
采用FPGA進(jìn)行高帶寬有線通信中光互聯(lián)
系統(tǒng)設(shè)計(jì)人員利用FPGA與各種不同的可插拔光學(xué)接口通信,包括傳統(tǒng)的千兆以太網(wǎng)模塊到最新的400G以太....
解如何訪問(wèn)和執(zhí)行UltraFAST設(shè)計(jì)方法檢查表
了解如何訪問(wèn)和執(zhí)行UltraFAST設(shè)計(jì)方法檢查表,以確保您的設(shè)計(jì)和設(shè)計(jì)環(huán)境針對(duì)Vivado設(shè)計(jì)套件....
如何操作Xilinx功耗估算器
了解如何使用可用工具在UltraScale器件上執(zhí)行功耗分析,以及如何估算從7系列FPGA遷移的設(shè)計(jì)....
在100Gbps每秒可編程包處理系統(tǒng)中實(shí)現(xiàn)無(wú)中斷升級(jí)
本視頻演示了一個(gè)SDNet環(huán)境生成的每秒100Gbps的可編程包處理系統(tǒng)中所實(shí)現(xiàn)的“無(wú)中斷”升級(jí)
如何在Vivado中應(yīng)用物理優(yōu)化獲得更好的設(shè)計(jì)性能
物理優(yōu)化是Vivado實(shí)現(xiàn)流程中更快時(shí)序收斂的重要組成部分。
了解如何在Vivado中應(yīng)用此功能以....
UltraScale+中的最低核心電壓產(chǎn)品,選擇性能提高50%
展示UltraScale +產(chǎn)品系列中最低的核心電壓產(chǎn)品,與7系列器件相比,每瓦特性能提升2.4倍。....
Virtex UltraScale+ FPGA VCU110開(kāi)發(fā)套件的特點(diǎn)性能演示
查看Virtex UltraScale + FPGA VCU110開(kāi)發(fā)套件,該套件具有完美的開(kāi)發(fā)環(huán)境....
5G是如何在4G的基礎(chǔ)上建立新興服務(wù)和連接的
賽靈思高級(jí)產(chǎn)品經(jīng)理,Harpinder Matharu在本視頻向您講解了5G是如何在4G的基礎(chǔ)上建立....
如何使用Vivado System Generator for DSP進(jìn)行以太網(wǎng)硬件協(xié)同仿真
了解如何使用Vivado System Generator for DSP進(jìn)行點(diǎn)對(duì)點(diǎn)以太網(wǎng)硬件協(xié)同仿....
XPE for UltraScale和UltraScale+器件的邏輯和信號(hào)功率估計(jì)
了解XPE for UltraScale和UltraScale +器件的關(guān)鍵精度改進(jìn)之一。
從XP....
如何為UltraScale+設(shè)計(jì)增加額外的安全性
了解如何為UltraScale +設(shè)計(jì)添加額外的安全級(jí)別。
該視頻演示了如何防止差分功耗分析(DP....
如何防止UltraScale+的差分功耗分析
了解如何為UltraScale +設(shè)計(jì)添加額外的安全級(jí)別。
該視頻演示了如何防止差分功耗分析(DP....
基于STT-MRAM的NVMe存儲(chǔ)加速器的性能演示
在此演示中,Everspin演示了基于STT-MRAM的NVMe存儲(chǔ)加速器提供了卓越的延遲確定性,可....
首個(gè)采用可編程邏輯器件的Gen3 x16 PCI Express解決方案介紹
該視頻重點(diǎn)介紹了首個(gè)采用可編程邏輯器件構(gòu)建的Gen3 x16 PCI Express解決方案,并在4....
UltraScale+ FPGA和MPSoC產(chǎn)品組合的價(jià)值介紹
賽靈思UltraScale + FPGA和MPSoC產(chǎn)品組合可以提供的價(jià)值遠(yuǎn)遠(yuǎn)超過(guò)以往工藝節(jié)點(diǎn)進(jìn)步所....
Xilinx UltraScale+ FPGA和MPSoC互連寬度的使用
從19到32Gb / s的互連寬度正在迅速擴(kuò)大。
了解Xilinx UltraScale +?FP....
Xilinx Tcl Store的基本介紹
在本視頻中,您將了解Xilinx Tcl Store,它是Tcl代碼的開(kāi)源存儲(chǔ)庫(kù)。
Tcl St....
Virtex UltraScale VU095器件的演示
觀看Virtex?UltraScale?VU095器件的演示,其中GTY收發(fā)器具有32.75G短距離....
NAB 2014:HEVC/H.265編碼器的演示
Vanguard Video首席執(zhí)行官Raul Diaz演示了他們最新的HEVC / H.265編碼....