什么是時(shí)序電路
雖然每個(gè)數(shù)字電路系統(tǒng)可能包含有組合電路,但是在實(shí)際應(yīng)用中絕大多數(shù)的系統(tǒng)還包括存儲(chǔ)元件,我們將這樣的系統(tǒng)描述為時(shí)序電路。
時(shí)序電路,是由最基本的邏輯門(mén)電路加上反饋邏輯回路(輸出到輸入)或器件組合而成的電路,與組合電路最本質(zhì)的區(qū)別在于時(shí)序電路具有記憶功能。
基本結(jié)構(gòu)及特點(diǎn)
所謂時(shí)序圖,可以理解為按照時(shí)間順序進(jìn)行的圖解,在時(shí)序圖上可以反應(yīng)出某一時(shí)刻各信號(hào)的取值情況。時(shí)序圖可以這樣看:按照從上到下,從左到右的順序,每到一個(gè)突變點(diǎn)(從0變?yōu)?,或從1變?yōu)?)時(shí),記錄各信號(hào)的值,就可獲得一張真值表,進(jìn)而分析可知其相應(yīng)的功能。
時(shí)序邏輯電路(簡(jiǎn)稱時(shí)序電路)在任一時(shí)刻的輸出信號(hào)不僅與當(dāng)時(shí)的輸入信號(hào)有關(guān),而且還與電路原來(lái)的狀態(tài)有關(guān),因此,時(shí)序邏輯電路中必須含有存儲(chǔ)電路,由它將某一時(shí)刻之前的電路狀態(tài)保存下來(lái)。存儲(chǔ)電路可用延遲元件組成,也可用觸發(fā)器構(gòu)成。本章只討論由觸發(fā)器構(gòu)成存儲(chǔ)電路的時(shí)序電路。
時(shí)序電路的基本結(jié)構(gòu)框圖如上圖,從總體上看它由組合電路和存儲(chǔ)電路兩部分組成,其中 是時(shí)序電路的輸入信號(hào), 是存儲(chǔ)電路的輸出信號(hào),它被反饋到組合電路的輸入端,與輸入信號(hào)共同決定時(shí)序邏輯電路的輸出狀態(tài)。 是時(shí)序電路的輸出信號(hào), 是存儲(chǔ)電路的輸入信號(hào)。這些信
號(hào)之間的邏輯關(guān)系可以表示為:
時(shí)序電路的結(jié)構(gòu)框圖
輸出方程
驅(qū)動(dòng)方程
狀態(tài)方程
其中: 是現(xiàn)態(tài), 是次態(tài)
因此總結(jié)時(shí)序電路的特點(diǎn):
l 時(shí)序邏輯電路由組合電路和存儲(chǔ)電路組成。
2 時(shí)序邏輯電路存在反饋,因而電路的工作狀態(tài)與時(shí)間因素有關(guān),即時(shí)序電路的輸出由電路的輸入和電路原來(lái)的狀態(tài)共同決定。
評(píng)論
查看更多