二進(jìn)制翻譯是一種直接翻譯可執(zhí)行二進(jìn)制程序的技術(shù),能夠把一種處理器上的二進(jìn)制程序翻譯到另外一種處理器上執(zhí)行。它使得不同處理器之間的二進(jìn)制程序可以很容易的相互移植,擴(kuò)大了硬件/軟件的適用范圍,有助于打破處理器和支持軟件之間的相互扼制的局面。二進(jìn)制翻譯技術(shù)的優(yōu)點(diǎn)為:不需要重編譯源碼就可以實(shí)現(xiàn)軟件從舊平臺到新平臺的移植;快速為新機(jī)器提供軟件,包括移植操作系統(tǒng)和編譯器;充分利用新機(jī)器的特性優(yōu)化代碼;減少培訓(xùn)費(fèi)用,因?yàn)槭褂玫氖窍嗤能浖圆槐卦谛缕脚_上重新培訓(xùn)員工;降低了多平臺軟件的費(fèi)用。
1 SOC架構(gòu)設(shè)計(jì)
1.1 處理器的確定
通用處理器與硬件邏輯是SoC設(shè)計(jì)的主流架構(gòu)。在一些需要大量數(shù)據(jù)處理的應(yīng)用中,這樣的架構(gòu)并不能滿足要求。實(shí)際上,由于不同的任務(wù)在很大程度上互相獨(dú)立運(yùn)行,可以將具有內(nèi)在執(zhí)行并行性的任務(wù)分解為緊密聯(lián)系的子任務(wù),不同的內(nèi)核可以執(zhí)行不同的子任務(wù),多核架構(gòu)在1個(gè)周期內(nèi)可以執(zhí)行多個(gè)指令。這種并行處理使得整個(gè)系統(tǒng)的性能與使用單核處理器串行處理相同任務(wù)相比,有了很大改進(jìn)。另外,多核架構(gòu)設(shè)計(jì)可以復(fù)用現(xiàn)有的單核處理器作為處理器核心,從而可以縮短設(shè)計(jì)和驗(yàn)證周期,節(jié)省開發(fā)成本,符合SoC設(shè)計(jì)的基本思路。多核架構(gòu)是未來SoC發(fā)展的一個(gè)趨勢。
該設(shè)計(jì)采用雙核架構(gòu),采用當(dāng)代流行的處理能力較好的ARM處理器ARM7TDMI-S和ARM926EJ-S,ARM內(nèi)核最大的優(yōu)勢在于高速度、低功耗。
ARM7TDMl-s具有3級流水線結(jié)構(gòu),支持Win-dows CE,Linux等操作系統(tǒng)。ARM926EJ-S是ARM公司在2000年推出的功能最強(qiáng)大的ARM9處理器,實(shí)現(xiàn)5級流水,它與外部通信接口為雙AHB總線結(jié)構(gòu),即指令A(yù)HB總線和數(shù)據(jù)AHB總線。該設(shè)計(jì)中ARMTDMI-S主要負(fù)責(zé)控制、操作系統(tǒng)平臺和任務(wù)的調(diào)度。ARM926EJ-S則主要負(fù)責(zé)各種任務(wù)的執(zhí)行。
1.2 使用的總線標(biāo)準(zhǔn)
由于SoC中集成了大量的IP核,設(shè)計(jì)的關(guān)鍵在于如何實(shí)現(xiàn)各IP模塊之間的互連。目前,SoC中IP核的互連一般采用總線結(jié)構(gòu),通過消息通信。
采用ARM公司的AHB與APB為片上總線。AMBA總線體系結(jié)構(gòu)是當(dāng)前SoC體系設(shè)計(jì)結(jié)構(gòu)設(shè)計(jì)的開放標(biāo)準(zhǔn),由于AMBA被越來越多的公司采用,已迅速成為SoC結(jié)構(gòu)和IP庫開發(fā)的標(biāo)準(zhǔn)。
在具體實(shí)現(xiàn)時(shí),采用AHB加APB的兩級總線結(jié)構(gòu)。AHB用來支持高速設(shè)備,支持多主從設(shè)備。多個(gè)主設(shè)備之間通過仲裁機(jī)制保證優(yōu)先級,從設(shè)備通過地址譯碼機(jī)制被選中,并響應(yīng)主設(shè)備發(fā)起的總線事務(wù)。APB用支持基于寄存器訪問的低速設(shè)備。AHB與APB兩條總線通過總線橋連接在一起,實(shí)現(xiàn)兩條總線之間的協(xié)議轉(zhuǎn)換。圖1為SoC的系統(tǒng)結(jié)構(gòu)框圖。
1.3 各IP在系統(tǒng)中的功能
除了兩個(gè)處理器外,SoC中各IP核功能如下:翻譯模塊:實(shí)現(xiàn)將X86指令翻譯成為ARM指令的功能。
SMI:外部存儲與微處理器之間的橋梁,支持RoM作為系統(tǒng)的非易失性存儲介質(zhì),支持片外SRAM作為系統(tǒng)的外圍高速存儲。
中斷控制器:用來支持系統(tǒng)內(nèi)部與外部的中斷控制,如中斷電平/邊沿觸發(fā)、中斷電平極性與中斷使能等。
Internal Memory:片內(nèi)SRAM,大小為1 KB,但可以通過修改Verilog的描述來改變其大小。
Default Slave:用于當(dāng)maSTer訪問未定義的地址空間時(shí),給出一個(gè)應(yīng)答信號。
Retry Slave:是一個(gè)可以產(chǎn)生重試回應(yīng)及等待命令的slave范例,若需要類似的模組,可以利用它來完成。
Watchdog:保證系統(tǒng)安全的監(jiān)控模塊,軟件需在預(yù)定的時(shí)間內(nèi)訪問相應(yīng)的寄存器,否則硬件將產(chǎn)生內(nèi)部信號自動復(fù)位。
GPIO控制器:用來支持?jǐn)U展外設(shè),拓寬SoC的使用范圍。
Remap&Pause:主要分成兩個(gè)處理單元,前者負(fù)責(zé)控管地址是否重新對應(yīng)的機(jī)制,后者負(fù)責(zé)管理系統(tǒng)的省電模式。
Timer:定時(shí)器,支持捕獲、Matchout輸出、外部時(shí)鐘驅(qū)動。
2 X86到ARM二進(jìn)制翻譯模塊
評論
查看更多