電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

ARM+FPGA的高速同步數(shù)據(jù)采集

1、 應(yīng)用背景     基于ARM+FPGA的高速同步數(shù)據(jù)采集方案,解決了數(shù)據(jù)采集同步性問(wèn)題,與以往
2010-07-22 16:36:171326

揭秘高性能多路復(fù)用數(shù)據(jù)采集系統(tǒng)

高通道密度數(shù)據(jù)采集系統(tǒng)用于醫(yī)療成像、工業(yè)過(guò)程控制、自動(dòng)測(cè)試設(shè)備和40G/100G光通信系統(tǒng)可將眾多傳感器的信號(hào)多路復(fù)用至少量ADC,隨后依序轉(zhuǎn)換每一通道。 ##多路復(fù)用數(shù)據(jù)采集信號(hào)鏈##多路復(fù)用數(shù)據(jù)采集系統(tǒng)布局考慮因素
2014-09-16 18:31:245378

5 Gsps高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計(jì)?

高速實(shí)時(shí)頻譜儀是對(duì)實(shí)時(shí)采集數(shù)據(jù)進(jìn)行頻譜分析,要達(dá)到這樣的目的,對(duì)數(shù)據(jù)采集系統(tǒng)的采樣精度、采樣率和存儲(chǔ)量等指標(biāo)提出了更高的要求。而在高速數(shù)據(jù)采集系統(tǒng),ADC很大程度上決定了系統(tǒng)的整體性能,而它們的性能又受到時(shí)鐘質(zhì)量的影響。
2019-09-02 06:44:39

多路模擬數(shù)據(jù)采集接口設(shè)計(jì)

該文檔為基于FPGA的多路模擬數(shù)據(jù)采集接口設(shè)計(jì)講解文檔,介紹一種基于 8,RQ 的多路模擬數(shù)據(jù)采集接口的設(shè)計(jì)方案。該方案使用Max1281 作為模數(shù)轉(zhuǎn)換芯片, APA150 FPGA 設(shè)計(jì)和實(shí)現(xiàn)了相關(guān)的接口控制、配置和數(shù)據(jù)存儲(chǔ)模塊;給出了系統(tǒng)設(shè)計(jì)框圖、FPGA開(kāi)發(fā)要點(diǎn)和仿真波形。
2018-09-21 14:37:00

多路數(shù)據(jù)采集系統(tǒng)

多路數(shù)據(jù)采集系統(tǒng):1,8通道的外部信號(hào)經(jīng)過(guò)放大或衰減后進(jìn)行采集2,將預(yù)處理后的數(shù)據(jù)通過(guò)USB2.0全速接口傳送到上位機(jī)3,上位機(jī)利用LABVIEW對(duì)獲取的數(shù)據(jù)進(jìn)行儲(chǔ)存和顯示跪求大神幫幫忙?。?!我想
2017-04-25 13:55:53

數(shù)據(jù)采集多路操作問(wèn)題

問(wèn)題是這樣的,1,USB-6341是否支持兩路同步輸出?是不是所有數(shù)據(jù)采集卡的輸出其實(shí)都沒(méi)有多路開(kāi)關(guān),所以都可以同步?另外,數(shù)采卡的輸出口缺省是低電平嗎?2,有一個(gè)困惑,按照LabVIEW數(shù)據(jù)流思想
2019-10-27 10:20:24

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu),CPLD高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開(kāi)發(fā)平臺(tái)介紹CPLD高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用
2021-04-08 06:11:56

高速數(shù)據(jù)采集卡QT1125飛行質(zhì)譜的應(yīng)用

[qq]3156086065[/qq]高速數(shù)據(jù)采集卡QT1125飛行質(zhì)譜的應(yīng)用簡(jiǎn)介質(zhì)譜是帶電原子、分子、或分子碎片按質(zhì)荷比(或質(zhì)量)的大小順序排列的圖譜。質(zhì)譜分析法主要是通過(guò)對(duì)被測(cè)樣品離子的質(zhì)荷
2016-03-02 16:06:15

高速數(shù)據(jù)采集卡的中子檢測(cè)解決方案

高速數(shù)據(jù)采集卡,單塊板卡可實(shí)現(xiàn)2通道、14bit、1GS/s的快速、高精度脈沖數(shù)據(jù)采集,整個(gè)系統(tǒng)可實(shí)現(xiàn)多板卡、更多通道的同步數(shù)據(jù)采集工作。經(jīng)過(guò)檢測(cè),用戶信號(hào)脈寬20ns左右,利用以上解決方案,實(shí)現(xiàn)
2016-03-28 15:11:59

高速采集系統(tǒng)的工作原理是什么?

許多科學(xué)研究和工業(yè)控制,常常需要對(duì)高速變化的信號(hào)進(jìn)行采集與分析,并且很多領(lǐng)域?qū)?b class="flag-6" style="color: red">數(shù)據(jù)采集系統(tǒng)的精度要求還非常高。因此,設(shè)計(jì)一個(gè)好的高速高精度采集系統(tǒng)尤為重要。傳統(tǒng)的數(shù)據(jù)采集系統(tǒng),A/D的控制
2019-11-07 06:27:39

數(shù)據(jù)采集分享】基于LABVIEW的USB接口高速數(shù)據(jù)采集的設(shè)計(jì)

引言  日常的測(cè)試測(cè)量,經(jīng)常使用數(shù)據(jù)采集采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過(guò)PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅
2014-12-16 11:32:57

【Aworks申請(qǐng)】高速數(shù)據(jù)采集系統(tǒng)

申請(qǐng)理由:本開(kāi)發(fā)板為ARM系類,能移植Linux系統(tǒng),可以實(shí)現(xiàn)快速高效的系統(tǒng),并且能實(shí)現(xiàn)數(shù)據(jù)云共享。對(duì)于高速數(shù)據(jù)采集系統(tǒng),開(kāi)發(fā)板的資源可以適用,并且非常實(shí)用。項(xiàng)目描述:高速數(shù)據(jù)采集系統(tǒng)原理:通過(guò)高速
2015-07-17 14:43:58

基于ARM+FPGA的高速同步數(shù)據(jù)采集

的網(wǎng)絡(luò)數(shù)據(jù)傳輸。3、 系統(tǒng)結(jié)構(gòu)高速同步數(shù)據(jù)采集系統(tǒng)主要包括以下幾個(gè)部分:ARM控制器、存儲(chǔ)電路、FPGA邏輯控制電路、A/D轉(zhuǎn)換電路、FIFO緩存、電源電路、接口電路等。系統(tǒng)具備多通道數(shù)據(jù)采集接口
2010-08-31 09:14:55

基于ARM與線性CCD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

接口,它使電路工作更加平穩(wěn)、簡(jiǎn)潔而易丁控制,同時(shí)也提高了ARM的工作效率。為了提高通信速度,這里采用通用申行總線(USB)技術(shù)米與PC進(jìn)行通信。ARM是用來(lái)控制主處理器的數(shù)據(jù)采集,數(shù)據(jù)的計(jì)算和數(shù)據(jù)傳輸。結(jié)果證明,整個(gè)系統(tǒng)能高效運(yùn)作。該系統(tǒng)可應(yīng)用于高速數(shù)據(jù)采集多路模擬信號(hào)的工作環(huán)境下。
2023-09-26 07:41:28

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計(jì)?

目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時(shí)鐘頻率較低,難以滿足數(shù)據(jù)采集系統(tǒng)對(duì)速度要求;后者雖然可以實(shí)現(xiàn)
2019-09-05 07:22:57

基于LABVIEW的USB接口多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

引言 日常的測(cè)試測(cè)量,經(jīng)常使用數(shù)據(jù)采集采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過(guò)PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅
2018-12-26 07:00:05

基于LabVIEW的單片機(jī)多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于LabVIEW的單片機(jī)多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
2012-09-04 12:47:43

基于USB總線的高速數(shù)據(jù)采集系統(tǒng)

引言  日常的測(cè)試測(cè)量,經(jīng)常使用數(shù)據(jù)采集采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過(guò)PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅
2019-05-07 09:40:04

基于USB總線的高速數(shù)據(jù)采集系統(tǒng)

的核心,它包括A/D轉(zhuǎn)換器、微控制器、USB通信接口等。高速數(shù)據(jù)采集系統(tǒng)?由于現(xiàn)場(chǎng)輸入信號(hào)是高頻模擬信號(hào),因而信號(hào)的變化范圍都比較大?如果采用單一的增益放大?那么放大以后的信號(hào)幅值有可能超過(guò)A/D
2009-04-11 17:20:15

如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA高速連續(xù)數(shù)據(jù)采集系統(tǒng)的應(yīng)用有哪些?
2021-04-08 06:19:37

如何設(shè)計(jì)多路數(shù)據(jù)采集系統(tǒng)FIFo?

  首先介紹了多路數(shù)據(jù)采集系統(tǒng)的總體設(shè)計(jì)、FIFO芯片IDT7202。然后分別分析了FIFO與CPLD、AD接口的設(shè)計(jì)方法。由16位模數(shù)轉(zhuǎn)換芯片AD976完成模擬量至位數(shù)字量的轉(zhuǎn)換,由ATERA公司
2020-12-31 07:52:43

如何采用CPLD與單片機(jī)實(shí)現(xiàn)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

設(shè)計(jì)的基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
2021-04-13 06:07:06

實(shí)現(xiàn)高速數(shù)據(jù)采集有哪些方法?

數(shù)據(jù)采集現(xiàn)代工業(yè)生產(chǎn)及科學(xué)研究的重要地位日益突出,對(duì)實(shí)時(shí)高速數(shù)據(jù)采集的要求也不斷提高。信號(hào)測(cè)量、圖像處理、音頻信號(hào)處理等一些高速、高精度的測(cè)量,都要求進(jìn)行高速、高精度的數(shù)據(jù)采集。這就對(duì)數(shù)據(jù)采集
2019-07-31 07:25:28

工業(yè)應(yīng)用>高速數(shù)據(jù)采集和生成

- 安裝在高速 ADC(包括高速運(yùn)算放大器、FIFO 和 SRAM)的周圍。ADC 的數(shù)據(jù)輸出流被寫(xiě)入 FIFO,存儲(chǔ) SRAM 塊,并在 FPGA 的數(shù)據(jù)采集邏輯的控制下通過(guò)寄存器直接發(fā)送至外界
2012-12-12 11:48:15

怎么利用AD7892SQ和CPLD設(shè)計(jì)一個(gè)多路信號(hào)采集電路?

系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計(jì)了一個(gè)多路信號(hào)采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語(yǔ)言Verilog HDL編程,通過(guò)采用CPLD使數(shù)據(jù)采集的實(shí)時(shí)性得到提高。
2021-05-08 07:51:14

怎么實(shí)現(xiàn)一種基于FPGA高速數(shù)據(jù)采集系統(tǒng)的輸入輸出接口?

本文給出了基于FPGA高速數(shù)據(jù)采集系統(tǒng)的輸入輸出接口的實(shí)現(xiàn),介紹了高速傳輸系統(tǒng)RocketIO設(shè)計(jì)以及LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在我們?cè)O(shè)計(jì)的高速數(shù)傳系統(tǒng)得到應(yīng)用。
2021-04-29 06:04:42

怎么實(shí)現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)?

怎么實(shí)現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)?
2021-05-21 06:47:15

求一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開(kāi)發(fā)平臺(tái)介紹CPLD高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用
2021-04-30 06:43:12

求一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案

高速數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)高速數(shù)據(jù)采集系統(tǒng)的軟件設(shè)計(jì)
2021-06-03 06:04:08

請(qǐng)問(wèn)怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)

怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22

請(qǐng)問(wèn)怎樣去設(shè)計(jì)高速數(shù)據(jù)采集系統(tǒng)?

基于AVR和CPLD高速數(shù)據(jù)采集系統(tǒng)該怎樣去設(shè)計(jì)?
2021-04-29 06:59:21

請(qǐng)問(wèn)怎樣去設(shè)計(jì)高速數(shù)據(jù)采集卡?

高速數(shù)據(jù)采集系統(tǒng)的硬件怎樣去設(shè)計(jì)?高速數(shù)據(jù)采集系統(tǒng)的軟件怎樣去設(shè)計(jì)?
2021-04-28 06:16:28

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來(lái)設(shè)計(jì),其通用性、靈活性差,不能
2009-10-30 15:09:49

CPLD多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

采用VHDL 語(yǔ)言設(shè)計(jì),用CPLD 控制模/ 數(shù)轉(zhuǎn)換電路, 完成多路模擬輸入的高速同步數(shù)/ 模轉(zhuǎn)換,具有容錯(cuò)和自檢能力。CPLD 與處理器之間采用并行接口,具有很好的移植性、可靠性。
2009-04-16 10:44:257

CPLD多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

采用VHDL 語(yǔ)言設(shè)計(jì),用CPLD 控制模/ 數(shù)轉(zhuǎn)換電路, 完成多路模擬輸入的高速同步數(shù)/ 模轉(zhuǎn)換,具有容錯(cuò)和自檢能力。CPLD 與處理器之間采用并行接口,具有很好的移植性、可靠性。
2009-05-15 13:10:3518

高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文對(duì)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)進(jìn)行了討論,介紹利用高速線性放大器、高速A/D 轉(zhuǎn)換芯片、ISP 器件制作的DMA 接口,設(shè)計(jì)以單片機(jī)為核心的高速數(shù)據(jù)采集系統(tǒng)的方法。關(guān)鍵詞: I
2009-07-15 11:16:0022

Windows環(huán)境下高速數(shù)據(jù)采集系統(tǒng)軟件設(shè)計(jì)

設(shè)計(jì)了基于工控機(jī)和高速模入板卡的數(shù)據(jù)采集系統(tǒng),介紹了Windows 多任務(wù)多線程環(huán)境下,高速同步采集數(shù)據(jù)、存儲(chǔ)與處理數(shù)據(jù)的軟件設(shè)計(jì)方法。根據(jù)系統(tǒng)的特點(diǎn), 采用半滿中斷方式
2009-08-13 10:35:0315

基于CPLD的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

設(shè)計(jì)了以CPLD 為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),按照正確的時(shí)序直接控制AD676和雙端口RAM的工作, 所有這些功能都采用VHDL語(yǔ)言進(jìn)行描述。關(guān)鍵詞:CPLD, AD676, VHDL語(yǔ)言, 雙端口R
2009-09-01 10:26:4125

基于CPLD的雷達(dá)高度表數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤(pán)的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分析了系統(tǒng)組成和設(shè)計(jì)思想,著重對(duì)CPLD 實(shí)現(xiàn)的功能做了介紹并給出了代表信號(hào)
2009-09-18 11:09:3011

基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文介紹了一種基于FPGA 的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案,描述了系統(tǒng)的主要組成及FPGA 的實(shí)現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實(shí)現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:3350

基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)

本文針對(duì)新型匝間耐壓測(cè)試儀中需要高速采集數(shù)據(jù)的問(wèn)題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。CPLD 產(chǎn)生A/D 芯片的控制時(shí)序以及SRAM 的讀寫(xiě)控制時(shí)序,單片機(jī)輸
2009-12-23 14:59:5788

基于CPLD的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)

基于CPLD 的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)作者:李貴新 袁嗣杰 轉(zhuǎn)貼自:微計(jì)算機(jī)信息摘 要:本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤(pán)的雷達(dá)高
2010-01-27 14:18:2622

激光掃描車身坐標(biāo)測(cè)量數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文對(duì)激光掃描車身坐標(biāo)測(cè)量系統(tǒng)數(shù)據(jù)采集部分進(jìn)行了深入研究,設(shè)計(jì)了基于“AVR+FIFO+CPLD”的數(shù)據(jù)采集及處理模塊;解決了當(dāng)多路信號(hào)有數(shù)據(jù)同時(shí)傳輸時(shí),如何將數(shù)據(jù)完整地寫(xiě)入F
2010-11-22 14:51:1024

基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng)

設(shè)計(jì)一種基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲(chǔ)模塊。系統(tǒng)設(shè)計(jì)采用多通道數(shù)據(jù)同步實(shí)時(shí)采集以及壞塊檢測(cè)技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:3370

基于USB2.0的同步高速數(shù)據(jù)采集器的設(shè)計(jì)

摘要:介紹了一種基于USB2.0接口的同步高速數(shù)據(jù)采集的設(shè)計(jì)方案及其軟硬件的設(shè)計(jì)方法,對(duì)Cypress的USB2.0控制芯片CY7C68013和同步數(shù)據(jù)采集芯片AD7862的特性作了簡(jiǎn)要
2006-03-24 12:58:37633

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn) 介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)。用CPLD設(shè)計(jì)雙端口RAM緩存、控制譯碼、時(shí)序邏輯電路,很好地解決了電路元件所占體積
2009-03-28 15:09:18666

分布式數(shù)據(jù)采集系統(tǒng)中的時(shí)鐘同步

分布式數(shù)據(jù)采集系統(tǒng)中的時(shí)鐘同步高速數(shù)據(jù)傳輸?shù)姆植际?b class="flag-6" style="color: red">數(shù)據(jù)采集系統(tǒng)中,各個(gè)組成單元間的時(shí)鐘同步是保證系統(tǒng)正常工作的關(guān)鍵。由于系統(tǒng)工作于局
2009-03-29 15:10:531982

基于ARM和CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

數(shù)據(jù)采集系統(tǒng)是通過(guò)采樣電路將輸入的模擬信號(hào)轉(zhuǎn)換成離散信號(hào),并送入CPU、MCU或DSP進(jìn)行處理?,F(xiàn)在流行的基于PCI總線設(shè)計(jì)的采集卡是數(shù)據(jù)采集系統(tǒng)的主流,其優(yōu)點(diǎn)是可以利用PCI
2009-04-19 10:52:31817

多路跟蹤濾波同步數(shù)據(jù)采集系統(tǒng)的研究

多路跟蹤濾波同步數(shù)據(jù)采集系統(tǒng)的研究 介紹了采用高速硬件鎖相環(huán)技術(shù),對(duì)多路相關(guān)聯(lián)信號(hào)同時(shí)、同步整周期均勻采樣和抗混疊跟蹤濾波的實(shí)現(xiàn)方
2009-05-04 19:37:281071

利用CPLD實(shí)現(xiàn)多路數(shù)據(jù)采集

設(shè)計(jì)了以CPLD為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),整個(gè)數(shù)據(jù)采集系統(tǒng)可實(shí)現(xiàn)最大采集頻率為800kHz,通道數(shù)為48路的模擬信號(hào)的采集。系統(tǒng)中采用了TI公司最新推出的高速低功耗A/D
2009-05-05 20:04:021666

基于CPLD和FIFO的多通道高速數(shù)據(jù)采集系統(tǒng)的研究

介紹了一種基于CPLD(復(fù)雜可編程邏輯器件)和FIFO(先入先出存儲(chǔ)器)的多通道高速A/D數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并給出了這種數(shù)據(jù)采集方法的硬件原理電路和主要的軟件設(shè)計(jì)思路
2009-05-05 20:50:091651

CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

摘要: 采用VHDL語(yǔ)言和圖形輸入設(shè)計(jì)方法,給出了用CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)地址譯碼、串口擴(kuò)展、模塊測(cè)試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方
2009-06-20 14:52:11525

換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)

摘要:介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)。用CPLD設(shè)計(jì)雙端口RAM緩存、控制譯碼、時(shí)序邏輯電路,很好地解決了電路元件所占體積大、電路復(fù)雜、不能實(shí)現(xiàn)在線
2009-06-20 15:12:07878

高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法

高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法 本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時(shí)間標(biāo)簽的方法,并
2009-07-20 12:42:23609

高速USB數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

高速USB數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 在圖像處理、瞬態(tài)信號(hào)測(cè)量等一些高速、高精度的應(yīng)用中,需要進(jìn)行高速數(shù)據(jù)采集。USB 2.0接口以其高速率等優(yōu)點(diǎn)漸有取
2009-09-26 18:05:46677

基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 介紹一種基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng),并詳細(xì)闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實(shí)
2009-10-15 23:46:59616

基于單片機(jī)和CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì)

基于單片機(jī)和CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì) 1 引言    數(shù)據(jù)采集是分析模擬信號(hào)量數(shù)據(jù)的有效方法。而實(shí)時(shí)顯示數(shù)據(jù)是自動(dòng)化檢測(cè)系統(tǒng)的現(xiàn)實(shí)需求。在測(cè)
2009-12-22 17:31:021739

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言    傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過(guò)PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01508

基于LABVIEW的USB接口多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于LABVIEW的USB接口多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 引言   在日常的測(cè)試測(cè)量中,經(jīng)常使用數(shù)據(jù)采集采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過(guò)PCI總線完成數(shù)據(jù)
2010-03-01 09:08:292415

基于CS5451A的多路同步數(shù)據(jù)采集系統(tǒng)

針對(duì)目前低電壓等級(jí)的繼電保護(hù)以及測(cè)控裝置對(duì)數(shù)據(jù)采集的高精度、低成本的要求,提出一種多路同步數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。該方案采用MPC8313為主控制器,CS5451A為模數(shù)轉(zhuǎn)換器,通過(guò)對(duì)CS5451A Master模式串口輸出時(shí)序以及FIFO讀寫(xiě)時(shí)序的研究,在CPU和CS5451A
2011-03-07 15:22:3566

基于AD7892SQ和CPLD數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計(jì)了一個(gè)多路信號(hào)采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語(yǔ)言Verilog HDL編程,通過(guò)采用CPLD使數(shù)
2011-08-23 10:08:381447

高速數(shù)據(jù)采集系統(tǒng)CPLD的應(yīng)用

CPLD高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點(diǎn)及其開(kāi)發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語(yǔ)言的形式,介紹了由
2011-12-17 00:12:0026

基于PXI總線的多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

針對(duì)航天測(cè)試系統(tǒng)中提出的多通道數(shù)據(jù)采集要求,采用PXI采集卡,設(shè)計(jì)了多路溫度、液位、電壓等信號(hào)的采集系統(tǒng)。使用VC++2008編寫(xiě)了采集控制程序,可以實(shí)時(shí)顯示和處理多路測(cè)試數(shù)據(jù)
2012-03-20 10:51:2851

基于CPLD的線陣CCD數(shù)據(jù)采集系統(tǒng)的開(kāi)發(fā)

本文結(jié)合實(shí)際應(yīng)用需要,設(shè)計(jì)了基于復(fù)雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點(diǎn)及該系統(tǒng)軟、硬件設(shè)計(jì)和最后的性能評(píng)價(jià)。
2012-05-14 09:53:411133

基于CPLD高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)

本文設(shè)計(jì)了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機(jī)CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了數(shù)據(jù)流驅(qū)動(dòng)多模塊并行技術(shù)和USB2.0接口。實(shí)踐證明,該方案結(jié)構(gòu)簡(jiǎn)單,成本低廉
2012-05-25 09:53:191472

基于ISA總線的高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  一種基于ISA總線的高速同步數(shù)據(jù)采集擴(kuò)展卡,討論了經(jīng)合理的邏輯控制以協(xié)調(diào)高速A/D轉(zhuǎn)換與快速存儲(chǔ)操作的總線接口技術(shù),以及用極少的PC機(jī)I/O口地址資源實(shí)現(xiàn)數(shù)據(jù)的快速交換的方法
2012-06-06 09:53:311368

基于ARM/FPGA的高速多通道同步數(shù)據(jù)采集解決方案(恒頤)

恒頤基于ARM+FPGA的高速同步數(shù)據(jù)采集方案,解決了數(shù)據(jù)采集同步性問(wèn)題,與以往的數(shù)據(jù)采集方案相比,具有高精度、高速率、多參數(shù)同步測(cè)量、實(shí)時(shí)處理、網(wǎng)絡(luò)傳輸不受區(qū)域限制等特點(diǎn)
2012-11-27 10:51:241198

基于CPLD多路音頻采集系統(tǒng)

基于CPLD多路音頻采集系統(tǒng),有需要的下來(lái)看看。
2016-01-21 11:07:0728

高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),下來(lái)看看
2016-05-10 11:24:3314

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì)

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來(lái)看看
2016-05-10 11:24:3315

于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。
2016-05-10 13:45:2841

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:4043

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:4027

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來(lái)看看
2016-05-10 17:06:4019

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_楊江濤

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:5135

六通道高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

六通道高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
2017-01-17 19:54:2411

基于PXI架構(gòu)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_黃宇

基于PXI架構(gòu)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_黃宇
2017-02-07 15:17:366

單片機(jī)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)_張俊梅

單片機(jī)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)_張俊梅
2017-03-19 11:28:162

基于ARM_Linux的高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_李齊禮

基于ARM_Linux的高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_李齊禮
2017-03-19 11:31:311

基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_鮮果

基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_鮮果
2017-03-19 11:45:233

基于ARMCortex_M3的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于ARMCortex_M3的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
2017-09-28 09:27:256

STM32F103x的USB多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

STM32F103x的USB多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2017-09-28 15:15:188

SPI總線的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

SPI總線的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
2017-10-16 09:27:2622

DSP多路同步數(shù)據(jù)采集板設(shè)計(jì)

DSP多路同步數(shù)據(jù)采集板設(shè)計(jì)
2017-10-20 10:50:0112

基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案詳細(xì)資料說(shuō)明

介紹了一種基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案,描述了系統(tǒng)的主要組成及FPGA的實(shí)現(xiàn)方法,并用v∞L語(yǔ)言設(shè)計(jì)的狀態(tài)杌在Qmr嚙Ⅱ開(kāi)發(fā)軟件中進(jìn)行仿真。該系統(tǒng)在通用數(shù)據(jù)采集系統(tǒng)的基礎(chǔ)上,增加數(shù)據(jù)
2018-10-12 16:15:0913

如何使用FPGA設(shè)計(jì)一個(gè)多路高速數(shù)據(jù)采集系統(tǒng)的詳細(xì)資料概述

結(jié)合數(shù)據(jù)采集系統(tǒng)在航天遙感中的應(yīng)用“介紹了一種基于FPGA 的多路數(shù)據(jù)采集系統(tǒng)”給出了硬件原理框圖“并對(duì)系統(tǒng)進(jìn)行了分解”而后討論了影響系統(tǒng)性能的因素實(shí)際應(yīng)用證明“采用該方法設(shè)計(jì)的系統(tǒng)能有效地完成多路同步高速數(shù)據(jù)采集任務(wù)
2018-10-16 16:18:4518

高速數(shù)據(jù)采集記錄系統(tǒng)

2018年8月,西安慕雷電子發(fā)布了全球頂級(jí)高速數(shù)據(jù)采集記錄存儲(chǔ)系統(tǒng),采樣率高達(dá)4GSPS,分辨率12bit,模擬帶寬2GHZ,記錄存儲(chǔ)帶寬高達(dá)6GB/S!西安慕雷電子供應(yīng)全球頂級(jí)高速數(shù)據(jù)采集卡及超寬
2018-11-13 21:21:34486

如何使用AVR和CPLD實(shí)現(xiàn)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

為了提高數(shù)據(jù)采集卡的速度,同時(shí)降低成本,設(shè)計(jì)一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個(gè)系統(tǒng)由AVR與CPLD控制實(shí)現(xiàn),通過(guò)MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計(jì)搭建了其外圍電路。采用
2020-07-20 17:17:0211

基于PIC總線的高速數(shù)據(jù)采集系統(tǒng)

本文詳細(xì)介紹了一種基于 PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在 Windows 2000 環(huán)境下進(jìn)行數(shù)據(jù)采集和存儲(chǔ)的方法。該系統(tǒng)用于某型號(hào)衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計(jì)與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2021-04-14 14:29:3013

已全部加載完成